TW201209946A - Method to form solder deposits on substrates - Google Patents

Method to form solder deposits on substrates Download PDF

Info

Publication number
TW201209946A
TW201209946A TW100123725A TW100123725A TW201209946A TW 201209946 A TW201209946 A TW 201209946A TW 100123725 A TW100123725 A TW 100123725A TW 100123725 A TW100123725 A TW 100123725A TW 201209946 A TW201209946 A TW 201209946A
Authority
TW
Taiwan
Prior art keywords
layer
solder
copper
tin
substrate
Prior art date
Application number
TW100123725A
Other languages
English (en)
Other versions
TWI564977B (zh
Inventor
Sven Lamprecht
Kai-Jens Matejat
Ingo Ewert
Stephen Kenny
Original Assignee
Atotech Deutschland Gmbh
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Atotech Deutschland Gmbh filed Critical Atotech Deutschland Gmbh
Publication of TW201209946A publication Critical patent/TW201209946A/zh
Application granted granted Critical
Publication of TWI564977B publication Critical patent/TWI564977B/zh

Links

Classifications

    • BPERFORMING OPERATIONS; TRANSPORTING
    • B23MACHINE TOOLS; METAL-WORKING NOT OTHERWISE PROVIDED FOR
    • B23KSOLDERING OR UNSOLDERING; WELDING; CLADDING OR PLATING BY SOLDERING OR WELDING; CUTTING BY APPLYING HEAT LOCALLY, e.g. FLAME CUTTING; WORKING BY LASER BEAM
    • B23K1/00Soldering, e.g. brazing, or unsoldering
    • B23K1/20Preliminary treatment of work or areas to be soldered, e.g. in respect of a galvanic coating
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/48Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor
    • H01L23/488Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor consisting of soldered or bonded constructions
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
    • H01L21/48Manufacture or treatment of parts, e.g. containers, prior to assembly of the devices, using processes not provided for in a single one of the subgroups H01L21/06 - H01L21/326
    • H01L21/4814Conductive parts
    • H01L21/4846Leads on or in insulating or insulated substrates, e.g. metallisation
    • H01L21/4853Connection or disconnection of other leads to or from a metallisation, e.g. pins, wires, bumps
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/48Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor
    • H01L23/481Internal lead connections, e.g. via connections, feedthrough structures
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/48Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor
    • H01L23/488Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor consisting of soldered or bonded constructions
    • H01L23/498Leads, i.e. metallisations or lead-frames on insulating substrates, e.g. chip carriers
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/48Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor
    • H01L23/488Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor consisting of soldered or bonded constructions
    • H01L23/498Leads, i.e. metallisations or lead-frames on insulating substrates, e.g. chip carriers
    • H01L23/49811Additional leads joined to the metallisation on the insulating substrate, e.g. pins, bumps, wires, flat leads
    • H01L23/49816Spherical bumps on the substrate for external connection, e.g. ball grid arrays [BGA]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L24/10Bump connectors ; Manufacturing methods related thereto
    • H01L24/11Manufacturing methods
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/10Bump connectors; Manufacturing methods related thereto
    • H01L2224/11Manufacturing methods
    • H01L2224/114Manufacturing methods by blanket deposition of the material of the bump connector
    • H01L2224/1146Plating
    • H01L2224/11462Electroplating
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/0001Technical content checked by a classifier
    • H01L2924/00015Technical content checked by a classifier the subject-matter covered by the group, the symbol of which is combined with the symbol of this group, being disclosed as prior art
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/10Details of semiconductor or other solid state devices to be connected
    • H01L2924/11Device type
    • H01L2924/12Passive devices, e.g. 2 terminal devices
    • H01L2924/1204Optical Diode
    • H01L2924/12042LASER
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/10Details of semiconductor or other solid state devices to be connected
    • H01L2924/11Device type
    • H01L2924/14Integrated circuits
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/15Details of package parts other than the semiconductor or other solid state devices to be connected
    • H01L2924/151Die mounting substrate
    • H01L2924/156Material
    • H01L2924/15786Material with a principal constituent of the material being a non metallic, non metalloid inorganic material
    • H01L2924/15787Ceramics, e.g. crystalline carbides, nitrides or oxides
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/30Technical effects
    • H01L2924/35Mechanical effects
    • H01L2924/351Thermal stress

Landscapes

  • Engineering & Computer Science (AREA)
  • Power Engineering (AREA)
  • Computer Hardware Design (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • General Physics & Mathematics (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • Physics & Mathematics (AREA)
  • Manufacturing & Machinery (AREA)
  • Ceramic Engineering (AREA)
  • Mechanical Engineering (AREA)
  • Manufacturing Of Printed Wiring (AREA)
  • Electroplating Methods And Accessories (AREA)
  • Electric Connection Of Electric Components To Printed Circuits (AREA)
  • Chemically Coating (AREA)

Description

201209946 六、發明說明: 【發明所屬之技術領域】 本發明係關於藉由電鍍形成焊接沈積物,特定言之,覆 晶封裝,更特定言之,藉由電鍍焊接錫及錫合金形成之覆 晶接合及板間焊接合。 【先前技術】 自20世紀60年代初由IBM所引進之覆晶技術,便將覆晶 裝置安裝於矽晶片與陶瓷基板之間之熱膨脹失配不重要之 昂貴陶瓷基板上。相較於線接合技術,覆晶技術可更佳地 提供較高封裝密度(較小裝置輪廓)及較高電學性能(儘可能 較短之導線及較低電感)。在此基礎上,過去4〇年已利用 尚溫焊接(可控塌陷晶片連接,C4)在陶究基板上工業實施 覆晶技術。然而,於近年來,受到現代電子產品小型化趨 勢對南密度、高速度及低成本半導體裝置之要求的驅使, 以環氧底膠安裝於低成本有機電路板(例如,印刷電路板 或基板)上以減輕由矽晶片與有機板結構間之熱膨脹失配 所導致之熱應力之覆晶裝置係經歷可觀的爆炸式生長。此 引人矚目的低溫覆晶接合及有機型電路板事件已使目前工 業獲得製造覆晶裝置之廉價解決方法β 於現有低成本覆晶技術中,半導體積體電路(IC)晶片之 頂表面具有一電接觸墊陣列。該有機電路板亦具有相應之 接觸柵格。低溫焊料凸塊或其他導電黏性材料係放置於晶 片與電路板之間及經適當對準。晶片係倒置覆蓋並安裝於 電路板上,於s亥電路板中,焊料凸塊或導電黏性材料提供 157239.doc 201209946 電輸入/輸出(I/O)及晶片與電路板之間之機械互連。就垾 料凸塊接合而言,可將有機底膠封裝劑進一步分散於晶片 與電路板之間之間隙中以約束熱失配及降低焊料接合上之 應力。 一般,就藉由焊接合獲得覆晶組合件而言,常在晶片之 墊片電極表面上預形成金屬凸塊,如焊料凸塊、金凸塊或 銅凸塊,其中該等凸塊可呈任何形狀,如釘形凸塊、球形 凸塊、柱狀凸塊或其他形狀。一般亦在電路板之接觸區域 上採用低溫焊接形成相應焊料凸塊(或預焊凸塊)。於回焊 胤度下,藉由焊接合將晶片接合至電路板。於分散底膠封 裝劑之後,藉此建構覆晶裝置。此等方法係為本技術所熟 知且使用焊接合之覆晶裝置之一般實例係(例如)描述於美 國專利案 7,098,126 號(H.-K. Hsieh等)中。 現在,在電路板上形成預焊凸塊之最常見方法係模板印 刷法。與模板印刷法相關之一些先前建議可參考美國專利 案 5,203,075 號(C.G. Angulas等)、美國專利案 5,492 266號 (K.G. Hoebener等)及美國專利案5 828 128號(γ Higashiguchi等)。用於覆晶組合件之焊料凸塊技術需在設 s十上考量凸塊間距及尺寸小型化。根據實施經驗,一旦凸 塊間距減小至低於〇. 1毫米’則模板印刷將變得不可行。 相對地,藉由電鍍沈積之焊料凸塊提供將凸塊間距降低至 小於0.15毫米之能力。與電路板上用於覆晶接合之電鍍凸 塊相關之先前建議可參見美國專利案5,391,514號(!\?.〇311 4)及美國專利案5,480,835號(K.G. Hoebener等)。雖然在 157239.doc 201209946 電路板上之電鍍焊料凸塊提供較模板印刷更精細之凸塊間 距,然而,其在初始實施時存在數個難題。 在有機基板上形成焊接之一多步驟方法係描述於美國專 利案7,098,126號(H.-K. Hsieh等)中。於該方法中,起始時 提供包含一表面支承電路之一有機電路板,該電路包含至 少一接觸區域。將一焊接遮罩層放置於該電路板表面上及 圖案化以暴露墊片。隨後,藉由物理氣相沈積、化學氣相 /尤積、使用觸媒銅之無電鍍或使用觸媒銅之電鍍,在電路 板表面上沈積一金屬晶種層。在該金屬晶種層上形成至少 一開口位於墊片處之一阻焊層。隨後藉由電鍍在開口中形 成焊料。最後’移除阻焊材料及阻焊材料底下之金屬晶種 層》爲了應用此方法’需要各種圖案化步驟,就方法效率 之整體立場而言,此等步驟係不適宜。此外,若相鄰接觸 區域之間之距離(間距)因電子裝置小型化而變得極小,則 該方法具有其限制性。 US 2007/0218676 A1揭示-種形成金屬凸塊之方法。該 文獻中所揭示之方法包含施用及平坦化—第—光阻材料, 然後沈積-導電層且需'經圖案化之光阻材料以移除過量 焊料及一部份導電層。 例如,於一印刷電路板與一 IC基板之間形成無空隙 BGA(球形柵格陣列)焊接合之一習知方法係如圖i所示。以 阻焊層112塗覆具有盲微通孔(BMV)1G4以暴露内部接觸 塾片102之基板103a、1〇3b。使該阻焊層ιΐ2結構化以形成 阻焊開口 (SR_3e接著,以一金屬層115(例如,一銅 157239.doc 201209946 層)保形塗覆BMV 104。將焊接球117接合至SR〇(圖lb), 將具有外層接觸墊片120之一第二基板116安裝於具有焊接 球117接合及經由回焊處理之基板上。於回焊期間焊接
球117變為焊接合118。空隙119形成於該焊接合118及BMV 内部,進而降低焊接合188之機械穩定性及導電性,故不 適宜。 取代焊接球117,已知方法亦使用篩網印刷焊接膏。然 而,在此情況中,亦形成空隙1 1 9。 空隙119之形成特別對於具有小於2〇〇 μιη直徑之bmv係 無法解決之問題。 【發明内容】 因此,本發明之目的係提供一種形成焊接沈積物於諸如 電路板之基板上之方法,該方法避免在回焊操作期間或之 後形成空隙及同時涉及較少之製程步驟數目。此外,本發 明目的在於提供-種產生適宜形成焊接沈積物於極精細結 構上之高均勻焊料之電鍍方法。 此外,本發明目的在於避免回焊加工期間焊料中形成降 低後來形成焊接頭之機械穩定性及導電性之空隙。 因此’本發明之-目標係採用—種錫及錫合金之電鍛方 法以於-基板上製造均勻焊接沈積物^此等浴液應適宜 填充諸如BMV之具有高縱橫比之凹口結構而無留下非所需 之空隙或凹坑。 本發月之另目的係提供一種具有較少之電鍵步驟數目 且當阻桿開口具有不同尺寸時可廣泛應用之焊接沈積的方 I57239.doc 201209946 法。同時銅外層之圖案化係可行的。 總而言之,本發明揭示一種在一基板上製造電鍍焊接沈 積物以形成覆晶接合及板間焊接合之方法。根據本發明, 提供一種諸如電路板之一非導電基板,其包含一表面支承 電路,該電路包含至少一接觸區域。此接觸區域可係任何 導電表面區域’例如,一接觸墊片、電路中面向基板外部 之最頂層區域或藉由一BMV暴露於基板表面之一内部接觸 墊片。 在整個表面區域上形成一導電晶種層。視需要,在沈積 該晶種層之前,可將一擴散阻障層沈積於該接觸墊片上。 接著,將一阻焊層沈積於該基板表面上及圖案化以形成該 等接觸墊片之開口及BMV。 藉由電鍍將由錫或錫合金組成之一焊接沈積物層沈積於 不受圖案化阻焊層保護之區域中。 此後,移除該圖案化阻焊層及將導電晶種層自不受焊接 沈積物層覆蓋之彼等表面區域移除。接著,將一阻焊層沈 積於具有焊料層及暴露所形成焊料之SRO之基板表面上。 【實施方式】 本發明提供一種藉由電鍍錫或錫合金層形成焊接沈積物 於基板上之方法。该方法係特別適宜在電路板上製造焊接 凸塊。該方法將在下文中更詳細描述。本文中所顯示之圖 係對該方法之簡單說明。該等圖並非按比例緣製即其等 不反映晶片封裝結構或印刷電路板中各層之實際尺寸或特 徵。在全文中,相同數字表示相同元件。 157239.doc 201209946 現參照圖2,根據本發明之一較佳實施例,提供一非導 電基板103a/103b,其具有内層接觸墊片1〇2作為接觸區域 實施例及其表面上之—鋼層丨〇丨(圖2a)。該非導電基板 103a/103b可係由有機材料或纖維強化有機材料或顆粒強 化有機材料等(例如,環氧樹脂、聚亞醯胺、雙馬來醯亞 胺二嗪、氰酸酯、聚苯并環丁烯或其等玻璃纖維複合物 等)製成之電路板。盲微通孔(BMV)1〇4係藉由機械或雷射 鑽削所形成以暴露該内層接觸墊片1〇2(圖2b)。該内層接觸 塾片102—般係由金屬(如,銅)形成。 視需要’一阻障層(未顯示於圖2中)係形成於該内層接 觸墊片102上且可係(例如)一鎳黏性層或金保護層。該阻障 層亦可由把、銀、錫、鎳/金堆疊、鎳/把堆疊、鉻/欽堆 疊、鈀/金堆疊或鎳/鈀/金堆疊等製成,其可藉由電鍍、無 電鍍、化學氣相沈積(CVD)或物理氣相沈積(PVD)等完 成。 接著,將一導電晶種層105沈積於包含鋼外層101、内層 接觸墊片102及BMV 104壁之基板表面上(圖2c)。一般而 言’該晶種層係(例如)於習知非導電表面之製造工業中藉 由無電沈積所形成且係為本技術所熟知。 該導電晶種層105係導電、提供黏性、容許其上表面之 暴露部分經電鍍且可防止隨後焊接沈積物金屬遷移至接觸 區域之底層金屬。或者,該晶種層係由兩金屬層所組成。 該第二金屬之較佳實例係銅,因其提供用於隨後電鍍之適 宜表面。 157239.doc 201209946 可在電鍍前藉由施用一導電晶種層活化該非導電基板。 可將描述於(例如)Printed Circuits Handbook,C.F_ Coombs
Jr.(編者)’第6版,McGraw mn,第28 5至28 9及3〇」至 30.11頁中之各種方法用於該活化。此等方法涉及包含碳 顆粒、Pd膠粒或導電聚合物之一導電層的形成。 此等方法中之一些係描述於專利文獻中且實例係於以下 提供: 歐洲專利案EP 0 616 053號描述一種將金屬塗層施用至 一非導電基板(不含無電塗層)之方法,其包含: a.使該基板與包含貴金屬/IVA族金屬溶膠之活化劑接觸以 獲得一經處理基板; b·使該經處理基板與具有高於丨丨至^之pHi自加速及補給 /文潰金屬組合物接觸,該金屬組合物包含含以下物質之 溶液: ⑴Cu(II)、Ag、Au或Ni可溶性金屬鹽或其等混合物, (ii) IA族金屬氫氧化物, (ill)包含有機材料且該金屬鹽之金屬離子具有〇73至 21.95之累積形成常數logK之錯合劑。 此方法獲得可用於隨後電塗覆之導電薄層。此方法於本 技術中係稱為「連接」方法。 美國專利案5,503,877號描述非導電基板之金屬化,其涉 及使用用於一非金屬基板上產生金屬晶種之錯合化合物。 此等金屬晶種提供充足導電性以供隨後電鍍用。此方法於 本技術中係稱為所謂之「Neoganth」方法。 157239.doc 201209946 美國專利案5,693,209號係關於一種使非導電基被金屬化 之方法,其涉及使用導電吡咯聚合物。該方法在本技術中 係稱為「Compact CP」方法。 歐洲專利案1 390 568 B1亦係關於使非導電基板直接電 解金屬化。其涉及使用導電聚合物以獲得用於隨後電塗覆 之一導電層。該等導電聚合物具有噻吩單元。該方法於本 技術中係稱為「Seleo CP」方法。 最後’可藉由含膠狀或離化鈀離子之溶液活化非導電基 板’此方法係描述於(例如)Printed Circuits Handbook, C.F. Coombs Jr.(編者),第 6版’ McGraw Hill,第 28.9及 30.2至30.3頁中。 根據本發明,該導電晶種層1〇5可係由單一金屬層、單 一金屬合金層所製成或由至少兩不同單層之多層所製成。 適宜作為導電晶種層之金屬及金屬合金係選自由以下物質 組成之群:銅、錫、姑、錄、銀、錫_錯合金、銅_錦合 金、銅-鉻合金、銅-釕合金、銅-姥合金、銅_銀合金、銅_ 銀合金、銅-把合金、銅_链合金、銅-金合金及銅_稀土金 屬合金、銅-鎳-銀合金、銅-鎳-稀土金屬合金。較佳係以 銅及銅合金作為導電晶種層105。 根據本發明之一較佳實施例,該導電晶種層1 〇5亦可藉 由無電鍍方法形成,其中觸媒金屬不使用貴金屬而將銅用 作該觸媒金屬。用於在一非導電表面上形成此觸媒銅之一 般實例可參見美國專利案3,993,491號及3,993,848號。 該導電晶種層105之厚度較佳為小於〇.1毫米及更佳介於 157239.doc •10· 201209946 0.0001毫米與〇,005毫米之間。根據該晶種層1〇5在焊料中 之溶解度,該晶種層105可在回焊加工後完全溶於焊接沈 積物中或仍至少部份地存在。 於本發明之一較佳實施例中’該晶種層105係由銅製 成。於回焊操作期間,該晶種層105完全溶於焊接沈積物 層1〇8中及形成均質錫-銅合金。該晶種層105之標的厚度 可視待沈積之焊料108之體積調節以於回焊後獲得類似於 常見無鉛焊科之錫-銅合金(例如,具有3重量%銅之錫-銅 合金)。 於本發明之另一實施例中,藉由無電鍍沈積銅_鎳合金 作為導電晶種層1〇5 ^於回焊操作期間,將導電晶種層1〇5 溶於焊接沈積物層108中及形成均質錫_銅_鎳合金。此外, 針對在所沈積之焊接沈積物層1〇8上之晶種層1〇5之預期體 積調節該晶種層105之厚度及調節該晶種層1〇5中之鎳含量 可獲得在回焊操作後類似於常見Sn-Cu-Ni焊料之組成之標 的錫-銅-鎳合金組合物。 以較溥晶種層105為較佳,因較薄晶種層可於蝕刻溶液 中較快移除,進而可縮短該非導電基板1〇3a/1〇3b浸沒於 钮刻溶液中所需之時間。 現參照圖2d ’將一阻焊層ι〇6沈積於該基板上並藉由本 技術已知技術圖案化。於圖案化之後,BMV得以暴露。 接著,藉由電鍍在BMV 104中形成焊接沈積物層1〇8。 (圖 2e) 〇 於本發明之一實施例中,此製程步驟亦可藉由形成開口 157239.doc 201209946 107在塗覆有導電晶種層105之銅外層101上形成阻焊圖案 (圖2d)。此實施例容許建造一外電路11〇(圖2h)同時在BMV 104中製造焊接沈積物層》於此情況中,焊料亦用作需用 於形成該外電路110之經圖案化之金屬抗蝕刻層109。 根據本發明之一較佳實施例,該焊料108係錫或由錫與 選自由敍、銀、銅、祕、錄、鋅、鎳、銘、錤、銦、碎及 鎵組成之群之元素之混合物製得之錫合金。 錫及錫合金電鍍浴液係為本技術已知。常用錫或錫合金 電鍍浴液組成及用於電鍍之製程參數係描述於下文中。 可於其他浴液組分中添加Sn2+離子源、抗氧化劑及表面 活性劑。 該Sn2+離子源可係一可溶性含錫陽極’或者當使用不溶 性陽極時之可溶性Sn2+離子源。由於甲烷磺酸錫 (Sn(MSA)2)之高溶解度’故其係較佳Sn2+離子源。一般而 言’ Sn2+離子源之濃度足以提供介於約10 g/Ι與約1〇〇 g/ii 間之Sn2+離子至浴液中,較佳介於約15 g/1與約%呂/丨之 間’更佳介於約40 g/Ι與約60 g/1之間。例如,可添加
Sn(MSA)2以提供介於約30 g/1與約6〇 g/1之間之Sn2+離子至 浴液中。 較佳合金係錫-銀合金。於此情況中,該電鍍浴液額外 含有可溶性銀鹽,常用銀鹽係硝酸鹽、乙酸鹽及較佳甲烷 Λ ^ 般而s,Ag+離子源之濃度係足以提供介於約 〇·1 g/Ι與約1.5 gA之間之Ag+離子至浴液中,較佳介於約 〇·3 g/1與約〇.7 g/1之間,更佳介於約0-4 g/Ι與約0.6 g/卜例 157239.doc •12· 201209946 如’可添加Ag(MSA)以提供介於約〇·2 與約丨.0 g/1之間 之Ag+離子至電鍍浴液中。 可將抗氧化劑添加至本發明浴液以使浴液穩定以防止溶 液中之Sn2+離子氧化。可將諸如氫醌、兒茶酚、經羥基及 胺基取代之吡啶及羥基、二羥基或三羥基苯甲酸中之任一 者之較佳抗氧化劑以介於約〇.1 g/丨與約1〇 g/1之間,較佳約 〇·5 g/Ι與約3 g/Ι之間之濃度添加。例如,可將氫酿以約2 g/Ι之濃度添加至浴液中。 可添加表面活性劑以促進基板之潤濕。表面活性劑似用 作可一定程度上抑制三維生長之弱沈積抑制劑,藉此改良 膜之形態及構型。其亦可有助於細化晶粒尺寸,獲得較均 句凸塊。示例性陰離子表面活性劑包括膦酸烷酯、磷酸烧 基醚、硫酸烷酯 '硫酸烷基醚、磺酸烷酯、磺酸烷基醚、 羧酸醚、羧酸酯、磺酸烷基芳基酯、磺酸芳基烷基醚、磺 酸芳基酯及績基琥珀酸酯。 本發明之電解電鍍浴液較佳具有酸性p Η以抑制陽極鈍 化,獲得較佳陰極效率及獲得較韌性沈積物。因此,浴液 ΡΗ較佳係介於約〇與約3之間。於較佳實施例中,浴液 係0。因此,可利用硝酸、乙酸及曱烷磺酸獲得該較佳酸 性pH。於一較佳實施例中,該酸係甲烷磺酸。酸之濃度較 佳係”於約50 g/i與約2〇〇 gd,更佳介於約7〇 g/i與約工2〇 g/i之間。例如,可添加介於約50 g/1與約160 §/1之間甲烷 磺酸至該電鍍浴液中以獲得PH 0之浴液及用作導電電解 質。 157239.doc •13· 201209946 常見洛液組合物係(例如)揭示於:Jordan · The Electrodeposition of Tin and its Alloys,1995 第 71 至 84 頁 中。 可藉由直流(DC)或脈衝電鍍實施用於焊接沈積電鍍之錫 及錫合金的電鍍。脈衝電鍍技術係特別適宜填充如圖2至6 中所示之本發明結構。脈衝電鍍之優點係較佳表面分佈均 勻性及錫沈積物具有較精細晶粒尺寸及藉此具較佳可焊性 之較佳結晶結構。此外,可藉由脈衝電鍵獲得相較於Dc 電锻更高之可施加電流密度及藉此更高之生產率。 一般而言’可施加1至2〇 A/dm2之有效電流密度之電流 脈衝。或者’可藉由1至3 A/dm2之電流密度之DC操作浴 液。 例如,藉由3 A/dm2之電流密度施用錫脈衝電鍍在3〇分 鐘電鍍時間内產生40 μπι之錫沈積物平均厚度。表面上之 厚度變化僅為+/_ 15%。施用DC電鍍可獲得僅j A/dm2之最 大電流密度。獲得40 μπι之錫沈積物厚度之電鍍時間係“ 分鐘。表面上之變化為+/·33%,因此遠高於脈衝電鍍。 較佳脈衝參數如下: 將該至少一正向電流脈衝之持續時間對該至少一逆向電 流脈衝之持續時間之比調節至至少1:〇至1:7,較佳^少 1:0.5至1:4及更佳至少1:1至1:2 5。 較佳可將該至少-正向電流脈衝之持續時間調節至至少 5 ms至 1〇〇〇 ms。 較佳將該至少-逆向電流脈衝之持續時間調節至⑴ 157239.doc 201209946 ms(至大)及最佳至0.5至15 ms。 較佳將該至少-正向電流脈衝在工件上之峰值電流密度 調節至1至30 A/dm2之值。在水平方法中,該至少一正向 . 電流脈衝在工件上之峰值電流密度特佳為約2至8 A/dm2。 在直立方法中,該至少一正向電流脈衝在工件上之最佳峰 * 值電流密度為1至5 A/dm2。 較佳將該至少一逆向電流脈衝在工件上之峰值電流密度 調節至0至60 A/dm2之值《在水平方法中,該至少一逆向 電流脈衝在工件上之峰值電流密度特佳為約〇至2〇 A/dm。在直立方法中,該至少一逆向電流脈衝在工件上 之最佳峰值電流密度為〇至12 A/dm2。 現在,再次參照圖2:於下一步驟中,藉由本技術已知 之技術移除阻焊層1〇6(圖2e),而留下浑接沈積物層1〇8、 銅外層101、導電晶種層1〇5及視需要經圖案化之金屬抗蝕 刻層109。 參照圖2g,移除不受焊接沈積物層1〇8保護之導電晶種 層105及銅外層ιοί及視需要亦移除經圖案化之金屬抗蝕刻 層 109。 該移除較佳係藉由化學蝕刻不受焊接沈積層1〇8覆蓋之 全部導電晶種層105及銅外層101及視需要經圖案化之金屬 抗姓刻層109。當移除不受焊接沈積物層108覆蓋之導電晶 種層105及銅外層1〇1時,該焊接沈積物層108具有抗蝕刻 功能》因此,無需諸如光阻材料之額外抗蝕刻材料或遮 罩。可以電解或化學方式實施銅及銅合金之钮刻(亦稱為 157239.doc 15 201209946 剝離)。 一般而言,可於單一蝕刻步驟中藉由相同蝕刻溶液移除 導電晶種層105及銅外層1 〇 1 ’而焊接沈積物層1 〇8係用作 抗触刻材料。可應用例行實驗選擇適宜蚀刻溶液。 用於銅及銅合金之常見蝕刻或剝離組合物係(例如)揭示 於:Printed Circuits Handbook,C.F. Coombs Jr.(編者)’第 6版,]^〇0。评出1卜第34.6至34.18頁中。 用於銅及銅合金之常見蝕刻組合物係過硫酸鹽與硫酸之 混合物、卡羅酸、過氧化物與礦物酸之混合物、CuCl2、 過氧化物及礦物酸之混合物、CuCl2與氨水之混合物。 然後,藉由蝕刻或剝離移除視需要經圖案化之金屬抗蝕 刻層1〇9(圖2g及2h)。 用於錫及錫合金之常見蝕刻或剝離組合物係(例如)揭示 於· Jordan : The Electrodeposition of Tin and its Alloys, 1995,第373至377頁中。 於電解剝離方法期間,錫或其合金係於7〇至9〇t>c下陽極 溶於10重量%NaOH溶液中。 化學剝離一般係於含有諸如Na〇H(約1〇重量%)之強鹼之 溶液中在70至赃之較高溫度下進行。可將錢添加劑、 特定言之,諸如對硝基酚之硝基芳族化合物添加至溶液 中。 或者’可於以下溶液中進行化學剝離: -常添加有氣化物之過氧化氫, -基於硝酸與硕酸鹽之系統,5至4〇重量%ί肖酸鹽, 157239.doc 16 201209946 -基於HC1/氣化銅之含有5至20重量0/〇HCl及2.5 mg/l氣 化銅之初始濃度的系統。 視需要移除該經圖案化之金屬抗蝕刻層109及同時一部 份焊接沈積物層1〇8(圖2h)。於此情況中,藉由由銅外層 101之未經蝕刻部分形成之一銅環111使該焊接沈積物層 108機械穩定。 現參照圖2i,將一阻焊層112沈積於基板表面上及隨後 圖案化以形成開口 113而暴露該焊接沈積物層1〇8,保護經 圖案化之銅外層110及提供絕緣。可針對此目的施用機械 及雷射鑽削。雷射鑽削係用於形成具有$150 μπι直徑之開 口 113之較佳方法。可使用UV型或C〇2型之雷射嶺削方 法。 根據圖2i之結構中之開口 113係表示為sro(阻焊開口)且 較佳具有約5至1000 μηι,較佳約1〇至5〇〇 μιη及甚至更佳2〇 至250 μιη之尺寸。SRO之高度係於5至25〇 μιη之間,較佳 約10至50 μιη之間變化。相鄰接觸區域中點之距離表示為 間距且係介於90至300 μηι(就1(:基板而言)及15〇至1〇〇〇 μηι(就印刷電路而言)之間。 藉由已知技術沈積該阻焊層112。可應用於本發明之實 例係4網印刷及/或光微影方法。根據本發明可使用各類 焊接遮luv硬化焊接遮罩、&可固化二組分焊接遮罩 及光可成像焊接遮罩。 然後,使焊接球117或焊膏接合至SRQU3及焊接沈積物 層_圖2j)並藉由回焊操作焊接至具有外層接觸塾片12〇 157239.doc 201209946 之一第二基板(圖2k)。所得之焊接合us無空隙β 雖然已針對根據圖2之基板詳細描述此製程順序,然而 其不限於此且可應用於所有類型的基板。可經相應處理之 本發明之一些其他較佳實施例係顯示於圖3至6中。於本發 明之另一實施例中’可以如下方式形成一高焊接沈積物層 108及一外部電路110(圖3):將一錫抗蝕刻層114沈積於基 板表面上及圖案化,以使藉由該抗蝕刻層僅保護該焊接沈 積物層108(圖3g2)。隨後移除經圖案化之金屬抗蝕刻層 109,但保留抗蝕刻層114所保護之焊接沈積物層1 〇8(圖 3g3)。然後移除抗蝕刻層114。 於本發明之另一實施例中,將一抗蝕刻層i 14沈積於經 圖案化之金屬抗蝕刻層109上而非如圖3g2所示般沈積於焊 接沈積物層108上。隨後’藉由電鍍將額外焊料沈積於該 焊接沈積物層108上,接著移除抗蝕刻層U4及移除經圖案 化之抗蝕刻層109。 現參照圖4 ’將一金屬之保形塗層115施用於導電晶種層 105上(圖4c2)。較佳金屬115係藉由電鐘沈積之銅或銅合 金。然後,使一抗蝕刻層106接合至基板表面,藉由本技 術已知技術圖案化以暴露經保形塗覆之BMV 104及視需要 用於金屬抗蝕刻層107之開口(圖4d)。隨後將一焊接沈積物 層108電鍍至經保形塗覆之BMV 104中及視需要作為一經 圖案化之金屬抗蝕刻層109電鍍至視需要開口 1〇7中(圖 4e)。 於本發明之另一實施例(圖5)中,使一抗蝕刻層106接合 157239.doc • 18· 201209946 至基板表面及圖案化以暴露BMV 104及視需要用於金屬抗 蝕刻層之開口 107(圖5d)。然後,以作為最佳銅或銅合金電 鍍層之一額外金屬層115保形塗覆BMV 1〇4(圖5d2)。視需 要,將一額外金屬層115沈積於用於金屬抗蝕刻層之視需 要開口 107中。隨後藉由電鍍將焊接沈積物層1〇8沈積於經 保形塗覆之BMV 104中(圖5e)中。 於本發明之另一實施例中(圖6),將一中間焊接沈積物 頂層121沈積於焊接沈積物層1〇8上及將視需要一中間圖案 化金屬抗蝕刻頂層122沈積於該經圖案化之金屬抗蝕刻層 109上(圖6e2)。該中間焊接沈積物頂層121及中間金屬抗蝕 刻頂層較佳係由選自由銀、銅、鎳組成之群之金屬及上述 金屬與錫之合金組成。中間焊接沈積物頂層121係用作一 儲集層以在回焊操作期間與焊接沈積物層1〇8 一起用於形 成合金。例如’在回焊操作期間,由銀組成之一中間焊接 沈積物層121與由錫組成之一焊接沈積物層ι〇8形成一均質 錫-銀合金。可相對焊接沈積物層1〇8之體積及組成採用中 間焊接沈積物頂層121之厚度及組成來獲得具有所需組成 及性質之焊料合金。 以下實例進一步說明本發明。 實例 製程順序係根據圖2。 使用根據圖2a具有一銅外層1〇1及内層接觸墊片1〇2之一 PCB基板。 於下一步驟中,藉由一 UV雷射器鑌削開口 104(圖2b)。 157239.doc •19· 201209946 藉由去污方法(即,鹼性高錳酸鹽處理)移除開口 ι〇4中 之污點’其包含a)在丁基乙二醇基之膨脹劑中使塑膠材料 膨脹,b)藉由基於高錳酸鉀之組合物進行高錳酸鹽蝕刻及 c)藉由包含過氧化氫之還原劑溶液進行還原。 然後在整個基板表面上形成一銅之導電晶種層1〇5 (圖 2c)。就此而言’首先使該表面與含有離化鈀之酸性溶液 接觸及隨後與用於無電銅沈積之溶液接觸。 隨後’將一乾膜光阻材料106(PM 250,DuPont)層壓至 銅外層101上。以標準程序使該乾膜光阻材料圖案化以暴 露開口 1〇4(圖2d)。 此後,自含有以下物質之浴液將一錫焊接沈積物層1〇8 及一經圖案化之金屬抗蝕刻層109電鍍於導電層上(圖2e): 45 g/1 Sn2+(呈 Sn(MSA)2形式)、60 ml" MSA(70%溶液)、2 g/1氮醌及100 mg/1亞苄基丙酮。 浴液之pH係0,溫度為25。(:。電鍍持續7分鐘。應用以下 參數使用脈衝電鍍: 正向電流脈衝之平均電流密度:2 A/dm2 ; 正向電流脈衝之持續時間:20 ms ; 逆向電流脈衝之平均電流密度:0 A/dm2(無逆向脈衝, 僅暫停脈衝); 逆向脈衝之持續時間:4 ms。 根據圖2e之開P 108係以錫焊接沈積物完全填充且無任 何空隙形成。此外,開口 107係以經圖案化之金屬抗触刻 層109填充。 157239.doc -20- 201209946 隨後,藉由2重量°/〇碳酸鉀水溶液移除經圖案化之乾膜 光阻材料106(圖2f)。 藉由包含 200 ml/1 HC1(32%)及 160 gM CuC12.2H2〇 之钮刻 組合物蝕刻該銅層101及導電晶種層105形成經結構化之銅 層110及銅環111(圖2g)。就此目的而言,使基板與蝕刻組 J 合物在45°C之溫度下於具有一喷嘴陣列之水平裝置中接 觸。接觸時間為約3 0秒。焊接沈積物層1 〇 8具有金屬抗姓 刻材料之功能。因此,不使用諸如光阻材料之額外抗蝕刻 材料或遮罩來形成經結構化之銅層110及銅環lu。 於下一步驟中藉由於含有30體積%硝酸之溶液中在40〇c 之溫度下處理1分鐘以移除經圖案化之金屬抗蝕刻層1〇9及 一部份焊接沈積物層1〇8(圖2h)。 然後’將具有25 μιη厚度之一阻焊層U2(Lackwerke Peters,ELPEMER SD 2467 SG-DG(525))沈積至該經結構 化之銅層110及非導電基板之鄰接表面1〇3&上。使該阻焊 層光結構化以暴露該焊接沈積物層108(圖2i)。 該錫焊接沈積物108無空隙,展現極均質表面分佈及無 晶鬚。該基板係適宜焊接至一晶片或一電路。 . 於回焊後所得之焊接合118無空隙。 【圖式簡單說明】 圖1 a至1 c顯示獲得在兩基板之間之球形柵格陣列(bga) 焊接合之先前技術方法。 圖2a至2k顯示根據本發明獲得在兩基板之間之無空隙 BGA焊接合之方法。 157239.doc -21 - 201209946 圖3g及3g2至3g4顯示根據本發明獲得具有增加之焊接沈 積物體積之無空隙BGA焊接合之方法。 圖4c、4e2、4d及4e2__本發明獲得具有增加之導 電性之無空隙BGA焊接合之方法。 圖5d、5d2及5e2顯示根據本發明獲得具有增加之導電性 之無空隙BGA焊接合之方法。 圖6e及6e2顯㈣據本發明獲得具有經兩•驟沈積之 焊接沈積物之無空隙BGA焊接合之方法。 【主要元件符號說明】 101 外層鋼層 102 内層接觸墊片 103a 外非導電基板層 103b 内非導電基板層 104 用於内層接觸墊片(BMV)之開 105 導電晶種層 106 抗鍍層 107 用於金屬抗钱刻材料之開口 108 焊接沈積物層 109 經圖案化之金屬抗蝕刻層 110 經圖案化之外層銅層 111 銅環 112 阻焊層 113 阻焊開口 114 錫抗触刻層 157239.doc •22· 201209946 115 額外金屬層 116 印刷電路板或1C基板 117 焊接球 118 回烊後之焊接合 119 焊接合中之空隙 120 外層接觸墊片 121 中間焊接沈積物頂層 122 中間圖案化金屬抗蝕刻頂層 -23- 157239.doc

Claims (1)

  1. 201209946 七、申請專利範圍: 1. 一種形成知接沈積物於一基板上之方法,其包含以下步 驟: a·提供包含一銅或銅合金表面1〇1之一基板,該表面包 . 含至少一内層接觸墊片102, b.形成延伸通過該銅表面101之該至少一内層接觸墊片 102之一開口 104, c. 使包含該開口 1〇4及至少一内層接觸墊片1〇2之整個基 板表面與適宜提供一導電層1〇5於該基板表面上之溶 液接觸, d. 沈積並圖案化一抗蝕刻層1〇6,藉此暴露該至少一内 層接觸墊片102, e. 將由錫或錫合金組成之一焊接沈積物層ι〇8電鍍至該 等開口 104中, f. 移除該抗姓刻層1 〇 6, g·藉由蝕刻移除不受焊接沈積物層1〇8覆蓋之裸導電層 105及在該不受錫或錫合金層覆蓋之該導電層ι〇5底下 之該銅或銅合金表面101, . 其中5亥知接沈積物層108具有抗飯刻之功能, h.施用一阻焊層112及形成阻焊開口 113以暴露該焊接沈 積物層108。 2. 如請求項1之方法,其中在步驟d中,亦形成用於—金屬 抗蝕刻層之開口 107,在步驟e中藉由電鍍錫或錫合金以 系ΐ·圖案化之金屬抗ϋ刻層1 〇9填充該金屬抗餘刻層之 157239.doc 201209946 開口 107。 3. 如請求項2之方法,其中施用額外製程步驟: g2.將一錫抗蝕刻層114沈積於該焊接沈積物層ι〇8上及 移除層109,及 g3.將該錫抗蝕刻層114自該焊接沈積物層1〇8移除。 4. 如請求項!至3中任一項之方法,其中藉由㈣移除該金 屬抗触刻層1〇9。 如凊求項1之方法,其中在如請求項丨之步驟c與步驟d之 間沈積一額外金屬層115。 6. 如請求们之方法’其中在如請求項工之步驟d與步驟以 間沈積一額外金屬層11 5。 7. 如請求们至^⑻中任一項之方法其中將一中間焊 接沈積物頂層121沈積於該焊接沈積物層1〇8上。 8. 如清求項^⑷中任一項之方法其中該導電晶種 層1〇5係選自由銅、鎳、銀、其等合金及上述金屬及合 金之多層組成之群。 9. :請求項U3、5及6中任_項之方法,其中對接合該焊 接沈積物層1〇8與該阻焊層112之該基板施用回焊處理。 10. 如請求項1至3、5及6中任— 項之方去,其中該内層接觸 塾片102包含一通孔或凹槽。 U.如請求項1至3、5及ό中任一項之大土 . ^ 項之方法,其中該基板係一 印刷電路板、一 1C基板或一中介層。 157239.doc •2·
TW100123725A 2010-07-05 2011-07-05 形成銲接沈積物於基板上之方法 TWI564977B (zh)

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
EP10168468A EP2405468A1 (en) 2010-07-05 2010-07-05 Method to form solder deposits on substrates

Publications (2)

Publication Number Publication Date
TW201209946A true TW201209946A (en) 2012-03-01
TWI564977B TWI564977B (zh) 2017-01-01

Family

ID=43385592

Family Applications (1)

Application Number Title Priority Date Filing Date
TW100123725A TWI564977B (zh) 2010-07-05 2011-07-05 形成銲接沈積物於基板上之方法

Country Status (8)

Country Link
US (1) US8871631B2 (zh)
EP (2) EP2405468A1 (zh)
JP (1) JP5808403B2 (zh)
KR (1) KR101842730B1 (zh)
CN (1) CN103026475B (zh)
ES (1) ES2565214T3 (zh)
TW (1) TWI564977B (zh)
WO (1) WO2012004137A2 (zh)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TWI718264B (zh) * 2016-04-01 2021-02-11 美商英特爾公司 用於高密度互連架構之表面修整層

Families Citing this family (13)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US8912651B2 (en) 2011-11-30 2014-12-16 Taiwan Semiconductor Manufacturing Company, Ltd. Package-on-package (PoP) structure including stud bulbs and method
EP2740818B1 (en) * 2012-12-05 2016-03-30 ATOTECH Deutschland GmbH Method for manufacture of wire bondable and solderable surfaces on noble metal electrodes
TWI521622B (zh) * 2014-05-07 2016-02-11 中原大學 金屬凸塊之形成方法
CN106486445A (zh) * 2015-09-02 2017-03-08 力成科技股份有限公司 封装基板及半导体封装结构
US9953908B2 (en) * 2015-10-30 2018-04-24 International Business Machines Corporation Method for forming solder bumps using sacrificial layer
DE102016103585B4 (de) 2016-02-29 2022-01-13 Infineon Technologies Ag Verfahren zum Herstellen eines Package mit lötbarem elektrischen Kontakt
US10727391B2 (en) 2017-09-29 2020-07-28 International Business Machines Corporation Bump bonded cryogenic chip carrier
US10608158B2 (en) 2017-09-29 2020-03-31 International Business Machines Corporation Two-component bump metallization
US10695875B2 (en) * 2018-03-19 2020-06-30 Asia Vital Components Co., Ltd. Soldering method of soldering jig
JP6677873B2 (ja) * 2018-03-26 2020-04-08 三菱マテリアル株式会社 錫又は錫合金めっき液及び該液を用いたバンプの形成方法
TWI754135B (zh) * 2018-03-20 2022-02-01 日商三菱綜合材料股份有限公司 錫或錫合金的鍍敷液、凸塊的形成方法、電路基板的製造方法
US20210040636A1 (en) 2018-03-20 2021-02-11 Mitsubishi Materials Corporation Tin or tin-alloy plating liquid, bump forming method, and circuit board production method
JP6635139B2 (ja) * 2018-03-20 2020-01-22 三菱マテリアル株式会社 錫又は錫合金めっき堆積層の形成方法

Family Cites Families (23)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US3993491A (en) 1973-12-07 1976-11-23 Surface Technology, Inc. Electroless plating
US3993848A (en) 1975-02-18 1976-11-23 Surface Technology, Inc. Catalytic primer
US5693209A (en) 1989-09-14 1997-12-02 Atotech Deutschland Gmbh Process for metallization of a nonconductor surface
US5503877A (en) 1989-11-17 1996-04-02 Atotech Deutschalnd Gmbh Complex oligomeric or polymeric compounds for the generation of metal seeds on a substrate
US5203075A (en) 1991-08-12 1993-04-20 Inernational Business Machines Method of bonding flexible circuit to cicuitized substrate to provide electrical connection therebetween using different solders
ES2257987T3 (es) 1993-03-18 2006-08-16 Atotech Deutschland Gmbh Composicion y procedimiento para tratar una superficie revestida con un revestimiento de inmersion autoacelerante y autorenovador, sin formaldehido.
US5480835A (en) 1993-05-06 1996-01-02 Motorola, Inc. Electrical interconnect and method for forming the same
US5391514A (en) 1994-04-19 1995-02-21 International Business Machines Corporation Low temperature ternary C4 flip chip bonding method
US5492266A (en) 1994-08-31 1996-02-20 International Business Machines Corporation Fine pitch solder deposits on printed circuit board process and product
JP3310499B2 (ja) 1995-08-01 2002-08-05 富士通株式会社 半導体装置
US6387734B1 (en) * 1999-06-11 2002-05-14 Fujikura Ltd. Semiconductor package, semiconductor device, electronic device and production method for semiconductor package
US20010007373A1 (en) * 2000-01-12 2001-07-12 Yoshinori Kadota Tape carrier for semiconductor device and method of producing same
JP3566929B2 (ja) * 2000-01-12 2004-09-15 住友金属鉱山株式会社 半導体装置用テープキャリアおよび半導体装置とそれらの製造方法
DE10124631C1 (de) 2001-05-18 2002-11-21 Atotech Deutschland Gmbh Verfahren zum direkten elektrolytischen Metallisieren von elektrisch nichtleiteitenden Substratoberflächen
TW508987B (en) 2001-07-27 2002-11-01 Phoenix Prec Technology Corp Method of forming electroplated solder on organic printed circuit board
TWI272683B (en) * 2004-05-24 2007-02-01 Sanyo Electric Co Semiconductor device and manufacturing method thereof
TWI264253B (en) * 2004-10-12 2006-10-11 Phoenix Prec Technology Corp Method for fabricating conductive connection structure of circuit board
TWI270329B (en) * 2005-04-04 2007-01-01 Phoenix Prec Technology Corp Method for fabricating conducting bump structures of circuit board
TWI287846B (en) * 2006-03-17 2007-10-01 Advanced Semiconductor Eng Method for forming metal bumps
TWI308382B (en) * 2006-07-25 2009-04-01 Phoenix Prec Technology Corp Package structure having a chip embedded therein and method fabricating the same
KR101278526B1 (ko) * 2007-08-30 2013-06-25 삼성전자주식회사 반도체 장치 및 그의 제조 방법, 및 이를 갖는 플립 칩패키지 및 그의 제조 방법
FR2935130B1 (fr) 2008-08-25 2011-04-08 Airbus France Hublot, notamment hublot pour cabine d'aeronef
CN102187749A (zh) * 2008-10-21 2011-09-14 埃托特克德国有限公司 用于在衬底上形成焊料沉积物的方法

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TWI718264B (zh) * 2016-04-01 2021-02-11 美商英特爾公司 用於高密度互連架構之表面修整層

Also Published As

Publication number Publication date
JP5808403B2 (ja) 2015-11-10
CN103026475B (zh) 2016-05-18
EP2591497A2 (en) 2013-05-15
EP2591497B1 (en) 2016-01-06
EP2405468A1 (en) 2012-01-11
KR101842730B1 (ko) 2018-03-27
CN103026475A (zh) 2013-04-03
WO2012004137A2 (en) 2012-01-12
ES2565214T3 (es) 2016-04-01
JP2013530544A (ja) 2013-07-25
WO2012004137A3 (en) 2012-03-01
TWI564977B (zh) 2017-01-01
KR20130084652A (ko) 2013-07-25
US20130168438A1 (en) 2013-07-04
US8871631B2 (en) 2014-10-28

Similar Documents

Publication Publication Date Title
TWI564977B (zh) 形成銲接沈積物於基板上之方法
TWI518813B (zh) 在基板上形成焊接合金沈積物之方法
EP2377376B1 (en) Method to form solder deposits on substrates
EP2601822B1 (en) Method to form solder deposits and non-melting bump structures on substrates
EP2180770A1 (en) Method to form solder deposits on substrates
EP2244285A1 (en) Method to form solder deposits on substrates
EP3560304B1 (en) Method of forming a solderable solder deposit on a contact pad
EP2416634A1 (en) Method to form solder deposits on substrates
EP2506690A1 (en) Method to form solder deposits and non-melting bump structures on substrates
KR100726059B1 (ko) 플립칩 조인트 및 보드대면형 솔더 조인트를 위한유기회로보드 상의 전기도금 솔더 형성