TW201203123A - Semiconductor system and device for identifying stacked chips and method thereof - Google Patents

Semiconductor system and device for identifying stacked chips and method thereof Download PDF

Info

Publication number
TW201203123A
TW201203123A TW099138255A TW99138255A TW201203123A TW 201203123 A TW201203123 A TW 201203123A TW 099138255 A TW099138255 A TW 099138255A TW 99138255 A TW99138255 A TW 99138255A TW 201203123 A TW201203123 A TW 201203123A
Authority
TW
Taiwan
Prior art keywords
signal
clock
slave
wafer
semiconductor
Prior art date
Application number
TW099138255A
Other languages
English (en)
Other versions
TWI512633B (zh
Inventor
Sang-Jin Byeon
Jong-Chern Lee
Original Assignee
Hynix Semiconductor Inc
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Hynix Semiconductor Inc filed Critical Hynix Semiconductor Inc
Publication of TW201203123A publication Critical patent/TW201203123A/zh
Application granted granted Critical
Publication of TWI512633B publication Critical patent/TWI512633B/zh

Links

Classifications

    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C11/00Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor
    • G11C11/21Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements
    • G11C11/34Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices
    • G11C11/40Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices using transistors
    • G11C11/401Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices using transistors forming cells needing refreshing or charge regeneration, i.e. dynamic cells
    • G11C11/4063Auxiliary circuits, e.g. for addressing, decoding, driving, writing, sensing or timing
    • G11C11/407Auxiliary circuits, e.g. for addressing, decoding, driving, writing, sensing or timing for memory cells of the field-effect type
    • G11C11/4072Circuits for initialization, powering up or down, clearing memory or presetting
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C11/00Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor
    • G11C11/21Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements
    • G11C11/34Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices
    • G11C11/40Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices using transistors
    • G11C11/401Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices using transistors forming cells needing refreshing or charge regeneration, i.e. dynamic cells
    • G11C11/4063Auxiliary circuits, e.g. for addressing, decoding, driving, writing, sensing or timing
    • G11C11/407Auxiliary circuits, e.g. for addressing, decoding, driving, writing, sensing or timing for memory cells of the field-effect type
    • G11C11/4076Timing circuits
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C7/00Arrangements for writing information into, or reading information out from, a digital store
    • G11C7/10Input/output [I/O] data interface arrangements, e.g. I/O data control circuits, I/O data buffers
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F2213/00Indexing scheme relating to interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
    • G06F2213/0038System on Chip
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C16/00Erasable programmable read-only memories
    • G11C16/02Erasable programmable read-only memories electrically programmable
    • G11C16/06Auxiliary circuits, e.g. for writing into memory
    • G11C16/10Programming or data input circuits
    • G11C16/20Initialising; Data preset; Chip identification
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C8/00Arrangements for selecting an address in a digital store
    • G11C8/12Group selection circuits, e.g. for memory block selection, chip selection, array selection

Landscapes

  • Engineering & Computer Science (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Computer Hardware Design (AREA)
  • Semiconductor Integrated Circuits (AREA)

Description

201203123 六、發明說明: 【發明所屬之技術領域】 本發明之例示性實施例係關於半導體設計技術,且更特 定言之,係關於一種用於藉由使用晶片穿孔來識別堆疊晶 片之系統及半導體裝置及其方法。 本申請案主張2010年7月7曰申請之韓國專利申請案第 10-2010-0065435號的優先權,該案以引用之方式併入本文 中。 【先前技術】 一直持續需要高速、高密度且低功率之半導體裝置,且 已藉由按比例縮小元件以減小線寬(臨界尺寸)而相應地增 加半導體裝置之整合密度。然而,由於此方法具有限制, 故開發各種類型之堆疊封裝技術。 圖1為說明具有堆疊半導體晶片之習知多晶粒封裝 (MDP)的視圖。 參看圖1,MDP經組態成藉由使用再分配層(RDL)而在半 導體裝置中之邊緣處配置襯墊且藉由使用導線而對基板與 邊緣進行電連接。此處,可將不同輸入自基板施加至每一 半導體晶片,且可共用堆疊半導體晶片之輸入/輸出信號 或"T藉由半導體晶片獨立地使用輸入/輸出信號。 以此方式,在三維堆疊DRAM封裝(在下文中被稱為 「3DS」)中,藉由沿著每一半導體晶片之邊緣使用rdl來 互連堆疊半導體晶片。此邊緣互連可能稍微增加封裝之長 度及寬度,且在半導體晶片之間需要備用仲介層。亦即, 151631.doc 201203123 當在封裝狀態中堆疊半導體晶片冑,用於導線連接之1 將在襯塾與端子之間’且將在晶片之間插入諸如仲介層之 夾層。因此,儘管比在二維姓 、’ 、再、,、°構中封裝每一半導體晶片及 連接半導體晶片封裝之狀7古4丨 裝之狀况有利,但在封裝i態中堆疊半 導體晶片之狀況歸因於形狀因數之增加而在估據面積方面 係不利的》 又’在上述晶片封裝方法中’可藉由金導線連接襯墊, 因此導致雜金屬接面。因此,上述晶片封裝方法可降低資 料傳送速率’且在堆疊晶粒之間導致信號時滞。歸因於在 接觸點處所導致之寄生電阻引起的熱及信號延遲,可能會 增加功率消耗。又,在上述晶片封裝方法中,當藉由使; 導線接合結構來堆疊半導體晶片時,可能會在信號完整性 (SI)特性方面導致各種顧慮。 正積極地開發用於藉由使用晶片穿孔來直接堆疊半導體 晶片之3DS方法之技術,以解決使用導線接合結構2MDp 之以上顧慮。 晶片穿孔亦被稱為矽穿孔(TSV),因為半導體晶片通常 係使用矽晶圓加以製造。 此矽穿孔(TSV)係用以在堆疊半導體晶片之間傳送内部 信號。矽穿孑L (TSV)係藉由以下方式形成:在半導體晶片 中形成通過矽之導孔(垂直互連入口),且藉由導體(例如, 銅)來填充導孔以形成電極。 圖2為說明具有藉由使用晶片穿孔所堆疊之半導體晶片 之習知3DS結構的視圖。 151631.doc 201203123 參看圖2,半導體裝置包括安置於其底部處之主控器晶 片CHIP_1,及堆疊於主控器晶片CHIP_1上之複數個受控 器晶片CHIP_2至CHIP_N。主控器晶片CHIP_1緩衝自外部 控制單元所接收之外部信號,且控制受控器晶片CHIP_2至 CHIP_N。受控器晶片CHIP_2至CHIP_N係通過矽穿孔TSV 而物理/電連接至主控器晶片CHIP_1。 主控器晶片CHIP_1將命令CMD通過矽穿孔TSV而傳送至 選自受控器晶片CHIP_2至CHIP_N之半導體晶片,且通過 晶片穿孔TSV而接收選定半導體晶片之輸出信號DATA。 然而,若相同類型之受控器晶片CHIP_2至CHIP—N同時 傳輸/接收信號,則可能會出現問題。 亦即,除非向受控器晶片CHIP_2至CHIP_N中之每一者 給出識別(ID),否則難以判定受控器晶片CHIP_2至 CHIP_N中之哪一者將接收藉由主控器晶片CHIP_1傳輸之 信號,及受控器晶片CHIP_2至CHIP_N中之哪一者已傳輸 藉由主控器晶片CHIP_1接收之信號。 圖3為說明用於識別MDP中之每一半導體晶片之習知方 法的視圖。 參看圖3,將外部信號施加至MDP中之晶粒DIE0至DIE3 中之每一者。晶粒DIE0至DIE3具有取決於對其所輸入之 對應外部信號的不同ID,使得將晶粒DIE0至DIE3識別為 不同晶粒DIE0至DIE3。在本文中,使用RDL以在每一晶粒 之邊緣上形成襯墊,且使用導線以根據接合選項而獨立地 連接基板與每一襯墊,其中使用RDL及導線來傳輸外部信 151631.doc 201203123 號。 然而,此習知方法可導致成本增加,因為導線接合結構 係用以將外部信號施加至MDP中之每一晶粒。詳言之,若 將習知方法應用於基於TSV結構之半導體裝置,則因為基 於TSV之半導體裝置具有堆疊於其中之大量半導體晶片且 可能不具有用於形成襯墊之邊緣區域,所以邊緣區域將被 緊固,此情形可能會在形狀因數方面導致缺點。因此,在 基於TSV之半導體裝置中需要不同類型之晶片識別方法。 【發明内容】 本發明之一實施例係有關一種用於藉由使用一晶片穿孔 來識別堆疊晶片之系統及半導體裝置及其方法。 本發明之另一貫施例係有關一種用於藉由使用一串聯地 連接一主控器晶片與受控器晶片之第一傳輸線及一並聯地 連接該主控器晶片與該等受控器晶片之第二傳輸線來獨立 地識別該等受控器晶片之方法。 根據本發明之一例示性實施例,一種用於識別堆疊晶片 之半導體系統包括:一第一半導體晶片,其經組態以藉由 使用一内部時脈或一外部輸入時脈來產生複數個計數器程 式碼,且通過一晶片穿孔而傳輸受控器位址信號及該等計 數器程式碼;及複數個第二半導體晶片,其經組態以藉由 鎖存該等計數器程式碼達一預定延遲時間而被給出對應識 別(ID)、比較該等經鎖存之計數器程式碼與該等受控器位 址心號,且根據該比較結果通過該晶片穿孔而與該第—半 導體晶片傳達資料。 151631.doc 201203123 片例示性實施例,-種用於識別堆疊晶 、置匕括:—主控器晶片,其經組態以藉由使 用一内部時脈或-外部輪入時脈來產生複數個計數器程式 碼’且通過-晶片穿孔而傳輸受控器位址信號及該等叶數 -程式碼;及複數個受控器晶片,其經組態以藉由使用自 &主控器a曰片所接收之該等計數器程式碼而被給出獨立識 =(I $ ’其中該等計數器程式碼係對應於該等受控器晶片 根據本發明之又一例示性實施例,一種用於識別堆疊晶 j之半導體裝置包括:_主控器晶片,其經組態以通過一 片穿孔且通過—串聯地連接之第_傳輸線㈣輸一鎖存 啟用信號’該鎖存啟时㈣用以將複數個計數器程式碼 鎖存於複數個受控器晶片處,·及—受控器晶片,H组態 以通過該晶片穿孔且通過一並聯地連接之第二傳輸線而傳 輸該等計數H程式碼及用於識職複數個受控器晶片之複 數個命令信號。 根據本發明之再一實施例,一種用於識別堆疊晶片之方 法包括:II由使用—内部時脈或_外部輸人時脈來產生對 應於複數個受控器晶片之複數個計數器程式媽;通過一晶 片穿孔而傳輸受控器位址信號及該等計數器程式碼;及藉 由使用該專經傳輪之計數器程式碼而向該等受控5|晶片中 之每一者給出一對應識別(ID)。 根據本發明之再一實施例,一種用於識別堆疊晶片之系 統包括’·豸等堆疊晶片之一主控器晶片,其經組態以產生 151631.doc 201203123 對應於該等堆疊晶片之複數個計數器程式碼及一用以鎖存 該等計數n程式碼之鎖存啟用信號;及該等堆疊晶片之複 數個受控器晶片’其經組態以回應於該鎖存啟用信號而鎖 存該等計數器程式竭,#中該複數個受控器晶片係藉由經 鎖存之計數器程式碼識別,#中該鎖存啟用信號係通過一 第-傳輸線進行傳輸,該第―傳輸線係通過—晶片穿孔而 串聯地連接於該主控器晶片與該等受控器晶片之間,且該 等什數益程式碼係通過第二傳輸線進行傳輸,該等第二傳 輸線係通過該晶片穿孔而並聯地連接於該主控器晶片與該 等受控器晶片之間。 【實施方式】 下文將參看隨附圖式來更詳細地描述本發明之例示性實 方&例然而,本發明可以不同形式加以體現,且不應被解 釋為限於本文中所闡述之實施例。相反地’提供此等實施 例,使得本發明將為詳盡且完整的,且將向熟習此項技術 者充分地傳達本發明之範疇。貫穿本發明,類似參考數字 指代貫穿本發明之各種圖及實施例的類似部分。 在堆疊八個爻控|g晶片作為一實例的假定之下進行以下 描述。 圖4為說明根據本發明之一實施例的識別堆疊晶片之半 導體裝置的電路圖。 參看圖4,根據本發明之一實施例的識別堆疊晶片之半 導體裝置包括主控器晶片1〇〇及複數個受控器晶片2〇〇。 主控器晶片100回應於命令信號COMMAND而藉由使用 151631.doc 201203123 内部時脈或外部輸入時脈EXTERNAL_CLOCK來產生對應 於受控器晶片200之複數個計數器程式碼COUNTO、 COUNT1 及 COUNT2 〇 主控器晶片100將鎖存啟用信號ENABLE_P通過第一傳 輸線L1而傳輸至受控器晶片200,鎖存啟用信號 ENABLE一P係用以將計數器程式碼COUNTO、COUNT1及 COUNT2鎖存於受控器晶片200處,第一傳輸線L1係通過 晶片穿孔而與受控器晶片200串聯地連接。 主控器晶片100在適當時間將驅動時脈CLOCKN、計數 器程式碼COUNTO、COUNT1及COUNT2以及複數個命令 信號(例如’開始信號CLOCK_SETB、結束信號 CLOCK_RESETB,及受控器位址信號SLAVE0_M、 SLAVE1_M&SLAVE2_M)通過第二傳輸線L2而傳輸至受控 器晶片200,驅動時脈CLOCKN係藉由將内部時脈或外部 輸入時脈EXTERNAL—CLOCK之頻率減小大約1/N之因數予 以產生,第二傳輸線L2係通過晶片穿孔而與受控器晶片 200並聯地連接。 在命令信號(例如,開始信號CLOCK_SETB、結束信號 CLOCK—RESETB,及受控器位址信號SLAVE0_M、 SLAVE1_M及 SLAVE2一Μ)當中,開始信號 CLOCK一SETB 具 有指示受控器晶片之識別之開始的資訊。開始信號 CLOCK_SETB係用以藉由使用外部輸入時脈 EXTERNAL_CLOCK或内部時脈來產生用於識別受控器晶 片之驅動時脈CLOCKN。同時,開始信號CLOCK—SETB傳 151631.doc •10- 201203123 輸至受控器晶片200以初始化先前鎖存之計數器程式碼。 如此產生之驅動時脈CLOCKN係用以控制/產生用於識別受 控晶片之命令。結束信號CLOCK_RESETB具有指示受 控器晶片之識別之完成的資訊。受控器位址信號 SLAVE0_M、SLAVE 1_14及SLAVE2_M係藉由使經編碼以 存取選定半導體晶片之位址信號ADDRES與外部輸入時脈 EXTERNAL CLOCK同步予以產生。 在本文中,第一傳輸線L1通過晶片穿孔而將主控器晶片 100與第一受控器晶片200_1串聯地連接,且通過晶片穿孔 而將第一受控器晶片200_1與第二受控器晶片200_2串聯地 連接。以此方式’受控器晶片200_2、…、200_NS通過晶 片穿孔而彼此串聯地連接。又,第二傳輸線L2通過晶片穿 孔而將主控器晶片100與第一受控器晶片20〇_1、第二受控 器晶片200_2、…、第八受控器晶片200_8並聯地連接。 亦即,如此產生之信號係分別通過串聯地連接之第一傳 輸線L1及並聯地連接之第二傳輸線L2而依序地傳輸至上部 受控器晶片200,且計數器程式碼c〇UNT0、COUNT1及 COUNT2根據堆疊受控器晶片2〇〇之數目而產生經編碼信 號。若堆疊兩個受控器晶片,則使用一個計數器程式碼以 隨著時間依序地產生經編碼信號r 〇」及r 1」。若堆最 個受控器晶片’則使用兩個計數器程式碼以依序地產生碎 編碼信號「00」、「〇 1」、「丨0」及「丨丨」。以此方式,若堆 疊N個受控器晶片,則將i〇g2(N)個計數器程式碼用於作號 產生。每一受控器晶片200接收/鎖存(緩衝)計數器程式碼 151631.doc -11 - 201203123 以產生保持相同資訊之受控器ID信號SLAVE0_C、 SLAVE1_CASLAVE2_C。 經由以上串聯程序,向每一受控器晶片200給出不同 ID。又,在使用晶片穿孔結構之3DS(三維堆疊DRAM封 裝)中,向每一受控器晶片給出ID之操作可在外部功率施 加操作POWER_UP及重設操作RESET完成後隨即予以自動 地執行,或可回應於在適當時間内所施加之命令予以執 行。 以此方式,在向每一受控器晶片給出ID之後,受控器晶 片200比較先前鎖存之計數器程式碼資訊 COUNTO/COUNT1/COUNT2與經接收之受控器位址 SLAVE0_M/SLAVE1_M/SLAVE2_M,且在先前鎖存之計數 器程式碼資訊COUNTO/COUNT1/COUNT2等於經接收之受 控器位址SLAVE0_M/SLAVE1_M/SLAVE2_M時與主控器晶 片100傳達資料。因此,受控器晶片200可根據自主控器晶 片10 0所接收之核心操作命令及位址而執行核心操作。 在另一實施例中,可在封裝狀態中藉由使用測試模式及 電熔斷而經由程式操作來處理主控器晶片100之以上操 作。 下文詳細地描述主控器晶片100之組態及操作以及受控 器晶片200之組態及操作。 圖5為說明根據本發明之一實施例的圖4之主控器晶片 1 00之詳細組態的電路圖。 參看圖5,主控器晶片100包括受控器控制單元110、外 151631.doc 12 201203123 部時脈產生單元120、内部時脈產生單元130、時脈控制單 元140、時脈驅動單元1 50,及命令(CMD)控制單元1 60。 受控器控制單元110自外部裝置接收外部輸入時脈 EXTERNAL_CLOCK、位址信號ADDRESS及命令信號 COMMAND,且回應於經接收之外部輸入時脈 EXTERNAL_CLOCK而緩衝/鎖存經接收之位址信號 ADDRESS及經接收之命令信號COMMAND。在本文中, 若鎖存3位元位址,則具有相同結構之三個電路可用於鎖 存操作。 受控器控制單元11 〇藉由使用經鎖存之位址/命令信號而 與外部輸入時脈EXTERNAL_CLOCK同步地產生用以選擇 受控器晶片之受控器位址信號SLAVE0_M、SLAVE1_M& SLAVE2_M,且將經產生之受控器位址信號SLAVE0_M、 SLAVE1 一Μ及SLAVE2—M提供至受控器晶片200。 在本文中,命令信號COMMAND為藉由一預定命令產生 之脈衝信號,該預定命令通常為在啟動DRAM時所產生之 脈衝命令。 圖6為說明根據本發明之一實施例的圖5之受控器控制單 元110之詳細組態的電路圖。 參看圖6,受控器控制單元110包括鎖存區塊112及受控 器位址信號產生區塊114。 鎖存區塊112自外部裝置接收外部輸入時脈 EXTERNAL_CLOCK及位址信號ADDRESS,且使經接收之 外部輸入時脈EXTERNAL_CLOCK及經接收之位址信號 151631.doc •13· 201203123 ADDRESS反相以產生反相外部輸入時脈 EXTERNAL_CLOCKB及反相位址信號 ADDRESSB » 鎖存區塊112藉由使用外部輸入時脈 EXTERNAL_CLOCK、位址信號ADDRESS、反相外部輸入 時脈EXTERNAL_CLOCKB及反相位址信號ADDRESSB來 產生經鎖存之位址信號L A。 受控器位址信號產生區塊114自鎖存區塊112接收經鎖存 之位址信號LA,且自外部裝置接收命令信號COMMAND。 受控器位址信號產生區塊114回應於經接收之命令信號 COMMAND而與外部輸入時脈EXTERNAL_CLOCK同步地 產生受控器位址信號SLAVE0_M、SLAVE1_M及 SLAVE2_M,且將經產生之受控器位址信號SLAVE0_M、 SLAVE 1_M&SLAVE2_M提供至受控器晶片200。 如圖5所說明,外部時脈產生單元120自外部裝置接收外 部輸入時脈EXTERNAL一CLOCK及啟用信號ENABLE、自 時脈驅動單元150接收停用信號DISABLE、在受控器識別 (ID)週期(見圖12)中藉由使用外部輸入時脈 EXTERNAL_CLOCK來產生外部時脈ECLOCK,且將經產 生之外部時脈ECLOCK提供至時脈控制單元140。 亦即,本發明控制在不同於受控器識別週期之週期中外 部輸入時脈EXTERNAL_CLOCK之啟動,因此防止功率消 耗。外部時脈產生單元120係藉由啟用信號ENABLE啟用 且係藉由停用信號DISABLE停用。 可以各種類型來組態外部時脈產生單元120,且因此, 151631.doc 201203123 出於簡明起見而省略對其詳細電路組態之描述。 内部時脈產生單元130自外部裝置接收外部輸入時脈 EXTERNAL—CLOCK及啟用信號ENABLE、自時脈驅動單 元150接收停用信號DISABLE、回應於外部輸入時脈 EXTERNAL CLOCK '启欠用信號ENABLE及停用信號 DISABLE而產生内部時脈ICLOCK,且將經產生之内部時 脈ICLOCK提供至時脈控制單元140。 内部時脈產生單元130在外部輸入時脈 EXTERNAL_CLOCK不可用時將使用内部時脈ICLOCK。 内部時脈產生單元130係藉由啟用信號ENABLE啟用且係 藉由停用信號DISABLE停用。 可以各種類型來組態内部時脈產生單元1 30,且因此, 出於簡明起見而省略對其詳細電路組態之描述。 時脈控制單元140自外部時脈產生單元120接收外部時脈 ECLOCK、自内部時脈產生單元130接收内部時脈 ICLOCK,且自時脈驅動單元150接收停用信號DISABLE。 時脈控制單元140選擇經接收之外部時脈ECLOCK及經 接收之内部時脈ICLOCK中之一者,且將選定時脈 (CLOCK=ECLOCK或ICLOCK)輸出至時脈驅動單元150。 時脈控制單元140產生開始信號CLOCK_SETB及結束信 號CLOCK_RESETB,開始信號CLOCK_SETB及結束信號 CLOCK_RESETB係用以判定選定時脈之啟動週期(亦即, 受控器識別週期),且將開始信號CLOCK_SETB及結束信 號CLOCK_RESETB提供至受控器晶片200。 151631.doc 15 201203123 可以各種類型來組態時脈控制單元140,且因此,出於 簡明起見而省略對其詳細電路組態之描述。 時脈驅動單元150包括時脈分配單元152及時脈計數單元 154。時脈驅動單元150自時脈控制單元140接收選定時脈 CLOCK,且自外部裝置接收啟用信號ENABLE。 時脈驅動單元150藉由使用選定時脈來產生用於受控器 晶片識別操作之驅動時脈CLOCKN,且將經產生之驅動時 脈CLOCKN提供至命令控制單元160及受控器晶片200。 時脈分配單元152藉由將選定時脈CLOCK之頻率減小大 約1/N之因數來產生驅動時脈CLOCKN,且將經產生之驅 動時脈CLOCKN提供至命令控制單元160、時脈計數單元 154及受控器晶片200。 在本文中,為了易於計時,「N」可為2、4、8、…’亦 即,2之倍數。必要時,「N」可為自然數,諸如,1、2、 3 ' ... ° 時脈計數單元1 54自時脈分配單元152接收驅動時脈 CLOCKN、自命令控制單元160接收時脈同步鎖存啟用信 號ENABLE_P,且藉由使用經接收之驅動時脈CLOCKN及 經接收之鎖存啟用信號ENABLE_P來產生計數器程式碼資 訊COUNTO/COUNT1/COUNT2。在本文中,時脈計數單元 154可與驅動時脈CLOCKN同步地操作,且可包括一環式 計數器(ring counter),該環式計數器具有經連接之複數個 正反器且回饋最後正反器之輸出作為第一正反器之輸入。 又,在對應計數器程式碼資訊之產生完成後,時脈計數 151631.doc -16· 201203123 單元154隨即產生用於完成一操作之停用信號DISABLE, 且將經產生之停用信號DISABLE提供至外部時脈產生單元 120、内部時脈產生單元130及時脈控制單元140。 可以各種類型來組態時脈驅動單元1 50,且因此,出於 簡明起見而省略對其詳細電路組態之描述。 在另一實施例中,每一受控器晶片200將用以鎖存計數 器程式碼資訊之命令信號ENABLE_P1 、 ENABLE_P2、…、ENABLE_PN通過並聯地連接之第二傳 輸線L2而傳輸至主控器晶片1 00,且主控器晶片1 〇〇使用相 同信號作為雙態觸發正反器(toggle flip-flop, TFF)之雙態 觸發時脈,藉此在自最上部受控器晶片200_N接收到最後 命令信號ENABLE_PN之後藉由使用TFF之最後輸出來產生 停用信號DISABLE。 在又一實施例中,添加第一傳輸線L1以將來自最上部受 控器晶片200_Ni最後命令信號ENABLE_PN傳輸至主控器 晶片1 00,且使用相同信號來產生停用信號DISABLE。 命令控制單元1 60自外部裝置接收啟用信號ENABLE, 且自時脈分配單元152接收驅動時脈CL0CKN。命令控制 單元1 60回應於經接收之啟用信號ENABLE而與驅動時脈 CL0CKN同步地產生用於受控器晶片識別操作之鎖存啟用 信號ENABLE_P,且將經產生之鎖存啟用信號ENABLE_P 提供至時脈計數單元154及受控器晶片200。 在本文中,命令控制單元160可包括具有經連接之複數 個正反器的移位暫存器,且鎖存啟用信號ENABLE_P可根 151631.doc •17· 201203123 據驅動時脈CLOCKN之脈衝而為1時脈信號(ENABLE10)、 1.5時脈信號(ENABLE15)、2時脈信號(ENABLE20)或2.5時 脈信號(ENABLE25)。 在另一實施例中,可提供圖5所說明之外部時脈產生單 元120及内部時脈產生單元130中之一者,且可將其輸出信 號直接提供至時脈控制單元140。在又一實施例中,可移 除圖5所說明之外部時脈產生單元120及内部時脈產生單元 130中之兩者,且可將外部輸入時脈EXTERNAL_CLOCK直 接提供至時脈控制單元140。 圖7為說明根據本發明之一實施例的圖4之受控器晶片 200之詳細組態的電路圖。 參看圖7,受控器晶片200中之每一者包括受控器命令控 制單元220、受控器鎖存單元230及受控器比較單元250。 受控器命令控制單元220接收鎖存啟用信號 ENABLE_P、驅動時脈 CLOCKN、開始信號 CLOCK一SETB 及結束信號CLOCK_RESETB,且使用經接收之鎖存啟用 信號ENABLE—P、經接收之驅動時脈CLOCKN、經接收之 開始信號CLOCK_SETB及經接收之結束信號 CLOCK_RESETB來產生用於上部受控器晶片中之上部鎖 存啟用信號ENABLE_PN,以及用於鎖存計數器程式碼資 訊之反相鎖存信號LATCHB及鎖存信號LATCH。 圖8為說明根據本發明之一實施例的圖7之受控器命令控 制單元220之詳細組態的電路圖。 參看圖8,受控器命令控制單元220包括上部鎖存啟用信 151631.doc -18· 201203123 號產生區塊222及鎖存信號產生區塊224。 上部鎖存啟用信號產生區塊222通過串聯地連接之第一 傳輸線L1而自主控器晶片1〇〇接收鎖存啟用信號 ENABLE_P,且通過並聯地連接之第二傳輸線L2而自主控 器晶片100接收驅動時脈CLOCKN 、開始信號 CLOCK_SETB及結束信號CLOCK_RESETB。 上部鎖存啟用信號產生區塊222使用經接收之鎖存啟用 信號ENABLE—P、經接收之驅動時脈CLOCKN、經接收之 開始信號CLOCK_SETB及經接收之結束信號 CLOCK_RESETB來產生用於上部受控器晶片中之上部鎖 存啟用信號ENABLE_PN,且將經產生之上部鎖存啟用信 號ENABLE_PN傳輸至上部受控器晶片200_N及鎖存信號產 生區塊224。 鎖存信號產生區塊224使用經接收之上部鎖存啟用信號 ENABLE—PN及驅動時脈CLOCKN來產生用於鎖存計數器 程式碼資訊之反相鎖存信號LATCHB及鎖存信號LATCH, 且將經產生之鎖存信號LATCH及反相鎖存信號LATCHB提 供至受控器鎖存單元230。 在本文中,可藉由使用開始信號CLOCK_SETB及結束信 號CLOCK—RESETB來初始化及保持鎖存信號LATCH。 如圖7所說明,受控器鎖存單元230自主控器晶片100接 收計數器程式碼資訊COUNTO/COUNT1/COUNT2及開始信 號CLOCK_SETB,且自受控器命令控制單元220接收鎖存 信號LATCH及反相鎖存信號LATCHB 〇 151631.doc -19· 201203123 圖9為說明根據本發明之一實施例的圖7之受控器鎖存單 元23 0之詳細組態的電路圖。 參看圖9,受控器鎖存單元230回應於鎖存信號LATCH、 反相鎖存信號LATCHB及開始信號CLOCK_SETB而鎖存經 接收之計數器程式碼資訊COUNTO/COUNT1/COUNT2、使用 經鎖存之計數器程式碼資訊來產生用作每一受控器晶片中 之 ID 的受控器 ID 信號 SLAVE0_C/SLAVE1_C/SLAVE2_C, 且將經產生之受控器ID信號SLAVE0_C、81^¥丑1_(:及 81^¥£2_0提供至受控器比較單元250。 如在圖7所說明,受控器比較單元250接收受控器位址信 號 SLAVE0_M、SLAVE1_M& SLAVE2—Μ 以及受控器 ID信 號 SLAVE0_C、SLAVE1_C& SLAVE2_C、比較受控器位址 信號 SLAVE0_M/SLAVE1_M/SLAVE2_M 與受控器 ID 信號 SLAVE0_C/SLAVE1_C/SLAVE2_C,且在受控器位址信號 SLAVE0_M/SLAVE1_M/SLAVE2_M 等於受控器 ID 信號 SLAVE0_C/SLAVE1_C/SLAVE2_C時產生受控器驅動信號 SLAVE。 圖10為說明根據本發明之一實施例的圖7之受控器比較 單元250之詳細組態的電路圖。 參看圖10,受控器比較單元250包括受控器比較區塊252 及受控器驅動信號輸出區塊254。 受控比較區塊252自主控益晶片100接收受控器位址信 號SLAVE0_M、SLAVE1_M&SLAVE2_M、自受控器鎖存單元 230接收受控器 ID信號 SLAVE0_C、SLAVE1 C及 SLAVE2 C、 一 — — 151631.doc •20- 201203123 比較受控器位址信號SLAVE0_M/SLAVE1_M/SLAVE2_M與 受控器 ID信號 SLAVEO—C/SLAVE1_C/SLAVE2_C,且將比 較結果SLAVE0、SLAVE1及SLAVE2提供至受控器驅動信 號輸出區塊254。 受控器驅動信號輸出區塊254自受控器比較區塊252接收 比較結果SLAVEO、SLAVE1及SLAVE2。若經接收之比較 結果一致,則受控器驅動信號輸出區塊254產生用於驅動 對應受控器晶片200之傳輸器及接收器的受控器驅動信號 SLAVE,且將受控器驅動信號SLAVE提供至對應受控器晶 片200之傳輸器及接收器以在主控器晶片100與對應受控器 晶片200之間傳達資料。 圖11為說明根據本發明之另一實施例的圖4之受控器晶 片200之詳細組態的電路圖。 參看圖11’受控器晶片200中之每一者包括受控器熔斷 單元210、受控器命令控制單元220-1、受控器鎖存單元 230-1、受控器選擇單元240,及受控器比較單元250-1。 若堆疊受控器晶片200中之一些有缺陷/不操作,則受控 器熔斷單元210藉由使用電熔斷來產生受控器炫斷信號 SLAVE0—F、SLAVE1 一F及SLAVE2_F,以用於繞過對應受 控器熔斷晶片且防止傳輸關於對應受控器晶片之資訊。 受控器熔斷單元210將經產生之受控器炫斷信號 SLAVEO一F、SLAVE1—F及SLAVE2_F提供至受控器命令控 制單元220-1、受控器選擇單元240及受控器比較單元25〇_ 1,以控制受控器命令控制單元220-1、受控器選擇單元 151631.doc -21 - 201203123 240及受控器比較單元250-1。 亦即,當堆疊複數個受控器晶片時,若堆疊受控器晶片 中之一些有缺陷/不操作,則本發明僅向正常受控器晶片 給出ID,以便防止捨棄所有受控器晶片。 在另一實施例中,可使用程式操作來產生受控器熔斷信 號 SLAVE0_F、SLAVE1_J^SLAVE2_F。 受控器命令控制單元220-1通過串聯地連接之第一傳輸 線L1而自主控器晶片100接收鎖存啟用信號ENABLE_P、 通過並聯地連接之第二傳輸線L2而自主控器晶片100接收 驅動時脈CLOCKN、開始信號CLOCK_SETB及結束信號 CLOCK_RESETB,且自受控器熔斷單元210接收受控器熔 斷信號 SLAVE0_F、SLAVE1_F&SLAVE2_卜 受控器命令控制單元220-1使用經接收之鎖存啟用信號 ENABLE_P、經接收之驅動時脈CLOCKN、經接收之開始 信號CLOCK_SETB及經接收之結束信號CLOCK_RESETB 來產生用於上部受控器晶片中之上部鎖存啟用信號 ENABLE_PN,且將上部鎖存啟用信號ENABLE_PN傳輸至 上部受控器晶片200_N。 受控器命令控制單元220-1使用經接收之鎖存啟用信號 ENABLE—P、經接收之驅動時脈CLOCKN、經接收之開始 信號CLOCK_SETB及經接收之結束信號CLOCK_RESETB 來產生用於鎖存計數器程式碼資訊之反相鎖存信號 LATCHB及鎖存信號LATCH,且將經產生之鎖存信號 LATCH及反相鎖存信號LATCHB提供至受控器鎖存單元 151631.doc -22- 201203123 230-1 。 在本文中,可藉由使用開始信號CLOCK_SETB及結束信 號CLOCK_RESETB來初始化及保持鎖存信號LATCH。 若第一受控器晶片200__1有缺陷,則受控器熔斷信號 SLAVE0—F、SLAVE 1_F 及 SLAVE2_F 之狀態值可變為 「000」。根據受控器熔斷信號SLAVE0_F、SLAVE1_F& SLAVE2_F之狀態值’受控器命令控制單元220-1將用於上 部受控器晶片200_2之上部鎖存啟用信號ENABLE_PN傳輸 至上部受控器晶片200_2,以將對應計數器程式碼資訊鎖 存於上部受控器晶片200_2處且同時防止受控器比較單元 250-1產生受控器驅動信號SLAVE。 又’受控器鎖存單元230-1自主控器晶片1〇〇接收計數器 程式碼資訊COUNTO、COUNT1及COUNT2以及開始信號 CLOCK_SETB,且自受控器命令控制單元220-1接收鎖存 信號LATCH及反相鎖存信號LATCHB。 受控器鎖存單元230-1回應於鎖存信號LATCH及反相鎖 存信號LATCHB而鎖存經接收之計數器程式碼資訊 COUNTO、COUNT 1及COUNT2、使用經鎖存之計數器程 式碼資訊來產生用作受控器晶片200中之ID的受控器ID信 號SLAVE0_C/SLAVE1—C/SLAVE2_C,且將經產生之受控 器 ID信號 SLAVE0_C、SLAVE1_C& SLAVE2_C 提供至受控 器選擇單元240。 受控器選擇單元240自受控器熔斷單元210接收受控器熔 斷信號SLAVE0_F、SLAVE1_F&SLAVE2_F,且自受控器 151631.doc •23- 201203123 鎖存單元230-1接收受控器ID信號SLAVE0_C、SLAVE1_C 及SLAVE2_C。 受控器選擇單元240選擇性地輸出經接收之受控器熔斷 信號SLAVE0—F、SLAVE1_F& SLAVE2_F以及受控器⑴信 號SLAVE0—C、SLAVE1一C及SLAVE2_C作為受控器選擇信 號 SLAVE0_S、SLAVE1_S&SLAVE2_S。 在本文中,受控器熔斷信號SLAVE0—F、SLAVE1—F及 SLAVE2_F可用作含有指示對應受控器晶片200之有缺陷/ 不操作狀態以及測試狀態之資訊的信號。 受控器比較單元250-1自主控器晶片100接收受控器位址 信號 SLAVE0_M、SLAVE1一Μ及 SLAVE2_M、自受控器溶 斷單元210接收受控器熔斷信號SLAVE0_F、SLAVE1_F& SLAVE2_F,且自受控器選擇單元240接收受控器選擇信號 SLAVE0_S、SLAVE1S及 SLAVE2_S。 受控器比較單元250-1比較經接收之受控器選擇信號 SLAVE0_S、SLAVE1_S及SLAVE2_S與受控器位址信號 SLAVE0_M、SLAVE1_M& SLAVE2_M。若受控器選擇俨 號SLAVE0_S/SLAVE1 一S/SLAVE2—S等於受控器位址传號 SLAVE0一M/SLAVE1_M/SLAVE2一Μ,貝J 受控器比較單元 250-1產生用於驅動對應受控器晶片200之傳輸器及接收器 的受控器驅動信號SLAVE,且將受控器驅動信號SLave^ 供至對應受控器晶片200之傳輸器及接收器以在主控器晶 片100與對應受控器晶片200之間傳達資料。 圖12為說明根據本發明之一實施例的用於識別半導體裝 151631.doc •24· 201203123 置中之堆疊晶片之信號之時序的時序圖。 舉例而言,若COUNTO=0、COUNT1=0 及 COUNT2=0(亦 即’三個數位計數器程式碼具有「000」),則第一鎖存啟 用信號ENABLE_P1具有高邏輯值(例如,1)。因此,選擇 第一受控器晶片200_1以與主控器晶片1〇〇傳達資料。 若 COUNTO=1 、COUNT1=〇及c〇UNT2 = 0,貝第二鎖存 啟用5虎ENABLE—P2具有南邏輯值(例如,1)。因此,選 擇第二受控器晶片200_2以與主控器晶片1〇〇傳達資料。 以此方式,選擇第二至第七受控器晶片以與主控器晶片 100傳達資料。 若 COUNTO=1 、COUNTl = l 及 COUNT2 = l ,貝 |J 第八鎖存 啟用信號ENABLE_P8具有高邏輯值(例如,1)。因此,選 擇第八受控器晶片200_8以與主控器晶片1〇〇傳達資料。 在以上實施例中,已描述識別複數個受控器晶片之半導 體裝置作為一實例。然而,在另一例示性實施例中,本發 明亦可適用於將主控器晶片設定為第一半導體晶片且將複 數個受控器晶片設定為複數個第二半導體晶片之任何系 統0 又,在另一例示性實施例中,諸如AUTO REFRESH或 SELF REFRESH之操作亦可適用於堆疊受控器晶片中之每 一者。 本發明可適用於在三維中藉由使用TSV結構來堆疊複數 個半導體晶片且識別堆疊半導體晶片中之每一者的任何狀 況。詳言之’本發明亦可適用於3DS結構。 151631.doc •25- 201203123 又’本發明可適用於获 斑叙 、9由使用串聯地連接於主控器晶片 、复數個文控器晶片之間 ^„α 的第—傳輸線及並聯地連接於主 控器晶片與受批g θ μ Λ Βη 工aa之間的第二傳輸線來識別受控器晶 片之任何系統。 如上文所描述,根據本發明之例示性實施例的用於識別 堆:k B曰片之系統及半導體裝置及其方法可根據堆疊晶片而 減!形狀因數之增加,且可改良堆疊晶片之製造效率,且 因此可減小製造成本。 又,根據本發明之例示性實施例的用於識別堆疊晶片之 系統及半導體裝置及其方法可藉由識別堆疊晶片來獨立地 控制堆疊晶片,且因此可改良堆疊晶片之效能。 儘管已關於特定實施例而描述本發明,但對於熟習此項 技術者將顯而易見,可在不脫離如以下申請專利範圍中所 界定的本發明之精神及範疇的情況下進行各種改變及修 改。 【圖式簡單說明】 圖1為說明具有堆疊半導體晶片之習知多晶粒封裝 (MDP)的視圖; 圖2為說明具有藉由使用晶片穿孔所堆疊之半導體晶片 之習知3DS結構的視圖; 圖3為說明用於識別MDP中之每一半導體晶片之習知方 法的視圖; 圖4為說明根據本發明之一實施例的識別堆疊晶片之半 導體裝置的電路圖; 151631.doc -26 - 201203123 >圖為說明根據本發明之—實施例的圖4之主控器晶片之 °羊細組態的電路圖; 圖6為說明根據本發明之一實施例的圖5之受控器控制單 兀之詳細組態的電路圖; 圖7為說明根據本發明之—實施例的圖4之受控器晶片之 s羊細組態的電路圖; 圖8為說明根據本發明之—實施例的圖7之受控器命令控 制單元之詳細組態的電路圖; 圖9為說明根據本發明之—實施例的圖7之受控器鎖存單 元之詳細組態的電路圖; 圖10為說明根據本發明之一實施例的圖7之受控器比較 單元之詳細組態的電路圖; 圖11為說明根據本發明之另一實施例的圖4之受控器晶 片之詳細組態的電路圖;及 圖12為說明根據本發明之一實施例的用於識別半導體裝 置中之堆疊晶片之信號之時序的時序圖。 【主要元件符號說明】 100 主控器晶片 110 受控器控制單元 112 鎖存區塊 114 受控器位址信號產生區塊 120 外部時脈產生單元 130 内部時脈產生單元 140 時脈控制單元 151631.doc -27· 201203123 150 時脈驅動單元 152 時脈分配單元 154 時脈計數單元 160 命令(CMD)控制單元 200 受控器晶片 200_1 第一受控器晶片 200_2 第二受控器晶片 200_8 第八受控器晶片 210 受控器熔斷單元 220 受控器命令控制單元 220-1 受控器命令控制單元 222 上部鎖存啟用信號產生區塊 224 鎖存信號產生區塊 230 受控器鎖存單元 230-1 受控器鎖存單元 240 受控器選擇單元 250 受控器比較單元 250-1 受控器比較單元 252 受控器比較區塊 254 受控器驅動信號輸出區塊 151631.doc -28-

Claims (1)

  1. 201203123 七、申請專利範圍: 1. 一種用於識別堆疊晶片之半導體系統,其包含: 一第一半導體晶片,其經組態以藉由使用—内部時脈 或一外部輸入時脈來產生複數個計數器程式碼,且通過 一晶片穿孔而傳輸受控器位址信號及該等計數器程式 碼;及 複數個第二半導體晶片,其經組態以藉由鎖存該等計 數器程式碼達-預定延遲時間而被給出對應識別⑽)、 ,較該等經鎖存之計數器程式碼與該等受控器位址信 號,且根據該比較結果通過該晶片穿孔而與該第一半導 體晶片傳達資料。 2. 如請求項!之半導體系統,其中該第一半導體晶片將一 鎖存啟用信號通過一第一傳輸線而傳輸至該第二半導體 =,該鎖存啟用信號控制該等計數器程式碼分別在該 片穿:Π體晶片處之鎖存,該第一傳輪線係通過該晶 ==地連接於該第—半導體晶片與該等第二半 3. 導體系統,其中該第-半導體晶片將該 專。十數…碼、複數個命令信號及 二傳輸線而傳輸至,箄[主“ 旰脈通過第 …,内導體晶片,該驅動時脈係 措由將違内部時脈或該外部輸入時 "N之因數而予以產生, :羊除以-為 體晶片之間。纟第―半導^以料第二半導 151631.doc 201203123 4.如請求項3之半導體系統,#中該等命令信號包括一開 始信號、一結束信號及該等受控器位址信號, 其中該開始信號具有指示該等第二半導體晶片之識別 之開始的資訊, 該結束信號具有指示該等第二半導體晶片t㈣之完 成的資訊,且 該等受控器位址信號係藉由一經編碼以存取該選定第 二半導體晶片之位址信號而與該内部時脈或該外部輸入 信號同步地產生。 5. 如請求項4之半導體系統,其中該開始信號係用以藉由 使用該外部輸人時脈或該内部時脈來產生—用於識㈣ 等第一半導體晶片之驅動時脈’且傳輸至該等第二半導 體晶片以初始化該經鎖存之計數器程式碼。 如請求項1之半導體系統,其中向該等第二半導體晶片 給出該等ID之該操作係在—外部功率施加操作及一重設 操作完成後隨即予以自動地執行,或係回應於—外部命 令予以執行。 -月東項1之半導體系統,其令該第一半導體晶片在一 封裝狀態中藉由使用-測試模式及—電熔斷而經由程式 化來處理該對應操作。 月长項1之半導體系統’其中該第一半導體晶片包 一受控器控制單元 入時脈而緩衝/鎖存一 ’其經組態以藉由回應於該外部輸 位址信號及一命令信號來產生該等 151631.doc -2- 201203123 受控器位址信號; 一時脈驅動單元,其經組態以回應於該外部輸入時脈 而產生一用於識別該等第二半導體晶片之驅動時脈;及 一命令控制單元,其經組態以回應於該驅動時脈及一 啟用信號而產生一用於識別該等第二半導體晶片之鎖存 啟用信號,且將該經產生之鎖存啟用信號提供至該時脈 驅動單元及該等第二半導體晶片。 9·如請求項1之半導體系統,其中該第一半導體晶片包 含: 一觉控器控制單元,其經組態以藉由回應於該外部輸 入時脈而緩衝/鎖存一位址信號及一命令信號來產生該等 受控器位址信號; 一外部時脈產生單元’其經組態以回應於該外部輸入 時脈而產生一外部時脈; 内部時脈產生單元,其經組態以回應於該外部輸入 時脈而產生一内部時脈; 一時脈控制單元,其經組態以選擇該外告Μ寺脈及該内 部時脈中之一者,且輸出該選定時脈; 一時脈驅動單元,其經組態以回應於該時脈控制單元 之該輸出時脈而產生—用於識別該等第二半導體 驅動時脈;及 -:令控制單元,其經組態以回應於該驅動時脈及— 產生一用於識別該等第二半導體晶片之鎖存 且將該經產生之鎖存啟用信號提供至該時脈 151631.doc 201203123 驅^單元及該等第二半導體晶片。 月求項9之半導體系統,其中該受控器控制單元藉由 使用該等經鎖存之位址/命令信號而與該外部輸入時脈同 步地產生用以選擇一受控器晶月之該等受控器位址信 號’且將該等經產生之受控器位址信號提供至該等第二 半導體晶片。 月求項9之半導體系統,其中該受控器控制單元包 含: 鎖存區塊,其經組態以藉由使用該外部輸入時脈、 ^ 彳。號、一反相外部輪入時脈及一反相位址信號來 產生一經鎖存之位址信號;及 又控器位址信號產生區塊,其經組態以自該鎖存區 塊,收該經鎖存之位址信號、回應於該命令信號而與該 外部輪入時脈同步地產生該等受控器位址信號,且將該 等、’巫產生之受控器位址信號提供至該等第二半導體晶 片。 12.如請求項9之半導體系統,其令該時脈驅動單元包含: 一時脈分配單元,其經組態以藉由將該時脈控制單元 之忒輸出時脈之頻率除以一為1/Ν之因數來產生該驅動 時 且將經產生之驅動時脈提供至該命令控制單元 及該等第二半導體晶片;及 一時脈計數單元,其經組態以藉由使用該驅動時脈及 該鎖存啟用信號來產生該等計數器程式碼。 13·如請求項4之半導體系統,其中該等第二半導體晶片中 I5I631.doc 201203123 之每一者包含: 文控器命令控制單元,其經組態以藉由使用該鎖存 啟用信號、該驅動時脈、該開始信號及該結束信號來產 生一用於該上部第二半導體晶片中之上部鎖存啟用信 號,以及用於鎖存該等計數器程式碼之一反相鎖存信號 及一鎖存信號; 一文控器鎖存單元’其經組態以回應於該鎖存信號及 該反相鎖存信號而鎖存該等計數器程式碼,且藉由使用 該等經鎖存之計數器程式碼來產生用作該等第二半導體 晶片中之每一者中之一ID的受控器ID信號;及 一受控器比較單元’其經組態以比較用於選擇該第二 半導體晶片之該等受控器位址信號與該等受控器1〇信 號,且根據該比較結果而產生一受控器驅動信號。 14. 如請求項13之半導體系統,其中該受控器命令控制單元 包含: 一上部鎖存啟用信號產生區塊,其經組態以藉由使用 該鎖存啟用信號、該驅動時脈、該開始信號及該結束信 號來產生該上部鎖存啟用信號,且將該經產生之上部鎖 存啟用信號傳輸至該上部第二半導體晶片;及 一鎖存產生區塊,其經組態以藉由使用該上部鎖存啟 用信號及該驅動時脈來產生該鎖存信號及該反相鎖存信 號,且將該經產生之鎖存信號及該反相鎖存信號提供至 該受控器鎖存單元。 15. 如請求項13之半導體系統,其中該受控器比較單元包 151631.doc 201203123 含: 一受控器比較區塊’其經組態以比較該等受控器位址 信號與該等受控器ID信號,且輸出該比較結果;及 一受控器驅動信號輸出區塊,其經組態以在該等受控 器位址信號與該等受控器ID信號一致時產生用於驅動該 對應第二半導體晶片之一傳輸器及一接收器的該受控器 驅動信號,且將該經產生之受控器驅動信號提供至該對 應第二半導體晶片之該傳輸器及該接收器以用於在該第 一半導體晶片與該對應第二半導體晶片之間傳達資料。 16.如請求項4之半導體系統,其中該等第二半導體晶片中 之每一者包含: 一受控器熔斷單元,其經組態以產生受控器熔斷信 號,以用於繞過該等半導體晶片之有缺陷晶片且防止傳 輸關於該等對應晶片之資訊; 一爻控|§命令控制單元,其經組態以藉由使用該鎖存 啟用信號、該驅動時脈、該開始信號、該結束信號及該 等受控器熔斷信號來產生一用於該上部第二半導體晶片 中之上部鎖存啟用信號,以及用於鎖存該等計數器程式 碼之一反相鎖存信號及一鎖存信號; 一爻控器鎖存單元,其經組態以回應於該鎖存信號及 該反相鎖存L號而鎖存該等計數器程式碼,且藉由使用 該等經鎖存之計數器程式碼來產生用作該等第二半導體 晶片中之每-者中之-ID的受控器ID信號; 一爻控器選擇單元,其經組態以選擇性地輸出該等受 151631.doc 201203123 控器熔斷信號及該等受控器ID信號作為受控器選擇信 號;及 17. 18. 19. 一受控器比較單元,其經組態以比較用於選擇該等第 二半導體晶片之該等受控器位址信號與該等受控器選擇 信號,且根據該比較結果而產生一受控器驅動信號。 如請求項16之半導體系統,其中該受控器熔斷單元係藉 由一電熔斷或程式化驅動,且將該等經產生之受控器熔 斷信號提供至該受控器命令控制單元、該受控器選擇單 元及該受控器比較單元,以控制該受控器命令控制單 元、該受控器選擇單元及該受控器比較單元。 如請求項16之半導體m中若該等受控器選擇信號 等於s亥等党控器位址信號,則該受控器比較單元產生用 於驅動該對應第二半導體晶片之—傳輸器及—接收器的 該受控器驅動信號,且將該經產生之受控器驅動信號提 供至該對應第二半導體晶片之該傳輸器及該接收器:在 該第一半導體晶片與該對應第二半導體晶片之間傳達 料。 一種用於識別堆疊晶片之半導體裝置,其包含: —主控器晶片,其經組態以藉由使用一内部時脈或— 外部輸入時脈來產生複數個計數器裎式碼,且通過一曰 | I 日日 片穿孔而傳輸受控隸址信號及該等計數器程式碼;及 曰複數個受控器晶片’其經組態以藉由使用自該主控器 S曰片所接收之該等計數器程式喝而被給出獨立識別 151631.doc 201203123 其中該等计數器程式碼係對應於該等受控器晶片予以 產生β 20.如請求項19之半導體裝署甘 干导骽裝置,其中該等受控器晶片鎖存該 專什數器程式碼、比輕々玄裳姑蚀六^ ▲丄如 匕权忒寺經鎖存之計數器程式碼與自 該主控器晶片所接收之該受控器位址信號,且在該等經 鎖存之計數器程式碼等於該受控器位址信號時與該主控 器晶片傳達資料。 21. 如請求項19之半導體裝 一受控器控制單元, 外部輸入時脈 置’其中該主控器晶片包含: 其經組態以自一外部裝置接收該 一位址信號及一命令信號,且回應於該 外部輸入時脈而緩衝/鎖存該位址信號及該命令信號; 一時脈驅動單元,其經組態以回應於該外部輸入時脈 而產生一用於識別該等受控器晶片之驅動時脈;及 命7控制單元,其經組態以回應於該驅動時脈及一 啟用信號而產生一用於識別㈣受控器晶片之鎖存啟用 信號,且將該經產生之鎖存啟用信號提供至該時脈驅動 單元及該等受控器晶片。 22.如請求項21之半導體裝置,其中該主控器晶片進一步包 含: 一外部時脈產生單元,其經組態以接收該外部輸入時 脈且藉由使用該外部輸入時脈來產生一外部時脈; 一内部時脈產生單元,其經組態以接收該外部輸入時 脈且藉由使用该外部輸入時脈來產生一内部時脈;及 一時脈控制單元,其經組態以選擇該外部時脈及該内 151631.doc 201203123 P時脈中t者’且輸出該選定時脈作為料脈驅動單 元之該外部輸入時脈。 23. 24. 25. 26. 如請求項19之半導體裝置,其中該主控器晶片將-鎖存 啟用信號通過-第-傳輸線而傳輸至該受控器晶片,咳 鎖存啟㈣號制以將料計數器程式碼分㈣存於該 等受控器晶片處,該第—傳輸線係通過該晶片穿孔而串 聯地連接於該主控器晶片與該等受控器晶片之間。 如請求項19之半導體裝置,其巾該主控器晶片將該等計 數器程式碼、複數個命令信號及—驅動時脈通過第二傳 輸線而傳輸至該等受控器晶片,該驅動時脈係藉由將該 内部時脈或該外部輸入時脈之頻率除以一為i/n之因數 而予以產生’該等第二傳輸線係通過該晶片冑孔而並聯 地連接於該主控器晶片與該等受控器晶片之間。 如請求項24之半導體裝置,其中該等命令信號包括一開 始信號、一結束信號及該等受控器位址信號, 該開始信號具有指示該等受控器晶片之識別之開始的 資訊, 該結束信號具有指示該等受控器晶片之識別之完成的 資訊,且 S亥荨受控器位址信號係藉由—經編碼以存取該選定受 控器晶片之位址信號而與該内部時脈或該外部輸入信號 同步地產生。 如請求項25之半導體裝置,其中該開始信號控制該外部 輸入時脈或該内部時脈以產生一用於識別該等受控器晶 151631.doc 201203123 片之驅動時脈,且傳輸至該等 ^ 矛又控盗曰日片以初始化該經 鎖存之計數器程式碼。 27. -種用於識別堆疊晶片之半導體裝置,其包含: -主控器晶片,其經組態以通過一晶片穿孔且通過一 :聯地連接之第一傳輸線而傳輸一鎖存啟用信號,該鎖 存啟。用信號侧以將複數個計數器程式喝鎖存於複數個 受控益晶片處;及 、一受控器晶片’其經組態以通過該晶片穿孔且通過一 並聯地連接之第二傳輸線而傳輸該等計數器程式碼及用 於識別該複數個受控器晶片之複數個命令信號。 28· —種用於識別堆疊晶片之方法,其包含:丨 、藉由使用-内部時脈或一外部輸入時脈來產生對應於 複數個丈控器晶片之複數個計數器程式碼; 通過-晶片穿孔而傳輸受控器位址信號及該等計數器 程式碼;及 藉由使用該等經傳輸之計數器程式碼而向該等受控器 晶片中之每一者給出一對應識別(ID)。 29.如凊求項28之方法,其進—步包含:鎖存該等經傳輸之 計數器程式碼;比較該等經鎖存之計數器程式碼盘該等 經傳輸之受控器位址信號;及在該等經鎖存之計數器程 式碼等於該等經傳輸之受控器位址信號時通過該晶片穿 孔而在一主控器晶片與該等受控器晶片之間傳達資料。 3〇.如請求項29之方法’其中該通過該晶片穿孔而傳輸該等 受控器位址信號及該等計數器程式碼包含將—鎖存啟用 15163l.doc -10· 201203123 :::過第一傳輸線而傳輸至該等受控器… = ㈣料數器程柄鎖存於該等受控 =處,該第-傳輪線係通過該晶片穿孔而串聯地連 ;μ主控益晶片與該等受控器晶片之間。 31·=項29:Γ法’其令該通過該晶片穿孔而傳輸該等 又工益位址㈣及該等計數^程式竭包含將該等計數器 程式瑪、複數個命令信號及__驅動時脈通過第二傳輸線 而傳輪至料受控器晶片,該驅動時脈係、藉由將該内部 時脈或該外部輸入時脈之頻率除以H/N之因數予以 產生’該以二傳輸線係通過該晶片穿孔而並聯地連接 於5亥主控器晶片與該等受控器晶片之間。 32.如請求項31之方法’其中該等命令信號包括一開始信 號、—結束信號及該等受控器位址信號, 其中該開始信號具有指示該等受控器晶片之識別之開 始的資訊, 。亥、’、Q束化號具有指示該等受控器晶片之識別之完成的 資訊,且 °玄等叉控器位址信號係藉由一經編碼以存取該選定受 控器aa片之位址乜號而與該内部時脈或該外部輸入信號 同步地產生。 33.如請求項32之方法,其中該開始信號係用以藉由使用該 外部輪入時脈或該内部時脈來產生一用於識別該等受控 器晶片之驅動時脈,且傳輸至該等受控器晶片以初始化 該等經鎖存之計數器程式碼。 151631.doc 201203123 34· —種用於識別堆疊晶片之系統,其包含: 該等堆疊晶片之一主控器晶月,其經組態以產生對應 於該等堆疊晶片之複數個計數器程式碼及一用以鎖存該 等計數器程式碼之鎖存啟用信號;及 該等堆疊晶片之複數個受控器晶片,其經組態回應於 該鎖存啟用信號而鎖存該等計數器程式碼,其中該複數 個受控器晶片係藉由經鎖存之計數器程式碼識別, 其中該鎖存啟用信號係通過一第一傳輸線進行傳輸, 該第一傳輸線係通過一晶片穿孔而串聯地連接於該主控 器晶片與該等受控器晶片之間,且該等計數器程式瑪係 通過第二傳輸線進行傳輸,該等第二傳輸㈣通過該晶 片穿孔而並聯地連接於該主控器晶片與該等受控器晶片 之間。 ^ 151631.doc 12
TW099138255A 2010-07-07 2010-11-05 用於識別堆疊晶片之半導體系統及裝置及其方法 TWI512633B (zh)

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020100065435A KR101124251B1 (ko) 2010-07-07 2010-07-07 적층된 칩들에 아이디를 부여하는 시스템, 반도체 장치 및 그 방법

Publications (2)

Publication Number Publication Date
TW201203123A true TW201203123A (en) 2012-01-16
TWI512633B TWI512633B (zh) 2015-12-11

Family

ID=45438152

Family Applications (1)

Application Number Title Priority Date Filing Date
TW099138255A TWI512633B (zh) 2010-07-07 2010-11-05 用於識別堆疊晶片之半導體系統及裝置及其方法

Country Status (3)

Country Link
US (1) US8760181B2 (zh)
KR (1) KR101124251B1 (zh)
TW (1) TWI512633B (zh)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TWI650946B (zh) * 2014-07-24 2019-02-11 南韓商愛思開海力士有限公司 包含複數通道的半導體裝置及系統

Families Citing this family (29)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR101190682B1 (ko) * 2010-09-30 2012-10-12 에스케이하이닉스 주식회사 3차원 적층 반도체 집적회로
KR101157032B1 (ko) * 2010-11-17 2012-06-21 에스케이하이닉스 주식회사 반도체 장치
US8499187B2 (en) * 2011-08-12 2013-07-30 Micron Technology, Inc. Methods and apparatuses for master-slave detection
US8669780B2 (en) * 2011-10-31 2014-03-11 Taiwan Semiconductor Manufacturing Company, Ltd. Three dimensional integrated circuit connection structure and method
KR101902938B1 (ko) * 2012-02-14 2018-11-13 에스케이하이닉스 주식회사 반도체 집적회로
US8817547B2 (en) * 2012-12-10 2014-08-26 Micron Technology, Inc. Apparatuses and methods for unit identification in a master/slave memory stack
KR20140082338A (ko) * 2012-12-24 2014-07-02 에스케이하이닉스 주식회사 반도체 집적회로
KR101976612B1 (ko) 2013-03-21 2019-05-10 에스케이하이닉스 주식회사 스택 패키지
KR101996474B1 (ko) * 2013-04-11 2019-07-05 에스케이하이닉스 주식회사 멀티 칩 패키지
US9021411B2 (en) 2013-05-23 2015-04-28 International Business Machines Corporation Characterizing TSV structures in a semiconductor chip stack
KR102097027B1 (ko) * 2013-05-28 2020-05-27 에스케이하이닉스 주식회사 반도체 시스템
KR102210890B1 (ko) 2013-06-05 2021-02-02 삼성에스디아이 주식회사 배터리 시스템, 및 배터리 시스템의 관리 방법
KR102046890B1 (ko) * 2013-06-20 2019-11-21 에스케이하이닉스 주식회사 반도체 장치 및 반도체 시스템
TWI527057B (zh) * 2013-07-23 2016-03-21 甯樹樑 晶圓級堆疊晶片組合結構及其使用之晶片層
KR102192546B1 (ko) * 2014-04-22 2020-12-18 에스케이하이닉스 주식회사 반도체 메모리 장치
US9792247B2 (en) 2014-07-18 2017-10-17 Qualcomm Incorporated Systems and methods for chip to chip communication
TWI579856B (zh) * 2014-09-12 2017-04-21 東芝股份有限公司 Semiconductor device
CN107111566B (zh) * 2014-12-19 2020-08-14 拉姆伯斯公司 用于存储器模块的动态随机存取存储器(dram)部件
KR102236572B1 (ko) * 2014-12-30 2021-04-07 에스케이하이닉스 주식회사 반도체 메모리 및 이를 이용한 반도체 시스템
KR102471416B1 (ko) * 2018-05-23 2022-11-29 에스케이하이닉스 주식회사 반도체 장치 및 이를 포함하는 메모리 모듈
KR102549622B1 (ko) * 2018-07-03 2023-06-28 삼성전자주식회사 반도체 패키지
US11631465B2 (en) * 2018-07-03 2023-04-18 Samsung Electronics Co., Ltd. Non-volatile memory device
KR20200056639A (ko) * 2018-11-15 2020-05-25 에스케이하이닉스 주식회사 적층형 반도체 장치 및 그의 테스트 방법
US11868252B2 (en) * 2019-12-06 2024-01-09 Micron Technology, Inc. Memory with post-packaging master die selection
KR20210098728A (ko) * 2020-02-03 2021-08-11 삼성전자주식회사 적층형 메모리 장치 및 상기 적층형 메모리 장치의 동작 방법
US11699683B2 (en) * 2020-08-20 2023-07-11 Global Unichip Corporation Semiconductor device in 3D stack with communication interface and managing method thereof
US20220198110A1 (en) * 2020-12-23 2022-06-23 Intel Corporation Debugging architecture for system in package composed of multiple semiconductor chips
CN115720142B (zh) * 2021-08-23 2024-06-18 富联精密电子(天津)有限公司 从设备地址识别系统、方法及设备
US20230335192A1 (en) * 2022-04-19 2023-10-19 Micron Technology, Inc. Divided clock transmission in a three-dimensional stacked memory device

Family Cites Families (13)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6119255A (en) * 1998-01-21 2000-09-12 Micron Technology, Inc. Testing system for evaluating integrated circuits, a burn-in testing system, and a method for testing an integrated circuit
WO2004088749A1 (ja) * 2003-03-31 2004-10-14 Fujitsu Limited 半導体集積回路装置、および半導体集積回路装置の制御方法
JP4419049B2 (ja) * 2003-04-21 2010-02-24 エルピーダメモリ株式会社 メモリモジュール及びメモリシステム
JP4272968B2 (ja) * 2003-10-16 2009-06-03 エルピーダメモリ株式会社 半導体装置および半導体チップ制御方法
JP4794218B2 (ja) 2004-06-25 2011-10-19 パナソニック株式会社 スレーブ装置、マスタ装置及び積層装置
US7346051B2 (en) * 2004-06-25 2008-03-18 Matsushita Electric Industrial Co., Ltd. Slave device, master device and stacked device
US8228704B2 (en) * 2007-02-28 2012-07-24 Samsung Electronics Co., Ltd. Stacked semiconductor chip package with shared DLL signal and method for fabricating stacked semiconductor chip package with shared DLL signal
US7698470B2 (en) * 2007-08-06 2010-04-13 Qimonda Ag Integrated circuit, chip stack and data processing system
KR101398633B1 (ko) * 2008-01-28 2014-05-26 삼성전자주식회사 반도체 메모리 장치 및 이 장치의 칩 식별신호 발생방법
JP4982778B2 (ja) * 2008-07-04 2012-07-25 学校法人慶應義塾 電子回路装置
US8031505B2 (en) * 2008-07-25 2011-10-04 Samsung Electronics Co., Ltd. Stacked memory module and system
US8400781B2 (en) * 2009-09-02 2013-03-19 Mosaid Technologies Incorporated Using interrupted through-silicon-vias in integrated circuits adapted for stacking
US8310841B2 (en) * 2009-11-12 2012-11-13 International Business Machines Corporation Integrated circuit die stacks having initially identical dies personalized with switches and methods of making the same

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TWI650946B (zh) * 2014-07-24 2019-02-11 南韓商愛思開海力士有限公司 包含複數通道的半導體裝置及系統

Also Published As

Publication number Publication date
US8760181B2 (en) 2014-06-24
TWI512633B (zh) 2015-12-11
KR101124251B1 (ko) 2012-03-27
KR20120004768A (ko) 2012-01-13
US20120007624A1 (en) 2012-01-12

Similar Documents

Publication Publication Date Title
TW201203123A (en) Semiconductor system and device for identifying stacked chips and method thereof
KR101208962B1 (ko) 반도체 장치
TW201209842A (en) 3D semiconductor device
CN105609126B (zh) 半导体装置
US9917061B2 (en) Semiconductor apparatus and memory system
CN105930290B (zh) 包括用于高速通信的接口电路的系统
TW201333488A (zh) 半導體積體電路
US20140063990A1 (en) Multi-chip semiconductor apparatus
JP2010171092A5 (zh)
US20230402076A1 (en) Memory device and memory system including the same
US20090295420A1 (en) Semiconductor device and testing method
US8938570B2 (en) Semiconductor device and method of manufacturing the same
TW201234383A (en) Semiconductor device
KR20160068550A (ko) 멀티 칩 패키지를 구비하는 반도체 장치
CN111540391A (zh) 层叠存储器件及包括其的存储系统
US20110291713A1 (en) Slave device, system including master device and slave device, method for operating the same, and chip package
US20160111399A1 (en) Semiconductor system having semiconductor apparatus and method of determining delay amount using the semiconductor apparatus
CN103377713B (zh) 半导体器件和包括半导体器件的半导体系统
CN104239253B (zh) 半导体装置和半导体系统
CN102446542A (zh) 三维层叠半导体集成电路
CN104679680B (zh) 半导体装置
CN106205670B (zh) 包括再分布层的半导体器件
KR20170016582A (ko) 복수의 전원을 사용하는 메모리 장치 및 이를 포함하는 시스템
US9202802B2 (en) Semiconductor apparatus having through via capable of testing connectivity of through via
CN104751882B (zh) 用于初始化通道的3d半导体装置

Legal Events

Date Code Title Description
MM4A Annulment or lapse of patent due to non-payment of fees