TW201145486A - Semiconductor device with vias having more than one material - Google Patents

Semiconductor device with vias having more than one material Download PDF

Info

Publication number
TW201145486A
TW201145486A TW100106057A TW100106057A TW201145486A TW 201145486 A TW201145486 A TW 201145486A TW 100106057 A TW100106057 A TW 100106057A TW 100106057 A TW100106057 A TW 100106057A TW 201145486 A TW201145486 A TW 201145486A
Authority
TW
Taiwan
Prior art keywords
semiconductor die
cte
conductive material
die
semiconductor
Prior art date
Application number
TW100106057A
Other languages
English (en)
Inventor
Shiqun Gu
Yi-Ming Li
Steve J Bezuk
Original Assignee
Qualcomm Inc
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Qualcomm Inc filed Critical Qualcomm Inc
Publication of TW201145486A publication Critical patent/TW201145486A/zh

Links

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/48Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor
    • H01L23/481Internal lead connections, e.g. via connections, feedthrough structures
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/52Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames
    • H01L23/522Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames including external interconnections consisting of a multilayer structure of conductive and insulating layers inseparably formed on the semiconductor body
    • H01L23/532Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames including external interconnections consisting of a multilayer structure of conductive and insulating layers inseparably formed on the semiconductor body characterised by the materials
    • H01L23/53204Conductive materials
    • H01L23/53209Conductive materials based on metals, e.g. alloys, metal silicides
    • H01L23/53228Conductive materials based on metals, e.g. alloys, metal silicides the principal metal being copper
    • H01L23/53238Additional layers associated with copper layers, e.g. adhesion, barrier, cladding layers
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/0001Technical content checked by a classifier
    • H01L2924/0002Not covered by any one of groups H01L24/00, H01L24/00 and H01L2224/00
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/10Details of semiconductor or other solid state devices to be connected
    • H01L2924/11Device type
    • H01L2924/12Passive devices, e.g. 2 terminal devices
    • H01L2924/1204Optical Diode
    • H01L2924/12044OLED

Landscapes

  • Physics & Mathematics (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Physics & Mathematics (AREA)
  • Engineering & Computer Science (AREA)
  • Computer Hardware Design (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Power Engineering (AREA)
  • Internal Circuitry In Semiconductor Integrated Circuit Devices (AREA)

Description

201145486 六、發明說明: 【發明所屬之技術領域】 本發明大體而言係關於通孔,且更具體言之係關於具有 兩種或兩種以上導電材料的通孔。 【先前技術】 ' 許多裝置當前使用具有堆疊之兩個或兩個以上晶片(例 如,處理器晶片及記憶體晶片)的晶片封裝。一些習知設 計使用矽穿孔(TSV)來將晶片耦接在一起。如tsv之名^ 表月TSV一般為用以穿過半導體形成電連接之實質上垂 直互連TSV可用以耗接同一晶粒或不同但鄰近(例如,堆 疊)晶粒内之元件。理想地,由於通孔在晶片之間攜載信 號,因此通孔應具有低電阻。許多習知Tsv因為銅之低電 阻而將銅用作導體。然而,使用銅存在—些挑戰。 一個挑戰為:-些習知Tsv製造技術使用障壁/晶種沈積 製程以使銅材料輕接至通孔之内側表面。通常藉由物理氣 相沈積(PVD)來執行障壁/晶種沈積製程,pvD可為高成本 且技術上複雜之製程。 使用銅之另一挑戰為:銅之熱膨脹係數(cte)為大約16 ppm/c。相比之下,矽(用於半導體基板之常見材料)具有 • 大、”勺3 ppm/C的CTE ;因此,在兩種材料之CTE之間存在$ 。或倍的差值虽晶片經受熱猶環時,銅將比矽彎曲得 更夕以致通孔中之鋼材料可「突起㈣㈣」,從而影響 通孔上方之材料。在—些例子中,通孔之銅材料之形狀的 熱改變造成具有低K介電層之分層,且甚至使叙接至通孔 154385.doc 201145486 之金屬線斷裂。此外,分層出現於通孔中之銅與通孔中之 二氧化矽襯裡之間。 圖1為習知TSV 100之說明。TSV 100包括與矽102界接 且與物品101界接之銅。銅經由絕緣襯裡1〇3(諸如,正石夕 酸乙酯(TEOS))與矽102界接。物品101可包括置放於TSV 100上方之任何物品,諸如,低Κ介電層、金屬線及/或其 類似者。圖1未按比例繪製,此係因為習知TSV可為50至 1〇〇微米高且直徑為6微米,而在TSV之上的金屬線可為約 0.2微米厚。 在圖1中’ TSV 100歸因於熱改變而膨脹,且其膨脹藉由 將物品101推離矽102而影響到物品1〇1(被稱為r分層」之 現象)。分層亦可出現於矽1〇2與TSV 100之銅之界面處。 此外’在一些例子中,物品i 〇2之變形可歸因於自TSV 1 〇〇 之銅至矽102之90度陡降而導致斷裂。 一種用以避免銅之缺點的提議係使用不同材料,諸如, 鎢。鎢具有比銅低之CTE,且鎢之CTE較接近矽之CTE, 但使用鎢存在損失。具體言之,鎢之電阻高於銅之電阻。 又,因為通常使用CVD電漿製程來沈積鎢,因此難以使用 嫣來形成較大直徑之通孔》在使用CVD電漿製程之情況 下,存在約1微米之最大厚度,此厚度不適合用於6微米通 孔。 【發明内容】 根據一實施例,一種半導體晶粒包括一在該半導體晶粒 之一基板材料内的通孔。該通孔包括一具有一第一熱膨脹 154385.doc 201145486. 係數(CTE)之第一導電材料及一處於該第一導電材料與該 半導體晶粒之該基板材料之間的第二導電材料。該第二導 電材料具有處於該第一 CTE與該半導體晶粒之該基板材料 之CTE之間的一第二CTE。 根據另一實施例,一種用於在—半導體晶粒内製造一通 孔的方法包括移除半導體材料以穿過該半導體晶粒之一基 板產生一孔。該方法進一步包括在該孔内沈積一具有一第 一熱膨脹係數(CTE)之第一導電材料及在該第一導電材料 之至少一部分上沈積一具有一第二CTE之第二導電材料。 該第一CTE處於該第二CTE與該半導體晶粒之該基板之一 CTE之間。 根據另一實施例,一種用於在一半導體晶粒内製造一通 孔之方法包括移除半導體材料以穿過該半導體晶粒之—基 板產生一孔的步驟。該方法進一步包括在該孔内沈積—具 有一第一熱膨脹係數(CTE)之第一導電材料及在該第—導 電材料之至少一部分上沈積一具有一第二CTE之第二導電 材料的步驟。該第一CTE處於該第二CTE與該半導體晶粒 之該基板之一 CTE之間。 根據又一實施例,一種半導體晶粒具有一在該半導體晶 粒之一基板材料内的通孔。該通孔包括用於傳導電信號之 具有一第一熱膨脹係數(c T E)的第—構件及用於傳導電信 號之處於該第一傳導構件與該半導體晶粒之該基板材料之 間的第一構件。该第二傳導構件具有一處於該第一 CT它與 該半導體晶粒之該材料之一 CTE之間的第二CTE。 I54385.doc 201145486 前文已相當廣泛地概述了本發明之特徵及技術優點,以 便更好地理解以下之詳細描述。下文將描述形成本發明之 申請專利範圍之主題的額外特徵及優點。彼等熟習此項技 術者應瞭解,所揭示之概念及特定實施例可容易地用作為 用於修改或設計用於進行本發明之相同目的之其他結構的 基礎。彼等熟習此項技術者亦應認識到,此等等效構造並 不脫離如在隨附申請專利範圍中所闡述之本發明的技術。 當結合附圖考慮時,自以下描述將更好地理解咸信為本發 明所特有之新穎特徵(關於其組織及操作方法兩者)連同其 他目標及優點。然而,應明確理解,諸圖中之每一者僅係 出於說明及描述目的而提供且不意欲界定本發明之限制。 【實施方式】 為達成對本發明之更完整理解,現參考結合隨附圖式進 行的以下描述。 圖2為根據一實施例調適之例示性半導體晶粒2〇〇之一部 分的說明。圖2說明半導體晶粒200之一部分之剖視圖。半 導體晶粒200尤其包括矽穿孔(TSV)21〇、電晶體22〇、低κ 介電層203及204,及半導體(例如,矽)基板2〇1。亦提供絕 緣體層205、206以及介電質202。層207為用以使晶圓背側 金屬(未圖示)與基板201絕緣之晶圓背側鈍化層。材料可為 氧化矽或氮化矽。儘管參考矽作為基板材料來展示圖2, 但應理解,各種實施例可適合於使用其他材料(諸如,砷 化鎵、玻璃、有機材料,及其類似者)之裝置。亦廯理 解,各種實施例可適合於一般通孔而非僅限於Tsv。類似 I54385.doc 201145486 地,儘管使用術語「石夕穿孔」,但基板可為不同於石夕之材 料。 TSV 210包括兩種導電材料。一導電材料為銅211且另一 . f電材料為緩衝金屬(buffer metal)212,該緩衝金屬212安 置於銅211與基板201之間。緩衝金屬212具有處於基板2()1 之CTE(亦即,對於矽為約3 ppm/ec)與銅之cte(亦即,μ ppm/t)之間的CTE〇各種合適的緩衝材料包括(但不限於) 鎢(具有約4.5 Ppm/〇C的CTE)及鎳(具有約13 ppm/(>c的 CTE)。 緩衝金屬212之存在可提供若干結構增強。舉例而言, 緩衝墊/襯裡(例如,鎢/二氧化矽)界面處之應力及填充劑/ 緩衝墊(例如,銅/鎢)處之應力可歸因於緩衝金屬212之中 間CTE而得以減小。又,由TSV 21〇對其上方/下方之物品 所施加之推力可得以減小。兩種增強關於圖3加以更詳細 解釋。 圖3為適合於一實施例之例示性TSV 3〇〇之說明且提供該 例示性TSV 300以與圖!之習知TSV形成對比。Tsv 3〇〇與 基板302界接且亦與物品3〇1界接。在此實例中,tsv 3〇〇 經由絕緣襯裡313(例如,TEOS)而與基板3〇2界接。物品 301—般表示可耦接至TSV之任何物品,諸如,低κ介電 層、金屬線及其類似者。TSV 300包括兩個導體。第—導 體為緩衝金屬312(諸如,鎳、鎢及/或其類似者),且該緩 衝金屬312與基板302界接。第二導體為銅311 ’其與緩衝 金屬312界接且藉由緩衝金屬312而與基板3〇2分離。 154385.doc 201145486 TSV 300包括不同於圖1之全銅TSV之特徵的特徵。舉例 而言,對於相同直徑及相同長度,TSV 300比TSV 100包括 較少銅。較少銅意謂TSV 300之較少熱膨脹。此外,TSV 3 〇〇具有自銅311至基板3 02之較平緩CTE轉變,其中緩衝 金屬312提供處於銅311與基板302之間的中間CTE。較平 緩轉變導致物品301之較平緩變形,藉此藉由減少斷裂及 分層之發生來改良機械可靠性。另外,緩衝金屬3 12之較 低CTE導致緩衝金屬3 1 2與通孔襯裡(例如,二氧化碎)之間 及銅311與緩衝金屬312之間的分層的減少發生。 圖2及圖3未按比例繪製。在一實例中,TSv 3 00之直徑 約為6微米’該TSV 300之高度處於50微米與1〇〇微米之 間,且物品301之厚度約為〇.2微米。繼續該實例,緩衝金 屬3 12之層的厚度處於約1微米與1 5微米之間使得該厚度 約為TSV 3 00之半徑的二分之一至三分之一。儘管先前實 例包括用於一些特徵之尺寸’但該實例意欲為非限制性 的。其他實施例可包括用於該等特徵中之一或多者之不同 尺寸。 可以多種方式中之任一者來製造根據各種實施例之晶 粒。在一實例中,執行稱作「先通孔」之技術。先通孔方 法涉及在電路(例如,電晶體)之其他製造出現之前在基板 中形成TSV。將通孔之圖案蝕刻或鑽孔至基底基板之分數 冰度中。接著以緩衝金屬或另一導電材料(諸如,銅)填充 通孔電路製造緊隨其後,該電路製造包括高溫製程以適 當地摻雜半導體材料。磨削含有TSV之基板的背側以曝露 154385.doc 201145486 TSV 〇 在「後通孔」技術中,在形成TSV之前進行電路製造。 該電路含有將為用於TSV之耦接點之互連襯墊。藉由穿過 基板之深度蝕刻或鑽孔至襯墊中或自基板之背側蝕刻或鑽 孔至襯墊來產生TSV。接著以緩衝金屬及另一導電材料填 充該TSV » 在使用先通孔技術之情況下,首先執行前段製程處理, 接著製造通孔繼之以後段製程處理。在使用後通孔方法之 情況下,首先執行前段製程處理,接著執行後段製程處 理,接著穿過堆疊形成通孔。另一種方法被稱為「中間通 孔」’其中在形成電路之後但在執行後段製程處理之前形 成TSV。中間通孔技術與後通孔技術之優點為:此等技術 中之TSV未曝露於摻雜製程之極端溫度。各種實施例不限 於用於製造TSV及半導體裝置之任何特定方法,此係因為 可使用現已知或稍後開發之任何方法來製造tsv。 圖4為根據一實施例之經調適以用於在半導體晶粒中製 造TSV之例示性程序400的說明。在區塊401中,移除半導 體材料以穿過半導體晶粒之基板之至少一部分產生孔。用 於移除半導體材料之合適製程包括(但不限於)蝕刻及鑽 孔。 在區塊402中’將第一導電材料沈積於該孔内。可使用 包括PVD技術及CVD技術之各種技術。在將鎢用作緩衝金 屬之實施例中,可使用電漿CVD,但實施例之範疇不限於 鶴’亦不限於用於第一導電材料之沈積的任何特定技術。 154385.doc 201145486 在區塊403中,將繁—道咖 第一導電材料沈積於第一導電材料 至少一部分上。在此督办丨Λ 貫例中,在區塊403中,將第二導電 材料沈積於第一導電材剩·夕免生 柯科之内表面上的空間内。第二導電 材料之實例L括(但不限於)銅及銀。在使用銅之實施例 中’區塊403可包括電化學電鍍(Ecp)製程以沈積銅,但實 施例之範_不限於任何特定製程ϋ實施例中,區塊 403可包括以第二導電材料填充通孔之剩餘部分。 儘管方法400經展示為一系列離散區塊,但本發明不限 於此。各種實施例可添加、省略、修改或重新配置區塊 401至區塊403之動作。舉例而言,可使用用於製造晶粒之 任何方法,包括(例如)先通孔技術、後通孔技術及中間通 孔技術。此外’ 一些實施例可包括將半導體晶粒與另—晶 粒一起整合至晶片封裝中且將該晶片封裝安裝至較大裝置 (諸如,圖5中展示之裝置)中。 此外’儘管上文中之實例展示在TSV中使用之兩種導電 材料’但實施例之範疇不限於此,應注意,在其他實施例 中,可使用多個不同的緩衝金屬層。因此,在一些實施例 中,區塊402可包括在TSV中沈積兩種或兩種以上不同的 緩衝材料。 各種實施例可提供優於使用僅具有單一導電材料之通孔 的習知設計的一或多個優點。舉例而言,如上文所提及, 各種實施例改進溫度引發之通孔變形,藉此減少界面處之 分層及金屬線破裂之發生。 此外,在一些實施例中,可省略習知技術之障壁/晶種 154385.doc -10· 201145486 /尤積製程。具體言之,緩衝金屬層自身有時可用作障壁及 晶種。X ’有時可藉由各種CVD製程(取決於用於緩衝層 之特定金屬)來執行緩衝金屬層沈積,CVD製程具有比用 於習知設計之PVD製程低的成本及好的步階覆蓋。改良之 步階覆蓋效能可促進較小通孔之使用(諸如,具有2微米或 更小之直徑的通孔)。 圖5展示可有利地使用本發明之實施例之例示性無線通 信系統500。出於說明之目的,圖5展示三個遠端單元 520、530及540以及兩個基地台55〇 ' 56〇。應瞭解無線 通信系統可具有更多遠端單元及基地台。遠端單元52〇、 53 0及540分別包括經改良之半導體處理器裝置525a、 525B及525C,在各種實施例中該等經改良之半導體處理 器裝置525A、525B及525C包括根據以上實施例之通孔。 在一些實施例中,經改良之半導體裝置亦包括於基地台 550、560中。圖5展示自基地台550、56〇及遠端單元52〇、 530及540之前向鏈路信號580,及自遠端單元52〇、53〇及 5 40至基地台550、560之反向鏈路信號590。 在圖5中,遠端單元520經展示為行動電話’遠端單元 530經展示為攜帶型電腦,且遠端單元54〇經展示為在無線 區域迴路系統中之電腦。舉例而言,該等遠端單元可包括 諸如蜂巢式電話、手持型個人通信系統(PCS)單元、諸如 個人資料助理之攜帶型資料單元的行動裝置;該等遠端單 元亦可包括諸如儀錶讀取裝備之固定位置資料單元。儘管 圖5根據本發明之教示說明遠端單元,但本發明不限於此 154385.doc 201145486 等例示性所說明單元。本發明可適用於包括半導體晶片封 裝之任何裝置中。 本文中所描述之方法可取決於應用而藉由各種組件加以 實施。舉例而言,此等方法可以硬體、韌體、軟體或其任 何組合加以實施。對於硬體實施而言,處理單元可實施於 以下各者内:一或多個特殊應用積體電路(ASIC)、數位信 號處理器(DSP)、數位信號處理裝置(DspD)、可程式化邏 輯裝置(PLD)、場可程式化間陣列(FpGA)、處理器、控制 器、微控制器、微處理器、電子裝置、經設計以執行本文 中所描述之功能的其他電子單元,或其組合。 對於韌體及/或軟體實施,可藉由執行本文中所描述之 功能的模組(例如,程序、函式等)來實施該等方法。有形 地體現指令之任何機器可讀媒體可用於實施本文中所描述 之方法。舉例而言,軟體程式碼可儲存於記憶體中且由處 理益單;τ·執行。記憶體可實施於處理器單元内或處理器單 元外部。如本文中所使用的術語「記憶體」指代任何類型 之長期記憶體、短期記憶體、揮發性記憶體、非揮發性記 憶體或其他記憶體且不限於任何特定記憶體類型或記憶體 數目,或儲存記憶體之媒體的類型。 右以韌體及/或軟體實施,則該等功能可作為_或多個 &令或程式碼而儲存於電腦可讀媒體上。實例包括編碼有 資料結構之電腦可讀媒體及編碼有電腦程式之電腦可讀媒 體°電腦可讀媒體包括實體電腦儲存媒體。儲存媒體可為 °電腦存取之任何可用媒體。藉由實例且非限制,此等 154385.doc 201145486 ^腦可4媒體可包含RAM、ROM、EEPROM、CD-ROM或 /、他光碟儲存器、磁碟儲存器或其他磁性儲存裝置,或可 用以儲存呈扣人七— ^ S 7或貢料結構之形式之所要程式碼且可由電 任何其他媒體;如本文中所使用,磁碟 括緊密光碟㈣)、雷射光碑…κ奴 。 )田射光碟光學碟片、數位影音光碟 (DVD)、軟性磁碟及藍光光碟,其中磁碟通常以磁性方式 再生貝料,而光碟藉由雷射以光學方式再生資料。以上各 者之組合亦應包括於電腦可讀媒體之範疇内。 除了儲存於電腦可讀媒體上以外,指令及/或資料亦可 作為信號而提供於包括於通信設備中之傳輸媒體上。舉例 Z言’通信設備可包括具有指示指令及資料之信號的收發 益° 1曰令及資料經組態以使一 &多個處理器實施申請專利 範圍中所概述之功能。 儘管已詳細描述本發明及其優點,但應理解在不脫離如 隨附申請專利範圍所界定之本發明之技術的情況下,可在 本文中進行各種改變、替代及變更。此外,本申請案之範 疇不欲限於本說明書中所描述之製程、機器、製造、物質 組成、構件、方法及步驟之特定實施例。如—般熟習此項 技術者將易於自本發明瞭解的,可根據本發明利用目前現 有或稍後將開發的執行與本文中所描述之相應實施例實質 上相同之功能或達成與本文中所描述之相應實施例實質上 相同之結果的製程、機器、製造、物質組成、構件、方法 或步驟。因此,隨附申請專利範圍意欲將此等製程、機 器、製造、物質組成、構件、方法或步驟包括於其範疇 154385.doc 201145486 内0 【圖式簡單說明】 圖1為習知TSV之說明。 圖2為根據本發明之一實施例調適的例示性半導體晶粒 之一部分的說明。 圖3為適合於本發明之一實施例之例示性TSV的說明。 圖4為根據本發明之一實施例的經調適以用於在半導體 裝置中製造TSV之例示性程序之說明。 實施例的例示性無線 圖5展示可有利地使用本發明之一 通信系統。 【主要元件符號說明】 100 矽穿孔 101 物品 102 矽 103 絕緣襯裡 200 半導體晶粒 201 半導體基板 202 介電質 203 低K介電層 204 低K介電層 205 絕緣體層 206 絕緣體層 207 純化層 21〇 矽穿孔 I54385.doc •14- 201145486 211 銅 212 緩衝金屬 220 電晶體 300 矽穿孔 301 物品 302 基板 311 銅 312 緩衝金屬 313 絕緣襯裡 520 遠端單元 525 A 半導體處理器裝置 525B 半導體處理器裝置 525C 半導體處理器裝置 530 遠端單元 540 遠端單元 550 基地台 560 基地台 580 前向键路信號 590 反向鏈路信號 154385.doc -15-

Claims (1)

  1. 201145486 七、申請專利範圍: 1. 一種半導體晶粒,其包含: 通孔,其處於該半導體晶粒之一基板材料内,該通 孔包括—具有一第一熱膨脹係數(CTE)之第一導電材料 及一處於該第一導電材料與該半導體晶粒之該基板材料 之間的第二導電材料,該第二導電材料具有一處於該第 與該半導體晶粒之該基板材料之一 CTE之間的第 二 CTE。 如吻求項1之半導體晶粒,其中該半導體晶粒之該材料 包含以下各者中之至少一者: 玻螭; 半導體材料;及 有機材料。 3· 士 :求項1之半導體晶粒,其中該半導體晶粒之該材料 包含具有在約16 ppmrc内之一 CTE的矽。 如明求項1之半導體晶粒,其中該第二導電材料包括 及鎢中之至少一者。 ’、 士。月求項1之半導體晶粒,其中該第二導電材料具 該通孔之-半徑之約三分之一至二分之一的一厚度。 6.如請求項丨之半導體晶粒,其併入至一選自由以下各者 :成之冑組之裝置中:一音樂播放器、一視訊播放 益、—娛樂單元、-導航裝置、-通信裝置、-個人數 位助理(PDA)、一固定位置資料單元及一電腦。 月求項1之半導體晶粒,其中該晶粒係與另一半導體 154385.doc 201145486 晶粒一起整合至一晶片封裝中。 8. —種用於在一半導體晶粒内製造一通孔之方法,該方法 包含: 移除半導體材料以穿過該半導體晶粒之一基板產生一 子L ; 在該孔内沈積一具有一第一熱膨脹係數(CTE)之第一 導電材料;及 在該第一導電材料之至少一部分上沈積一具有一第二 CTE之第二導電材料,該第一 CTE處於該第二與該 半導體晶粒之該基板之一 CTE之間。 9. 如請求項8之方法,其中沈積該第一導電材料包含: 執行一化學氣相沈積(CVD)製程。 10. 如叫求項8之方法,其中該第—導電材料包括鎳及鶴中 之至少一者。 U·如請求項8之方法,其中沈積該第二導電材料包含: 執行-電化學電鍍(ECP)製程以在該第一導電材料之 一表面上沈積銅。 12.如請求項8之方法,其中該 耦桩石 粒包含11由該通孔 耦接至一金屬線的至少一電晶體,該方法包含: 在製造該通孔繼之以製造該金屬 體。 蜀線之刖製造該電晶 士 %求項8之方法’其進一步包含將 至—選自+αΤϋ^ α 導體晶粒併入 枣自由以下各者組成之一群組之 放器、〜i目1換妓中.一音樂播 視讯播放器、一娛樂單元、一 导瓶裝置、一^ 154385.doc 201145486 信裝置、一個人數位助理(PDA)、一固定位置資料單元 及一電腦。 14.如:求項8之方法,其進一步包含將該半導體晶粒與另 半導體晶粒一起整合至一晶片封裝中。 15種用於製造一半導體晶粒之方法,該方法包含以下步 驟: 移除半導體材料以穿過該半導體晶粒之一基板產生一 子L ; 在5亥孔内沈積一具有一第一熱膨脹係數(CTE)之第一 導電材料;及 在該第一導電材料之至少一部分上沈積一具有一第二 CTE之第二導電材料,該第一 CTE處於該第二與該 半導體晶粒之該基板之一 CTE之間。 16. 如請求項15之方法,其進一步包含以下步驟: 將該半導體晶粒併入至一選自由以下各者組成之一群 組之物品中:一音樂播放器、一視訊播放器、一娛樂單 元、一導航裝置、一通信裝置、一個人數位助理 (PDA)、一固定位置資料單元及一電腦。 17. 如請求項15之方法,其進一步包含以下步驟: 將該半導體晶粒與另一半導體晶粒一起整合至一晶片 封裝中。 1 8. —種半導體晶粒,其包括一在該半導體晶粒之一基板材 料内的通孔’該通孔包含用於傳導電信號之具有一第一 熱膨脹係數(CTE)的第一構件及用於傳導電作號之處於 154385.doc 201145486 該第—傳導構件與該半導體晶粒之該 二構件,該第二傳導構件里有 A 料之間的第 兮守稱件具有—處於該第— 導體晶粒之該材料之_CTE之間的第二CTE 、+ 19=請求項18之半導體晶粒,傳導構件包含 20. 如請求項18之半導體晶粒,其中該第:傳導 及鎢中之至少一者。 3棘 21. 如請求項18之半導體晶粒,其併 一 进目由以下各者 組成之一群組之裝置中:-音樂播放器、-視訊播放 器、一娛樂單元、一導航裝置、一通信果 迎1〇裝置、—個人數 位助理(PDA)、一固定位置資料單元及一電腦。 22·如請求項18之半導體晶粒,其中該晶粒係與另—半導體 晶粒一起整合至一晶片封裝中。 154385.doc •4-
TW100106057A 2010-02-23 2011-02-23 Semiconductor device with vias having more than one material TW201145486A (en)

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
US12/710,399 US20110204517A1 (en) 2010-02-23 2010-02-23 Semiconductor Device with Vias Having More Than One Material

Publications (1)

Publication Number Publication Date
TW201145486A true TW201145486A (en) 2011-12-16

Family

ID=43778187

Family Applications (1)

Application Number Title Priority Date Filing Date
TW100106057A TW201145486A (en) 2010-02-23 2011-02-23 Semiconductor device with vias having more than one material

Country Status (3)

Country Link
US (1) US20110204517A1 (zh)
TW (1) TW201145486A (zh)
WO (1) WO2011106349A1 (zh)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN104821308A (zh) * 2014-01-30 2015-08-05 株式会社东芝 半导体装置以及半导体装置的制造方法
TWI691038B (zh) * 2018-01-30 2020-04-11 聯華電子股份有限公司 半導體裝置及其形成方法

Families Citing this family (11)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20130015504A1 (en) * 2011-07-11 2013-01-17 Chien-Li Kuo Tsv structure and method for forming the same
US8816505B2 (en) 2011-07-29 2014-08-26 Tessera, Inc. Low stress vias
DE102013204337A1 (de) * 2013-03-13 2014-09-18 Siemens Aktiengesellschaft Trägerbauteil mit einem Halbleiter-Substrat für elektronische Bauelemente und Verfahren zu dessen Herstellung
US9099442B2 (en) 2013-08-05 2015-08-04 Micron Technology, Inc. Conductive interconnect structures incorporating negative thermal expansion materials and associated systems, devices, and methods
TWI633640B (zh) * 2013-12-16 2018-08-21 新力股份有限公司 Semiconductor element, method of manufacturing semiconductor element, and electronic device
EP3128547B1 (en) * 2014-03-31 2019-07-17 Toppan Printing Co., Ltd. Interposer and semiconductor device
US9455220B2 (en) 2014-05-31 2016-09-27 Freescale Semiconductor, Inc. Apparatus and method for placing stressors on interconnects within an integrated circuit device to manage electromigration failures
US9466569B2 (en) 2014-11-12 2016-10-11 Freescale Semiconductor, Inc. Though-substrate vias (TSVs) and method therefor
CN107980171B (zh) * 2016-12-23 2022-06-24 苏州能讯高能半导体有限公司 半导体芯片、半导体晶圆及半导体晶圆的制造方法
US10741477B2 (en) * 2018-03-23 2020-08-11 Taiwan Semiconductor Manufacturing Co., Ltd. Semiconductor devices and methods of forming the same
CN109300947B (zh) * 2018-09-28 2021-09-07 京东方科技集团股份有限公司 柔性显示基板及其制造方法、显示装置

Family Cites Families (25)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5814889A (en) * 1995-06-05 1998-09-29 Harris Corporation Intergrated circuit with coaxial isolation and method
JPH09172072A (ja) * 1995-12-18 1997-06-30 Nec Corp 半導体装置及びその製造方法
US6271112B1 (en) * 1998-11-13 2001-08-07 Advanced Micro Devices, Inc. Interlayer between titanium nitride and high density plasma oxide
US6423201B1 (en) * 2000-08-23 2002-07-23 Applied Materials, Inc. Method of improving the adhesion of copper
US6841433B2 (en) * 2001-12-29 2005-01-11 Lg.Philips Lcd Co., Ltd. Method of fabricating polysilicon thin film transistor
TWI251313B (en) * 2003-09-26 2006-03-11 Seiko Epson Corp Intermediate chip module, semiconductor device, circuit board, and electronic device
US7091124B2 (en) * 2003-11-13 2006-08-15 Micron Technology, Inc. Methods for forming vias in microelectronic devices, and methods for packaging microelectronic devices
JP3990347B2 (ja) * 2003-12-04 2007-10-10 ローム株式会社 半導体チップおよびその製造方法、ならびに半導体装置
US7276787B2 (en) * 2003-12-05 2007-10-02 International Business Machines Corporation Silicon chip carrier with conductive through-vias and method for fabricating same
US7060601B2 (en) * 2003-12-17 2006-06-13 Tru-Si Technologies, Inc. Packaging substrates for integrated circuits and soldering methods
US7316063B2 (en) * 2004-01-12 2008-01-08 Micron Technology, Inc. Methods of fabricating substrates including at least one conductive via
US7169698B2 (en) * 2004-01-14 2007-01-30 International Business Machines Corporation Sacrificial inorganic polymer intermetal dielectric damascene wire and via liner
US7221034B2 (en) * 2004-02-27 2007-05-22 Infineon Technologies Ag Semiconductor structure including vias
US6989282B2 (en) * 2004-04-01 2006-01-24 International Business Machines Corporation Control of liner thickness for improving thermal cycle reliability
US7300857B2 (en) * 2004-09-02 2007-11-27 Micron Technology, Inc. Through-wafer interconnects for photoimager and memory wafers
JP4966487B2 (ja) * 2004-09-29 2012-07-04 オンセミコンダクター・トレーディング・リミテッド 半導体装置及びその製造方法
US7396732B2 (en) * 2004-12-17 2008-07-08 Interuniversitair Microelektronica Centrum Vzw (Imec) Formation of deep trench airgaps and related applications
US7402515B2 (en) * 2005-06-28 2008-07-22 Intel Corporation Method of forming through-silicon vias with stress buffer collars and resulting devices
US7488679B2 (en) * 2006-07-31 2009-02-10 International Business Machines Corporation Interconnect structure and process of making the same
US7902643B2 (en) * 2006-08-31 2011-03-08 Micron Technology, Inc. Microfeature workpieces having interconnects and conductive backplanes, and associated systems and methods
US7863189B2 (en) * 2007-01-05 2011-01-04 International Business Machines Corporation Methods for fabricating silicon carriers with conductive through-vias with low stress and low defect density
EP2286449A1 (en) * 2008-05-30 2011-02-23 Nxp B.V. Thermo-mechanical stress in semiconductor wafers
US7772123B2 (en) * 2008-06-06 2010-08-10 Infineon Technologies Ag Through substrate via semiconductor components
US7745920B2 (en) * 2008-06-10 2010-06-29 Micron Technology, Inc. Packaged microelectronic devices and methods for manufacturing packaged microelectronic devices
JP2010010324A (ja) * 2008-06-26 2010-01-14 Toshiba Corp 半導体装置及び半導体装置の製造方法

Cited By (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN104821308A (zh) * 2014-01-30 2015-08-05 株式会社东芝 半导体装置以及半导体装置的制造方法
TWI601284B (zh) * 2014-01-30 2017-10-01 Toshiba Memory Corp Semiconductor device and method of manufacturing semiconductor device
US10083893B2 (en) 2014-01-30 2018-09-25 Toshiba Memory Corporation Semiconductor device and semiconductor device manufacturing method
TWI691038B (zh) * 2018-01-30 2020-04-11 聯華電子股份有限公司 半導體裝置及其形成方法

Also Published As

Publication number Publication date
US20110204517A1 (en) 2011-08-25
WO2011106349A1 (en) 2011-09-01

Similar Documents

Publication Publication Date Title
TW201145486A (en) Semiconductor device with vias having more than one material
US11749645B2 (en) TSV as pad
US20210183847A1 (en) Stacked dies and methods for forming bonded structures
US20210013098A1 (en) 3D Integrated Circuit and Methods of Forming the Same
US20240194625A1 (en) Metal pads over tsv
US20200168584A1 (en) Methods of forming bonded semiconductor structures, and semiconductor structures formed by such methods
US11244916B2 (en) Low temperature bonded structures
US20190319007A1 (en) Low temperature bonded structures
JP5859514B2 (ja) 積層集積回路のための二面の相互接続されたcmos
JP2017521853A (ja) 3次元(3d)集積回路(ic)(3dic)および関連のシステムを構築するための方法
WO2012013162A1 (zh) 一种硅通孔互连结构及其制造方法
JP2018528622A (ja) 導電性バリアのダイレクトハイブリッドボンディング
US20130154112A1 (en) Method for Forming Isolation Trenches in Micro-Bump Interconnect Structures and Devices Obtained Thereof
TW200905842A (en) Methods of forming conductive vias through substrates, and structures and assemblies resulting therefrom
US9245850B2 (en) Through silicon via wafer, contacts and design structures
TWI499019B (zh) 晶片結構、3d封裝結構及用以形成封裝結構之方法
KR20150092675A (ko) 반도체 소자의 제조 방법
TW201243965A (en) Methods of forming bonded semiconductor structures, and semiconductor structures formed by such methods
JP2007305667A (ja) 半導体装置及びその製造方法
TWI549251B (zh) 堆疊半導體裝置
TWI624910B (zh) 包括堆疊電子裝置的電子總成
JP2016072433A (ja) 貫通電極基板及びその製造方法
CN104992910A (zh) 一种金属突刺混合键合方法
WO2023272944A1 (zh) 半导体结构及半导体结构的制作方法
JP2016171256A (ja) 半導体装置、および、半導体装置の製造方法