CN109300947B - 柔性显示基板及其制造方法、显示装置 - Google Patents

柔性显示基板及其制造方法、显示装置 Download PDF

Info

Publication number
CN109300947B
CN109300947B CN201811142468.9A CN201811142468A CN109300947B CN 109300947 B CN109300947 B CN 109300947B CN 201811142468 A CN201811142468 A CN 201811142468A CN 109300947 B CN109300947 B CN 109300947B
Authority
CN
China
Prior art keywords
layer
metal layer
via hole
display substrate
stress buffer
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
CN201811142468.9A
Other languages
English (en)
Other versions
CN109300947A (zh
Inventor
张帅
李小龙
左岳平
陈善韬
孟秋华
刘明
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
BOE Technology Group Co Ltd
Original Assignee
BOE Technology Group Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by BOE Technology Group Co Ltd filed Critical BOE Technology Group Co Ltd
Priority to CN201811142468.9A priority Critical patent/CN109300947B/zh
Publication of CN109300947A publication Critical patent/CN109300947A/zh
Priority to US16/452,946 priority patent/US10886482B2/en
Application granted granted Critical
Publication of CN109300947B publication Critical patent/CN109300947B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • CCHEMISTRY; METALLURGY
    • C09DYES; PAINTS; POLISHES; NATURAL RESINS; ADHESIVES; COMPOSITIONS NOT OTHERWISE PROVIDED FOR; APPLICATIONS OF MATERIALS NOT OTHERWISE PROVIDED FOR
    • C09JADHESIVES; NON-MECHANICAL ASPECTS OF ADHESIVE PROCESSES IN GENERAL; ADHESIVE PROCESSES NOT PROVIDED FOR ELSEWHERE; USE OF MATERIALS AS ADHESIVES
    • C09J163/00Adhesives based on epoxy resins; Adhesives based on derivatives of epoxy resins
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10KORGANIC ELECTRIC SOLID-STATE DEVICES
    • H10K77/00Constructional details of devices covered by this subclass and not covered by groups H10K10/80, H10K30/80, H10K50/80 or H10K59/80
    • H10K77/10Substrates, e.g. flexible substrates
    • H10K77/111Flexible substrates
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10KORGANIC ELECTRIC SOLID-STATE DEVICES
    • H10K59/00Integrated devices, or assemblies of multiple devices, comprising at least one organic light-emitting element covered by group H10K50/00
    • H10K59/40OLEDs integrated with touch screens
    • CCHEMISTRY; METALLURGY
    • C08ORGANIC MACROMOLECULAR COMPOUNDS; THEIR PREPARATION OR CHEMICAL WORKING-UP; COMPOSITIONS BASED THEREON
    • C08LCOMPOSITIONS OF MACROMOLECULAR COMPOUNDS
    • C08L63/00Compositions of epoxy resins; Compositions of derivatives of epoxy resins
    • GPHYSICS
    • G03PHOTOGRAPHY; CINEMATOGRAPHY; ANALOGOUS TECHNIQUES USING WAVES OTHER THAN OPTICAL WAVES; ELECTROGRAPHY; HOLOGRAPHY
    • G03FPHOTOMECHANICAL PRODUCTION OF TEXTURED OR PATTERNED SURFACES, e.g. FOR PRINTING, FOR PROCESSING OF SEMICONDUCTOR DEVICES; MATERIALS THEREFOR; ORIGINALS THEREFOR; APPARATUS SPECIALLY ADAPTED THEREFOR
    • G03F7/00Photomechanical, e.g. photolithographic, production of textured or patterned surfaces, e.g. printing surfaces; Materials therefor, e.g. comprising photoresists; Apparatus specially adapted therefor
    • G03F7/0002Lithographic processes using patterning methods other than those involving the exposure to radiation, e.g. by stamping
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K1/00Printed circuits
    • H05K1/02Details
    • H05K1/0277Bendability or stretchability details
    • H05K1/028Bending or folding regions of flexible printed circuits
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10KORGANIC ELECTRIC SOLID-STATE DEVICES
    • H10K50/00Organic light-emitting devices
    • H10K50/80Constructional details
    • H10K50/84Passivation; Containers; Encapsulations
    • H10K50/844Encapsulations
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10KORGANIC ELECTRIC SOLID-STATE DEVICES
    • H10K59/00Integrated devices, or assemblies of multiple devices, comprising at least one organic light-emitting element covered by group H10K50/00
    • H10K59/10OLED displays
    • H10K59/12Active-matrix OLED [AMOLED] displays
    • BPERFORMING OPERATIONS; TRANSPORTING
    • B82NANOTECHNOLOGY
    • B82YSPECIFIC USES OR APPLICATIONS OF NANOSTRUCTURES; MEASUREMENT OR ANALYSIS OF NANOSTRUCTURES; MANUFACTURE OR TREATMENT OF NANOSTRUCTURES
    • B82Y10/00Nanotechnology for information processing, storage or transmission, e.g. quantum computing or single electron logic
    • BPERFORMING OPERATIONS; TRANSPORTING
    • B82NANOTECHNOLOGY
    • B82YSPECIFIC USES OR APPLICATIONS OF NANOSTRUCTURES; MEASUREMENT OR ANALYSIS OF NANOSTRUCTURES; MANUFACTURE OR TREATMENT OF NANOSTRUCTURES
    • B82Y20/00Nanooptics, e.g. quantum optics or photonic crystals
    • BPERFORMING OPERATIONS; TRANSPORTING
    • B82NANOTECHNOLOGY
    • B82YSPECIFIC USES OR APPLICATIONS OF NANOSTRUCTURES; MEASUREMENT OR ANALYSIS OF NANOSTRUCTURES; MANUFACTURE OR TREATMENT OF NANOSTRUCTURES
    • B82Y40/00Manufacture or treatment of nanostructures
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices adapted for rectifying, amplifying, oscillating or switching, or capacitors or resistors with at least one potential-jump barrier or surface barrier, e.g. PN junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof  ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/68Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
    • H01L29/76Unipolar devices, e.g. field effect transistors
    • H01L29/772Field effect transistors
    • H01L29/78Field effect transistors with field effect produced by an insulated gate
    • H01L29/7842Field effect transistors with field effect produced by an insulated gate means for exerting mechanical stress on the crystal lattice of the channel region, e.g. using a flexible substrate
    • H01L29/7843Field effect transistors with field effect produced by an insulated gate means for exerting mechanical stress on the crystal lattice of the channel region, e.g. using a flexible substrate the means being an applied insulating layer
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L33/00Semiconductor devices with at least one potential-jump barrier or surface barrier specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof
    • H01L33/02Semiconductor devices with at least one potential-jump barrier or surface barrier specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof characterised by the semiconductor bodies
    • H01L33/12Semiconductor devices with at least one potential-jump barrier or surface barrier specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof characterised by the semiconductor bodies with a stress relaxation structure, e.g. buffer layer
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K2201/00Indexing scheme relating to printed circuits covered by H05K1/00
    • H05K2201/10Details of components or other objects attached to or integrated in a printed circuit board
    • H05K2201/10007Types of components
    • H05K2201/10128Display
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10KORGANIC ELECTRIC SOLID-STATE DEVICES
    • H10K2102/00Constructional details relating to the organic devices covered by this subclass
    • H10K2102/301Details of OLEDs
    • H10K2102/311Flexible OLED
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10KORGANIC ELECTRIC SOLID-STATE DEVICES
    • H10K59/00Integrated devices, or assemblies of multiple devices, comprising at least one organic light-emitting element covered by group H10K50/00
    • H10K59/80Constructional details
    • H10K59/87Passivation; Containers; Encapsulations
    • H10K59/873Encapsulations
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10KORGANIC ELECTRIC SOLID-STATE DEVICES
    • H10K71/00Manufacture or treatment specially adapted for the organic devices covered by this subclass
    • H10K71/851Division of substrate
    • YGENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
    • Y02TECHNOLOGIES OR APPLICATIONS FOR MITIGATION OR ADAPTATION AGAINST CLIMATE CHANGE
    • Y02EREDUCTION OF GREENHOUSE GAS [GHG] EMISSIONS, RELATED TO ENERGY GENERATION, TRANSMISSION OR DISTRIBUTION
    • Y02E10/00Energy generation through renewable energy sources
    • Y02E10/50Photovoltaic [PV] energy
    • Y02E10/549Organic PV cells
    • YGENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
    • Y02TECHNOLOGIES OR APPLICATIONS FOR MITIGATION OR ADAPTATION AGAINST CLIMATE CHANGE
    • Y02PCLIMATE CHANGE MITIGATION TECHNOLOGIES IN THE PRODUCTION OR PROCESSING OF GOODS
    • Y02P70/00Climate change mitigation technologies in the production process for final industrial or consumer products
    • Y02P70/50Manufacturing or production processes characterised by the final manufactured product

Landscapes

  • Chemical & Material Sciences (AREA)
  • Organic Chemistry (AREA)
  • Physics & Mathematics (AREA)
  • Health & Medical Sciences (AREA)
  • Chemical Kinetics & Catalysis (AREA)
  • Medicinal Chemistry (AREA)
  • Polymers & Plastics (AREA)
  • General Physics & Mathematics (AREA)
  • Engineering & Computer Science (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Optics & Photonics (AREA)
  • Electroluminescent Light Sources (AREA)

Abstract

本发明提供了一种柔性显示基板及其制造方法、显示装置,该柔性显示基板包括:柔性的衬底基板;形成于衬底基板上的第一金属层;覆盖于第一金属层上的绝缘层,绝缘层上开设过孔;设置于绝缘层上的第二金属层;过孔包括第一端和第二端、及内侧壁;其中,在过孔的内侧壁及过孔的第一端的开口边缘区域覆盖有应力缓冲层,第二金属层覆盖于应力缓冲层上,并通过第二端的开口与第一金属层进行电连接。本发明通过在上、下两层金属层之间的绝缘层上设置过孔,并在过孔的内侧壁及过孔的开口边缘区域覆盖一层应力缓冲层,将上层金属层覆盖于该应力缓冲层,通过过孔与下层金属层电连接,有效的阻挡绝缘层应力集中的裂纹发展至金属层,改善弯折良率。

Description

柔性显示基板及其制造方法、显示装置
技术领域
本发明涉及显示技术领域,尤其涉及一种柔性显示基板及其制造方法、显示装置。
背景技术
在追求显示产品更薄的整机结构时,OLED(Organic Light-Emitting Diode,有机发光二极管)等柔性可弯折显示产品越来越多的进入市场。目前的柔性可弯折显示产品中,在金属层之间存在绝缘层(通常为无机绝缘层),通过绝缘层上的过孔来实现上下两层金属之间的电连接。金属层与绝缘层之间的这种叠构搭配,在弯折时,绝缘层断裂时,应力集中的裂纹会传递至金属层,而直接导致金属层的断裂,进而使显示产品造成不良产生。
发明内容
本发明的目的在于提供一种柔性显示基板及其制造方法、显示装置,能够改善现有技术中绝缘层弯折断裂时应力传递至金属层,而导致产品不良的问题。
本发明所提供的技术方案如下:
一方面,本发明实施例提供一种柔性显示基板,包括:
柔性的衬底基板;
形成于所述衬底基板之上的第一金属层;
覆盖于所述第一金属层之上的绝缘层,所述绝缘层上开设过孔;
设置于所述绝缘层之上的第二金属层;
所述过孔包括相对的第一端和第二端、及位于所述第一端和所述第二端之间的内侧壁,所述第二端位于所述绝缘层的靠近所述第一金属层的一侧面上,且所述第二端的开口暴露所述第一金属层,所述第一端位于所述绝缘层的靠近所述第二金属层的一侧面上;
其中,在所述过孔的内侧壁及所述过孔的第一端的开口边缘区域覆盖有应力缓冲层,所述第二金属层覆盖于所述应力缓冲层上,并通过所述第二端的开口与所述第一金属层进行电连接。
进一步的,所述应力缓冲层为采用树脂材料制成的树脂层。
进一步的,所述树脂层所采用的树脂材料包括聚甲基丙烯酸甲酯、丙烯酸酯、乙烯基醚和环氧树脂中的一种或多种。
进一步的,所述应力缓冲层的厚度为纳米级别。
进一步的,所述应力缓冲层的厚度为5~10nm。
进一步的,所述应力缓冲层为采用纳米压印方式在所述过孔的内侧壁及所述过孔的第一端的开口边缘区域所形成的纳米压印缓冲层。
进一步的,所述应力缓冲层在所述过孔的内侧壁及所述过孔的第一端的开口边缘区域处的层厚相同。
进一步的,所述柔性显示基板为形成有驱动电路层和OLED显示器件的OLED显示基板。
进一步的,所述柔性显示基板为触控显示基板,其包括:形成有驱动电路层和OLED显示器件的OLED显示基板;及,设置于所述OLED显示基板上的触控功能层。另一方面,本发明实施例提供一种显示装置,包括如上所述的柔性显示基板。
另一方面,本发明实施例提供一种柔性显示基板的制造方法,所述方法包括:
提供一柔性的衬底基板;
在所述衬底基板上形成第一金属层;
在所述第一金属层上覆盖绝缘层,并在所述绝缘层上开设过孔,所述过孔包括相对的第一端和第二端、及位于所述第一端和所述第二端之间的内侧壁,所述第二端位于所述绝缘层的靠近所述第一金属层的一侧面上,且所述第二端的开口暴露所述第一金属层,所述第一端位于所述绝缘层的靠近所述第二金属层的一侧面上;
在所述过孔的内侧壁及所述过孔的第一端的开口边缘区域形成应力缓冲层;
在所述应力缓冲层及所述绝缘层上覆盖第二金属层,其中所述第二金属层通过所述第二端的开口与所述第一金属层进行电连接。
进一步的,所述在所述过孔的内侧壁及所述过孔的第一端的开口边缘区域形成应力缓冲层,具体包括:
采用纳米压印方式在所述过孔的内侧壁及所述过孔的第一端的开口边缘区域形成应力缓冲层。
进一步的,所述采用纳米压印方式在所述过孔的内侧壁及所述过孔的第一端的开口边缘区域形成应力缓冲层,具体包括:
在所述绝缘层上涂覆一层压印胶;
采用纳米压印方式,使所述压印胶中所述过孔的内侧壁及所述过孔的第一端的开口边缘区域的胶层厚度大于所述压印胶中除所述过孔的内侧壁及所述过孔的第一端的开口边缘区域之外的其他区域的胶层厚度;
采用灰化方式,去除所述压印胶中除所述过孔的内侧壁及所述过孔的第一端的开口边缘区域之外的其他区域的压印胶,以形成所述应力缓冲层。
进一步的,所述压印胶所采用的树脂材料包括聚甲基丙烯酸甲酯、丙烯酸酯、乙烯基醚和环氧树脂中的一种或多种。
本发明所带来的有益效果如下:
上述方案,通过在上、下两层金属层之间的绝缘层上设置过孔,并在过孔的内侧壁及过孔的开口边缘区域覆盖一层应力缓冲层,将上层金属层覆盖于该应力缓冲层上,通过过孔与下层金属层电连接,这样,显示基板进行弯折时,由于应力缓冲层的存在,可以有效的阻挡绝缘层应力集中的裂纹发展至金属层,且应力缓冲层可以进行应力释放,改善弯折良率。
附图说明
图1表示本发明实施例提供的柔性显示基板的结构示意图;
图2表示本发明实施例提供的方法中衬底基板上制作第一绝缘层步骤构示意图;
图3表示在图2步骤之后涂覆一层压印胶步骤示意图;
图4表示在图3步骤之后纳米压印技术步骤示意图;
图5表示在图4步骤之后灰化工艺步骤示意图;
图6表示本发明所提供的柔性显示基板的第一种实施例的结构示意图;
图7表示本发明所提供的柔性显示基板的第二种实施例的结构示意图。
具体实施方式
为使本发明实施例的目的、技术方案和优点更加清楚,下面将结合本发明实施例的附图,对本发明实施例的技术方案进行清楚、完整地描述。显然,所描述的实施例是本发明的一部分实施例,而不是全部的实施例。基于所描述的本发明的实施例,本领域普通技术人员所获得的所有其他实施例,都属于本发明保护的范围。
针对现有技术中显示基板在进行弯折时,上、下金属层之间的绝缘层易发生断裂,而导致应力集中的裂纹传递至金属层,从而使金属层断裂,造成显示产品产生不良的问题,本发明实施例中提供了一种柔性显示基板及其制造方法、显示装置,能够改善现有技术中绝缘层弯折断裂时应力传递至金属层而导致的产品不良问题。
如图1所示,本发明实施例所提供的柔性显示基板包括:
柔性的衬底基板100;
形成于所述衬底基板100之上的第一金属层200;
覆盖于所述第一金属层200之上的绝缘层300,所述绝缘层300上开设过孔400;
设置于所述绝缘层300之上的第二金属层500;
所述过孔400包括相对的第一端和第二端、及位于所述第一端和所述第二端之间的内侧壁,所述第二端位于所述绝缘层300的靠近所述第一金属层200的一侧面上,且所述第二端的开口暴露所述第一金属层200,所述第一端位于所述绝缘层300的靠近所述第二金属层500的一侧面上;
其中,在所述过孔400的内侧壁及所述过孔400的第一端的开口边缘区域覆盖有应力缓冲层600,所述第二金属层500覆盖于所述应力缓冲层600上,并通过所述第二端的开口与所述第一金属层200进行电连接。
上述方案,通过在上、下两层金属层之间的绝缘层300上设置过孔400,并在过孔400的内侧壁及过孔400的开口边缘区域覆盖一层应力缓冲层600,将上层金属层(即第二金属层500)覆盖于该应力缓冲层600上,通过过孔400与下层金属层(即第一金属层200)电连接,这样,显示基板进行弯折时,由于应力缓冲层600的存在,可以有效的阻挡绝缘层300应力集中的裂纹发展至金属层,且应力缓冲层600可以进行应力释放,改善弯折良率。
需要说明的是,本发明实施例中所提供的柔性显示基板,其可以是指,形成有驱动电路层和OLED显示器件的OLED显示基板(即,BP板),还可以是包括BP板和触控功能层在内的触控显示基板;所述第一金属层200和所述第二金属层500可以是指,在所述柔性显示基板上分层设置而需要通过绝缘层300上的过孔400来进行电连接的任意两层金属层,例如,所述第一金属层200可以是电极金属层,所述第二金属层500可以是信号线金属层等。
还需要说明的是,在上述方案中,所述绝缘层300所指的是,所述第一金属层200和所述第二金属层500之间的所有膜层,例如,所述绝缘层300可以仅包括层间介质层,所述绝缘层300还可以包括除层间介质层之外的其他膜层;并且,本发明所提供的柔性显示基板中,所述应力缓冲层600尤其是适用于设置于无机绝缘层上,以防止柔性显示基板弯折时无机绝缘层断裂应力向金属层传递。
此外,在本发明所提供的实施例中,所述应力缓冲层600可选用采用树脂材料制成的树脂层。采用上述方案,所述应力缓冲层600采用树脂材料制成,其具有一定弹性,具备应力缓冲、释放作用,从而可有效的阻挡绝缘层300的应力集中裂纹向覆盖于该应力缓冲层600上的上层金属层(即第二金属层500)传递。应当理解的是,在实际应用中,所述应力缓冲层600还可以选用其他材料制成,只要能够使得应力缓冲层600具有一定的应力缓冲、释放作用的材料均可。
可选的,所述树脂层所采用的树脂材料包括聚甲基丙烯酸甲酯、丙烯酸酯、乙烯基醚和环氧树脂中的一种或多种。当然可以理解的是,以上仅是示例性的给出了所述树脂层所采用的树脂材料,在实际应用中,对于所述树脂层的材料不以此为限。
此外,在本发明所提供的实施例中,优选的,所述应力缓冲层600的厚度为纳米级别。这样,可使得所述绝缘层300的过孔400内侧壁及第二端开口边缘区域存在一层薄薄的应力缓冲层600,且精度控制在纳米级别,起到应力缓冲、释放作用同时,不会对显示基板整体厚度造成影响。并且,优选的,所述应力缓冲层600的厚度为5~10nm。当然可以理解的是,并不以此限定本发明实施例的显示基板。
此外,在本发明实施例所提供的柔性显示基板中,所述应力缓冲层600为采用纳米压印方式在所述过孔400的内侧壁及所述过孔的第一端的开口边缘区域所形成的纳米压印缓冲层。
采用上述方案,所述应力缓冲层为采用纳米压印工艺所形成的纳米压印缓冲层,由于纳米压印工艺可通过纳米压印模板来进行压印形成,这样,可以使得过孔的内侧壁及第二端的开口边缘区域存在一层薄薄的应力缓冲层,精度控制在纳米级别,比较容易控制层厚精度,例如,控制应力缓冲层的整体层厚或者控制应力缓冲层的局部层厚,并且,对于应力缓冲层的形状精度也更容易控制。
应当理解的是,在实际应用中,所述应力缓冲层也可以是利用其他工艺方式来形成的,例如,通过光刻工艺等来形成,但是光刻工艺来形成应力缓冲层,工艺难度相较于纳米压印工艺,制程复杂,且精度不易控制。
此外,在本发明实施例所提供的柔性显示基板中,所述应力缓冲层600在所述过孔400的内侧壁及所述过孔400的第一端的开口边缘区域处的层厚相同。
采用上述方案,所述应力缓冲层600在所述过孔400的内侧壁及所述过孔400的第一端的开口边缘区域处的层厚相同,也就是说,所述应力缓冲层600的层厚均一,处处相等,这样,所述应力缓冲层600在覆盖于所述过孔400上之后,其所形成的形状与所述过孔400的形状会保持一致,更有利于第二金属层500的制作,例如,现有技术中通常在过孔的内侧壁会制作一定的坡度,若所述应力缓冲层的层厚处处相等,则该应力缓冲层在对应该过孔的内侧壁的部分也会形成一定的坡度,这样,对于第二金属层的制作工艺来说,会更有利于第二金属层500制作于该应力缓冲层600上。
当然可以理解的是,在实际应用中,还可以是,所述应力缓冲层600在过孔的内侧壁及所述过孔的第一端的开口边缘区域处的层厚根据实际产品结构进行调整,例如,还可以是,所述应力缓冲层600在所述过孔的内侧壁处的层厚小于所述应力缓冲层600在所述过孔的第一端的开口边缘区域处的层厚,这样,所述过孔的尺寸很小时,其内侧壁上所覆盖的应力缓冲层的层厚可以适应性减小;或者,所述应力缓冲层600在所述过孔的内侧壁处从所述过孔的第一端向所述过孔的第二端,层厚逐渐变小或者层厚逐渐变大,以根据实际需求来调整所述应力缓冲层600在所述过孔的内侧壁处的坡度角,使得更有利于第二金属层500的制作。
此外,本发明实施例中所提供的柔性显示基板,其可以是,形成有驱动电路层和OLED显示器件的OLED显示基板(即,BP板),还可以是包括BP板及设置于所述BP板上的触控功能层在内的触控显示基板。
以下说明本发明所提供的柔性显示基板的示例性的实施例。
如图6所示,在第一种实施例中,所述柔性显示基板为BP板,包括:
柔性的衬底基板100;
形成于所述衬底基板100上的第一金属层200”;
覆盖于所述第一金属层200”上的第一无机绝缘层301,所述第一无机绝缘层301上开设第一过孔401,所述第一过孔401包括相对的第一端和第二端、及位于所述第一端和所述第二端之间的内侧壁,所述第二端位于所述第一无机绝缘层301的靠近所述第一金属层200”的一侧面上,且所述第二端的开口暴露所述第一金属层200”,所述第一端位于所述第一无机绝缘层301的远离所述第一金属层200”的一侧面上;
覆盖在所述第一过孔401的内侧壁及所述第一过孔401的第一端的开口边缘区域处的第一应力缓冲层601;
覆盖于所述第一应力缓冲层601上的所述第二金属层500”,通过所述第二端的开口与所述第一金属层200”进行电连接。
需要说明的是,上述实施例中,所述BP板中包括了衬底基板100,所述第一金属层200”和所述第二金属层500”为在BP板制作过程中的驱动电路层或OLED显示器件的金属膜层,例如,SD金属层(源、漏极金属层)和驱动电极层等;其中,为了便于理解,在本实施例中,所述绝缘层300采用所述第一无机绝缘层301来进行表示,所述过孔400采用第一过孔401来进行表示,所述应力缓冲层600采用第一应力缓冲层601来表示。
如图7所示,第二种实施例中,所述柔性显示基板为触控显示基板,包括:
形成有驱动电路层和OLED显示器件的OLED显示基板(BP板);
设置于所述BP板上的第二无机绝缘层102;
设置于所述第二无机绝缘层102上的第一金属层200’;
覆盖于所述第一金属层200’上的第三无机绝缘层302,所述第三无机绝缘层302上开设第二过孔402,所述第二过孔402包括相对的第一端和第二端、及位于所述第一端和所述第二端之间的内侧壁,所述第二端位于所述第三无机绝缘层302的靠近所述第一金属层200’的一侧面上,且所述第二端的开口暴露所述第一金属层200’,所述第一端位于所述第三无机绝缘层302的远离所述第一金属层200’的一侧面上;
覆盖在所述第二过孔402的内侧壁及所述第二过孔402的第一端的开口边缘区域处的第二应力缓冲层602;
覆盖于所述第二应力缓冲层602上的所述第二金属层500’,通过所述第二过孔402的第二端的开口与所述第一金属层200’进行电连接。
需要说明的是,上述实施例中,所述第一金属层200’和所述第二金属层500’为BP板蒸镀封装之后,后续制作在BP板上的实现触控功能的MLOC(Multi-layers on cell,多层膜层)结构,例如,本实施例中的所述第一金属层和所述第二金属层可以为第二电容电极层和信号线层等;其中,为了便于理解,在本实施例中,所述绝缘层300采用所述第三无机绝缘层302来进行表示,所述过孔400采用第二过孔402来进行表示,所述应力缓冲层600采用第二应力缓冲层602来表示。
另外,应当理解的是,本实施例中的第一金属层与第一种实施例中的第一金属层所指代的并非是同一金属层,且本实施例中的第二金属层与第一种实施例中的第二金属层所指代的并非是同一金属层,为了便于理解,两实施例中附图中第一金属层和第二金属层分别采用了不同标号来表示。
此外,在本实施例中的所述触控显示基板中,所述BP板可以选用第一种实施例中的BP板,也可以选用其他结构的BP板。
此外,本发明实施例提供的柔性显示基板可为各种类型的柔性基板,例如:OLED显示基板,还可以是其他类型的柔性显示基板,例如,AMOLED显示基板及QLED(Quantum DotLight Emitting Diodes,量子点发光二极管)显示基板等。
此外,本发明实施例中还提供了一种显示装置,包括本发明实施例所提供的柔性显示基板。
此外,本发明实施例还提供了一种柔性显示基板的制造方法,该方法可以应用于制造本发明实施例所提供的柔性显示基板;所述方法包括以下步骤:
步骤S1、提供一柔性的衬底基板100;
步骤S2、在所述衬底基板100上形成第一金属层200;
步骤S3、在所述第一金属层200上覆盖绝缘层300,并在所述绝缘层300上开设过孔400,所述过孔400包括相对的第一端和第二端、及位于所述第一端和所述第二端之间的内侧壁,所述第二端位于所述绝缘层300的靠近所述第一金属层200的一侧面上,且所述第二端的开口暴露所述第一金属层200,所述第一端位于所述绝缘层300的靠近所述第二金属层500的一侧面上;
步骤S4、在所述过孔400的内侧壁及所述过孔400的第一端的开口边缘区域形成应力缓冲层600;
步骤S5、在所述应力缓冲层600及所述绝缘层300上覆盖第二金属层500,其中所述第二金属层500通过所述第二端的开口与所述第一金属层200进行电连接。
上述方案中,通过在上、下两层金属层之间的绝缘层300上设置过孔400,并在过孔400的内侧壁及过孔400的开口边缘区域覆盖一层应力缓冲层600,将上层金属层(第二金属层500)覆盖于该应力缓冲层600上,通过过孔400与下层金属层(第一金属层200)电连接,这样,柔性显示基板进行弯折时,由于应力缓冲层600的存在,可以有效的阻挡绝缘层300应力集中的裂纹发展至金属层,且应力缓冲层600可以进行应力释放,改善弯折良率。
需要说明的是,本发明实施例中所提供的柔性显示基板,其可以是指,形成有驱动电路层和OLED显示器件的OLED显示基板(即,BP板),还可以是包括BP板和触控功能层在内的触控显示基板;所述第一金属层200和所述第二金属层500可以是指,在所述柔性显示基板上分层设置而需要通过绝缘层300上的过孔400来进行电连接的任意两层金属层,例如,所述第一金属层200可以是电极金属层,所述第二金属层500可以是信号线金属层等。
还需要说明的是,在上述方案中,所述绝缘层300所指的是,所述第一金属层200和所述第二金属层500之间的所有膜层,例如,所述绝缘层300可以仅包括层间介质层,所述绝缘层300还可以包括除层间介质层之外的其他膜层;并且,本发明所提供的显示基板中,该显示基板尤其是可以为柔性显示基板,且所述应力缓冲层600尤其是适用于设置于无机绝缘层300上,以防止柔性显示基板弯折时无机绝缘层300断裂应力向金属层传递。
在本发明所提供的方法中,可选的,上述步骤S4具体包括:
采用纳米压印方式在所述过孔400的内侧壁及所述过孔400的第一端的开口边缘区域形成应力缓冲层600。
上述方案中,可采用纳米压印工艺来制作得到所述应力缓冲层600,所述应力缓冲层600的厚度为纳米级别。这样,可使得所述绝缘层300的过孔400内侧壁及第二端开口边缘区域存在一层薄薄的应力缓冲层600,且精度控制在纳米级别,起到应力缓冲、释放作用同时,不会对柔性显示基板整体厚度造成影响。并且,优选的,所述应力缓冲层600的厚度为5~10nm。
可选的,所述采用纳米压印方式在所述过孔400的内侧壁及所述过孔400的第一端的开口边缘区域形成应力缓冲层600,具体包括:
步骤S41、在所述绝缘层300上涂覆一层压印胶;
步骤S42、采用纳米压印方式,使所述压印胶中所述过孔400的内侧壁及所述过孔400的第一端的开口边缘区域的胶层厚度大于所述压印胶中除所述过孔400的内侧壁及所述过孔400的第一端的开口边缘区域之外的其他区域的胶层厚度;
步骤S43、采用灰化方式,去除所述压印胶中除所述过孔400的内侧壁及所述过孔400的第一端的开口边缘区域之外的其他区域的压印胶,以形成所述应力缓冲层600。
采用上述方案,在制作所述柔性显示基板时,首先,在所述衬底基板100上制作第一金属层200;然后,在所述第一金属层200上覆盖绝缘层300,并通过曝光显影挖孔刻蚀工艺等方式在所述绝缘层300上制作过孔400;然后,在所述绝缘层300上涂覆一层压印胶;然后,利用纳米压印技术(精度优选为5~10nm),使得所述压印胶中后续需要留压印胶的区域的胶层厚度(即,所述过孔400的内侧壁及所述过孔400的第一端的开口边缘区域)大于后续不需要留压印胶的区域(即,所述压印胶中除所述过孔400的内侧壁及所述过孔400的第一端的开口边缘区域之外的其他区域)的胶层厚度,也就是说,过孔400的内侧壁和过孔400的第一端的开口边缘区域压印胶比较厚,而后续不需要留下压印胶的地方(例如,过孔400的底部、过孔400的第二端的开口周边区域旁边的其他区域等),把压印胶控制的胶层很薄;然后,进行灰化(Ashing)工艺,去除不需要留下压印胶的区域的压印胶,以保留所述过孔400的内侧壁及第一端的开口边缘区域处的压印胶,而形成应力缓冲层600;然后,进行后续第二金属层500的制作。
需要说明的是,在上述步骤S42和步骤S43中,由于纳米压印技术采用纳米压印模板来进行压印,若纳米压印模板与压印胶下面的绝缘层300直接接触,可能会损坏纳米压印模板,因此,不能将压印胶中后续不需要留压印胶的区域的胶层直接通过压印模板去除掉,需要在压印时保留下薄薄的一层,后续再采用灰化工艺将压印胶整体减薄,由于后续不需要留压印胶的区域的胶层厚度小于后续需要保留压印胶的区域的胶层厚度,因此,可以利用灰化工艺整体减薄压印胶,即可去除掉后续不需要留压印胶的区域的胶层,而最终形成所述应力缓冲层600。
此外,在上述方案中,所述压印胶最终形成所述应力缓冲层600,其可选用树脂材料制作,例如,聚甲基丙烯酸甲酯、丙烯酸酯、乙烯基醚和环氧树脂中的一种或多种。当然可以理解的是,以上仅是示例性的给出了所述压印胶所采用的树脂材料,在实际应用中,对于所述压印胶的材料不以此为限。
为了更详细的说明本发明,以下就对本发明第一种实施例中所提供的柔性显示基板和第二种实施例中所提供的柔性显示基板的制造方法进行详细说明。
首先,来说明第一种实施例中提供的柔性显示基板的具体制造方法。
该柔性显示基板为BP板,在进行制造时:
首先,将BP板按照正常工艺制作至ILD(层间绝缘层300)上具有过孔400的阶段,即,如图2所示,在衬底基板100上形成第一金属层200”和第一无机绝缘层301,在所述第一无机绝缘层301上开设第一过孔401;
然后,如图3所示,在第一无机绝缘层301上涂覆一层压印胶610;
然后,如图4所示,采用纳米压印技术,利用纳米压印模板,使得所述压印胶610中后续需要留压印胶的区域的胶层厚度(即,所述第一过孔401的内侧壁及所述第一过孔401的第一端的开口边缘区域)大于后续不需要留压印胶的区域(即,所述压印胶中除所述第一过孔401的内侧壁及所述第一过孔401的第一端的开口边缘区域之外的其他区域)的胶层厚度,也就是说,第一过孔401的内侧壁和第一过孔401的第一端的开口边缘区域压印胶比较厚,而后续不需要留下压印胶的地方(例如,第一过孔401的底部、第一过孔401的第二端的开口周边区域旁边的其他区域等),把压印胶控制的胶层很薄;
然后,如图5所示,利用灰化(Ashing)工艺,去除不需要留下压印胶610的区域的压印胶,以保留所述第一过孔401的内侧壁及第一端的开口边缘区域处的压印胶,而形成第一应力缓冲层601;
然后,如图6所示,进行后续第二金属层500”(如SD金属层)的制作。
其次,来说明第二种实施例中提供的柔性显示基板的具体制造方法。
所述柔性显示基板为触控显示基板,其是BP板蒸镀封装完成之后,进行触控显示基板上的实现触控功能的MLOC(Multi-layers on cell,多层膜层)结构的工艺制作:
首先,形成BP板上进行第二无机绝缘层102;
然后,在所述第二无机绝缘层102上形成第一金属层200;
然后,在所述第一金属层200上覆盖第三无机绝缘层302,并利用刻蚀工艺在所述第三无机绝缘层302上形成第二过孔402;
然后,采用纳米压印技术,利用纳米压印模板,使得所述压印胶610中后续需要留压印胶的区域的胶层厚度(即,所述第二过孔402的内侧壁及所述第二过孔402的第一端的开口边缘区域)大于后续不需要留压印胶的区域(即,所述压印胶中除所述第二过孔402的内侧壁及所述第二过孔402的第一端的开口边缘区域之外的其他区域)的胶层厚度,也就是说,第二过孔402的内侧壁和第二过孔402的第一端的开口边缘区域压印胶比较厚,而后续不需要留下压印胶的地方(例如,第二过孔402的底部、第二过孔402的第二端的开口周边区域旁边的其他区域等),把压印胶控制的胶层很薄;
然后,利用灰化(Ashing)工艺,去除不需要留下压印胶的区域的压印胶,以保留所述第二过孔402的内侧壁及第一端的开口边缘区域处的压印胶,而形成应力缓冲层600;
然后,进行后续第二金属层500(如SD金属层)的制作。
以上所述仅是本发明的优选实施方式,应当指出,对于本技术领域的普通技术人员来说,在不脱离本发明技术原理的前提下,还可以做出若干改进和替换,这些改进和替换也应视为本发明的保护范围。

Claims (10)

1.一种柔性显示基板,包括:
柔性的衬底基板;
形成于所述衬底基板之上的第一金属层;
覆盖于所述第一金属层之上的绝缘层,所述绝缘层上开设过孔;
设置于所述绝缘层之上的第二金属层;
其特征在于,
所述过孔包括相对的第一端和第二端、及位于所述第一端和所述第二端之间的内侧壁,所述第二端位于所述绝缘层的靠近所述第一金属层的一侧面上,且所述第二端的开口暴露所述第一金属层,所述第一端位于所述绝缘层的靠近所述第二金属层的一侧面上;
其中,在所述过孔的内侧壁及所述过孔的第一端的开口边缘区域覆盖有应力缓冲层,所述第二金属层覆盖于所述应力缓冲层上,并通过所述第二端的开口与所述第一金属层进行电连接;
所述应力缓冲层的厚度为纳米级别,所述应力缓冲层的厚度大于或等于5nm,小于10nm;
所述应力缓冲层为采用纳米压印方式在所述过孔的内侧壁及所述过孔的第一端的开口边缘区域所形成的纳米压印缓冲层。
2.根据权利要求1所述的柔性显示基板,其特征在于,
所述应力缓冲层为采用树脂材料制成的树脂层。
3.根据权利要求2所述的柔性显示基板,其特征在于,
所述树脂层所采用的树脂材料包括聚甲基丙烯酸甲酯、丙烯酸酯、乙烯基醚和环氧树脂中的一种或多种。
4.根据权利要求1所述的柔性显示基板,其特征在于,
所述应力缓冲层在所述过孔的内侧壁及所述过孔的第一端的开口边缘区域处的层厚相同。
5.根据权利要求1所述的柔性显示基板,其特征在于,所述柔性显示基板为形成有驱动电路层和OLED显示器件的OLED显示基板。
6.根据权利要求1所述的柔性显示基板,其特征在于,
所述柔性显示基板为触控显示基板,其包括:形成有驱动电路层和OLED显示器件的OLED显示基板;及,设置于所述OLED显示基板上的触控功能层。
7.一种显示装置,其特征在于,包括如权利要求1至6任一项所述的柔性显示基板。
8.一种柔性显示基板的制造方法,其特征在于,所述方法包括:
提供一柔性的衬底基板;
在所述衬底基板上形成第一金属层;
在所述第一金属层上覆盖绝缘层,并在所述绝缘层上开设过孔,所述过孔包括相对的第一端和第二端、及位于所述第一端和所述第二端之间的内侧壁,所述第二端位于所述绝缘层的靠近所述第一金属层的一侧面上,且所述第二端的开口暴露所述第一金属层,所述第一端位于所述绝缘层的靠近第二金属层的一侧面上;
在所述过孔的内侧壁及所述过孔的第一端的开口边缘区域形成应力缓冲层,所述应力缓冲层的厚度为纳米级别;
在所述应力缓冲层及所述绝缘层上覆盖第二金属层,其中所述第二金属层通过所述第二端的开口与所述第一金属层进行电连接;
所述在所述过孔的内侧壁及所述过孔的第一端的开口边缘区域形成应力缓冲层,具体包括:
采用纳米压印方式在所述过孔的内侧壁及所述过孔的第一端的开口边缘区域形成应力缓冲层。
9.根据权利要求8所述的方法,其特征在于,所述采用纳米压印方式在所述过孔的内侧壁及所述过孔的第一端的开口边缘区域形成应力缓冲层,具体包括:
在所述绝缘层上涂覆一层压印胶;
采用纳米压印方式,使所述压印胶中所述过孔的内侧壁及所述过孔的第一端的开口边缘区域的胶层厚度大于所述压印胶中除所述过孔的内侧壁及所述过孔的第一端的开口边缘区域之外的其他区域的胶层厚度;
采用灰化方式,去除所述压印胶中除所述过孔的内侧壁及所述过孔的第一端的开口边缘区域之外的其他区域的压印胶,以形成所述应力缓冲层。
10.根据权利要求9所述的方法,其特征在于,
所述压印胶所采用的树脂材料包括聚甲基丙烯酸甲酯、丙烯酸酯、乙烯基醚和环氧树脂中的一种或多种。
CN201811142468.9A 2018-09-28 2018-09-28 柔性显示基板及其制造方法、显示装置 Active CN109300947B (zh)

Priority Applications (2)

Application Number Priority Date Filing Date Title
CN201811142468.9A CN109300947B (zh) 2018-09-28 2018-09-28 柔性显示基板及其制造方法、显示装置
US16/452,946 US10886482B2 (en) 2018-09-28 2019-06-26 Display device having stress buffer layered vias

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201811142468.9A CN109300947B (zh) 2018-09-28 2018-09-28 柔性显示基板及其制造方法、显示装置

Publications (2)

Publication Number Publication Date
CN109300947A CN109300947A (zh) 2019-02-01
CN109300947B true CN109300947B (zh) 2021-09-07

Family

ID=65164893

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201811142468.9A Active CN109300947B (zh) 2018-09-28 2018-09-28 柔性显示基板及其制造方法、显示装置

Country Status (2)

Country Link
US (1) US10886482B2 (zh)
CN (1) CN109300947B (zh)

Families Citing this family (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN109860143B (zh) * 2019-02-27 2022-01-14 京东方科技集团股份有限公司 阵列基板、显示装置及制备方法、拼接显示装置
CN110597409B (zh) * 2019-08-12 2020-10-16 武汉华星光电半导体显示技术有限公司 触控结构、触控显示面板以及触控显示装置
CN111341822B (zh) * 2020-03-16 2023-04-18 合肥鑫晟光电科技有限公司 显示基板及其制备方法、显示面板和显示装置
CN111540757B (zh) * 2020-05-07 2024-03-05 武汉华星光电技术有限公司 显示面板及其制备方法、显示装置
CN115735185A (zh) * 2021-03-31 2023-03-03 京东方科技集团股份有限公司 触控基板及显示装置
CN113906571B (zh) * 2021-08-11 2023-03-28 英诺赛科(苏州)半导体有限公司 半导体器件及其制造方法
CN113809102A (zh) * 2021-11-03 2021-12-17 合肥维信诺科技有限公司 阵列基板、阵列基板的制作方法、显示面板及显示装置
CN114156396B (zh) * 2021-11-29 2024-04-16 合肥京东方瑞晟科技有限公司 显示背板、显示背板的制造方法和显示装置
CN114201074A (zh) * 2021-12-13 2022-03-18 深圳市华星光电半导体显示技术有限公司 触控显示面板及触控显示装置

Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN106531692A (zh) * 2016-12-01 2017-03-22 京东方科技集团股份有限公司 阵列基板的制备方法、阵列基板及显示装置
CN106571382A (zh) * 2015-10-08 2017-04-19 三星显示有限公司 有机发光二极管显示器

Family Cites Families (25)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP3409542B2 (ja) * 1995-11-21 2003-05-26 ソニー株式会社 半導体装置の製造方法
US5672543A (en) * 1996-04-29 1997-09-30 Taiwan Semiconductor Manufacturing Company, Ltd. Volcano defect-free tungsten plug
JP2002009152A (ja) * 2000-06-21 2002-01-11 Nec Corp 半導体装置及びその製造方法
KR100519801B1 (ko) * 2004-04-26 2005-10-10 삼성전자주식회사 스트레스 완충 스페이서에 의해 둘러싸여진 노드 콘택플러그를 갖는 반도체소자들 및 그 제조방법들
US7651906B2 (en) * 2005-06-20 2010-01-26 Samsung Electronics Co., Ltd. Integrated circuit devices having a stress buffer spacer and methods of fabricating the same
US7402515B2 (en) * 2005-06-28 2008-07-22 Intel Corporation Method of forming through-silicon vias with stress buffer collars and resulting devices
US7576364B2 (en) * 2007-02-15 2009-08-18 Chi Mei Optoelectronics Corp. Display device and method of manufacturing the same
KR100929464B1 (ko) * 2007-12-21 2009-12-02 주식회사 동부하이텍 반도체칩, 이의 제조 방법 및 반도체칩 적층 패키지
DE102009035437B4 (de) * 2009-07-31 2012-09-27 Globalfoundries Dresden Module One Llc & Co. Kg Halbleiterbauelement mit einem Verspannungspuffermaterial, das über einem Metallisierungssystem mit kleinem ε gebildet ist
US8354750B2 (en) * 2010-02-01 2013-01-15 Taiwan Semiconductor Manufacturing Company, Ltd. Stress buffer structures in a mounting structure of a semiconductor device
US20110204517A1 (en) * 2010-02-23 2011-08-25 Qualcomm Incorporated Semiconductor Device with Vias Having More Than One Material
US8803316B2 (en) * 2011-12-06 2014-08-12 Taiwan Semiconductor Manufacturing Company, Ltd. TSV structures and methods for forming the same
JP5809596B2 (ja) * 2012-05-07 2015-11-11 住友電気工業株式会社 半導体装置およびその製造方法
US9159699B2 (en) * 2012-11-13 2015-10-13 Delta Electronics, Inc. Interconnection structure having a via structure
US8952544B2 (en) * 2013-07-03 2015-02-10 Taiwan Semiconductor Manufacturing Company Ltd. Semiconductor device and manufacturing method thereof
CN203521429U (zh) * 2013-09-05 2014-04-02 京东方科技集团股份有限公司 一种阵列基板及显示装置
KR102165267B1 (ko) * 2013-11-18 2020-10-13 삼성전자 주식회사 Tsv 구조를 포함하는 집적회로 소자 및 그 제조 방법
CN103928399B (zh) * 2013-12-31 2017-11-03 厦门天马微电子有限公司 Tft阵列基板的制作方法、tft阵列基板以及显示装置
KR102622266B1 (ko) * 2016-01-11 2024-01-08 삼성디스플레이 주식회사 박막 트랜지스터 어레이 패널 및 그 제조 방법
CN105470197B (zh) * 2016-01-28 2018-03-06 武汉华星光电技术有限公司 低温多晶硅阵列基板的制作方法
US10037897B2 (en) * 2016-11-29 2018-07-31 Taiwan Semiconductor Manufacturing Co., Ltd. Inter-fan-out wafer level packaging with coaxial TIV for 3D IC low-noise packaging
CN106847743B (zh) * 2017-02-07 2019-12-24 武汉华星光电技术有限公司 Tft基板及其制作方法
CN107167865B (zh) * 2017-05-03 2020-08-25 苏州星烁纳米科技有限公司 侧入式背光模组及液晶显示装置
CN107024813B (zh) * 2017-06-06 2020-10-02 厦门天马微电子有限公司 阵列基板、液晶显示面板及显示装置
CN108321160A (zh) * 2018-03-14 2018-07-24 武汉华星光电半导体显示技术有限公司 柔性显示面板及显示装置

Patent Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN106571382A (zh) * 2015-10-08 2017-04-19 三星显示有限公司 有机发光二极管显示器
CN106531692A (zh) * 2016-12-01 2017-03-22 京东方科技集团股份有限公司 阵列基板的制备方法、阵列基板及显示装置

Also Published As

Publication number Publication date
CN109300947A (zh) 2019-02-01
US20200106031A1 (en) 2020-04-02
US10886482B2 (en) 2021-01-05

Similar Documents

Publication Publication Date Title
CN109300947B (zh) 柔性显示基板及其制造方法、显示装置
CN106941108B (zh) 微发光二极管显示面板及其制作方法
US9159925B2 (en) Process for imprint patterning materials in thin-film devices
US6946332B2 (en) Forming nanoscale patterned thin film metal layers
US10431639B2 (en) Display substrate, manufacturing method thereof and display device
US7259106B2 (en) Method of making a microelectronic and/or optoelectronic circuitry sheet
JP2007243192A (ja) 電子装置の製造方法及びエンボス加工具
US11538883B2 (en) OLED display panel and OLED device with wire overlying step in via-holes, and manufacturing method thereof
KR20180034776A (ko) 임프린트 마스터 템플릿의 제조 방법
US7390752B2 (en) Self-aligning patterning method
CN104094372A (zh) 双重自对准金属氧化物tft
KR101984641B1 (ko) 격리된 디바이스 영역들을 형성하기 위해 패턴으로 임프린팅되는 기판
CN109119450B (zh) 显示基板及其制作方法、显示面板、显示装置
KR100678537B1 (ko) 박막 전이 기법을 이용한 미세 패턴 형성 방법
Sanetra et al. Printing of highly integrated crossbar junctions
WO2021082981A1 (zh) 纳米图案的制作方法、纳米压印基板及显示基板
US7678626B2 (en) Method and system for forming a thin film device
JP4870830B2 (ja) 防錆性に優れた両面透明導電膜シートとその製造方法
JP2010087118A (ja) 薄膜パターンの形成方法、並びに、圧電素子および表示素子の製造方法
US10438814B2 (en) Method for manufacturing wiring pattern, method for manufacturing transistor, and member for transfer
CN110911465B (zh) 阵列基板及其制备方法和显示装置
JP2005142121A (ja) 有機el表示装置およびその製造方法
JP2010135378A (ja) 半導体装置、半導体装置の製造方法、および電子機器
WO2020215874A1 (zh) 薄膜晶体管及其制备方法、显示装置
CN114141936A (zh) 一种显示基板、其制作方法及显示装置

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant