TW201131847A - Fabrication and integration of devices with top and bottom electrodes including magnetic tunnel junctions - Google Patents

Fabrication and integration of devices with top and bottom electrodes including magnetic tunnel junctions Download PDF

Info

Publication number
TW201131847A
TW201131847A TW099141604A TW99141604A TW201131847A TW 201131847 A TW201131847 A TW 201131847A TW 099141604 A TW099141604 A TW 099141604A TW 99141604 A TW99141604 A TW 99141604A TW 201131847 A TW201131847 A TW 201131847A
Authority
TW
Taiwan
Prior art keywords
layer
electrode
magnetic
electrode layer
depositing
Prior art date
Application number
TW099141604A
Other languages
English (en)
Inventor
Xia Li
Seung H Kang
Original Assignee
Qualcomm Inc
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Qualcomm Inc filed Critical Qualcomm Inc
Publication of TW201131847A publication Critical patent/TW201131847A/zh

Links

Classifications

    • BPERFORMING OPERATIONS; TRANSPORTING
    • B82NANOTECHNOLOGY
    • B82YSPECIFIC USES OR APPLICATIONS OF NANOSTRUCTURES; MEASUREMENT OR ANALYSIS OF NANOSTRUCTURES; MANUFACTURE OR TREATMENT OF NANOSTRUCTURES
    • B82Y25/00Nanomagnetism, e.g. magnetoimpedance, anisotropic magnetoresistance, giant magnetoresistance or tunneling magnetoresistance
    • BPERFORMING OPERATIONS; TRANSPORTING
    • B82NANOTECHNOLOGY
    • B82YSPECIFIC USES OR APPLICATIONS OF NANOSTRUCTURES; MEASUREMENT OR ANALYSIS OF NANOSTRUCTURES; MANUFACTURE OR TREATMENT OF NANOSTRUCTURES
    • B82Y40/00Manufacture or treatment of nanostructures
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C11/00Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor
    • G11C11/02Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using magnetic elements
    • G11C11/16Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using magnetic elements using elements in which the storage effect is based on magnetic spin effect
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C11/00Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor
    • G11C11/02Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using magnetic elements
    • G11C11/16Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using magnetic elements using elements in which the storage effect is based on magnetic spin effect
    • G11C11/161Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using magnetic elements using elements in which the storage effect is based on magnetic spin effect details concerning the memory cell structure, e.g. the layers of the ferromagnetic memory cell
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01FMAGNETS; INDUCTANCES; TRANSFORMERS; SELECTION OF MATERIALS FOR THEIR MAGNETIC PROPERTIES
    • H01F10/00Thin magnetic films, e.g. of one-domain structure
    • H01F10/32Spin-exchange-coupled multilayers, e.g. nanostructured superlattices
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01FMAGNETS; INDUCTANCES; TRANSFORMERS; SELECTION OF MATERIALS FOR THEIR MAGNETIC PROPERTIES
    • H01F41/00Apparatus or processes specially adapted for manufacturing or assembling magnets, inductances or transformers; Apparatus or processes specially adapted for manufacturing materials characterised by their magnetic properties
    • H01F41/14Apparatus or processes specially adapted for manufacturing or assembling magnets, inductances or transformers; Apparatus or processes specially adapted for manufacturing materials characterised by their magnetic properties for applying magnetic films to substrates
    • H01F41/30Apparatus or processes specially adapted for manufacturing or assembling magnets, inductances or transformers; Apparatus or processes specially adapted for manufacturing materials characterised by their magnetic properties for applying magnetic films to substrates for applying nanostructures, e.g. by molecular beam epitaxy [MBE]
    • H01F41/302Apparatus or processes specially adapted for manufacturing or assembling magnets, inductances or transformers; Apparatus or processes specially adapted for manufacturing materials characterised by their magnetic properties for applying magnetic films to substrates for applying nanostructures, e.g. by molecular beam epitaxy [MBE] for applying spin-exchange-coupled multilayers, e.g. nanostructured superlattices
    • H01F41/305Apparatus or processes specially adapted for manufacturing or assembling magnets, inductances or transformers; Apparatus or processes specially adapted for manufacturing materials characterised by their magnetic properties for applying magnetic films to substrates for applying nanostructures, e.g. by molecular beam epitaxy [MBE] for applying spin-exchange-coupled multilayers, e.g. nanostructured superlattices applying the spacer or adjusting its interface, e.g. in order to enable particular effect different from exchange coupling
    • H01F41/307Apparatus or processes specially adapted for manufacturing or assembling magnets, inductances or transformers; Apparatus or processes specially adapted for manufacturing materials characterised by their magnetic properties for applying magnetic films to substrates for applying nanostructures, e.g. by molecular beam epitaxy [MBE] for applying spin-exchange-coupled multilayers, e.g. nanostructured superlattices applying the spacer or adjusting its interface, e.g. in order to enable particular effect different from exchange coupling insulating or semiconductive spacer
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10BELECTRONIC MEMORY DEVICES
    • H10B61/00Magnetic memory devices, e.g. magnetoresistive RAM [MRAM] devices
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10NELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10N50/00Galvanomagnetic devices
    • H10N50/01Manufacture or treatment
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10NELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10N50/00Galvanomagnetic devices
    • H10N50/10Magnetoresistive devices
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10NELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10N59/00Integrated devices, or assemblies of multiple devices, comprising at least one galvanomagnetic or Hall-effect element covered by groups H10N50/00 - H10N52/00
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01FMAGNETS; INDUCTANCES; TRANSFORMERS; SELECTION OF MATERIALS FOR THEIR MAGNETIC PROPERTIES
    • H01F10/00Thin magnetic films, e.g. of one-domain structure
    • H01F10/32Spin-exchange-coupled multilayers, e.g. nanostructured superlattices
    • H01F10/324Exchange coupling of magnetic film pairs via a very thin non-magnetic spacer, e.g. by exchange with conduction electrons of the spacer
    • H01F10/3254Exchange coupling of magnetic film pairs via a very thin non-magnetic spacer, e.g. by exchange with conduction electrons of the spacer the spacer being semiconducting or insulating, e.g. for spin tunnel junction [STJ]

Landscapes

  • Engineering & Computer Science (AREA)
  • Chemical & Material Sciences (AREA)
  • Nanotechnology (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Manufacturing & Machinery (AREA)
  • Power Engineering (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Spectroscopy & Molecular Physics (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • Hall/Mr Elements (AREA)
  • Mram Or Spin Memory Techniques (AREA)
  • Internal Circuitry In Semiconductor Integrated Circuit Devices (AREA)

Description

201131847 六、發明說明: 【發明所屬之技術領域】 本發明大體而言係關於製造電子器件。更特定言之,本 發明係關於磁性穿隧接面在磁性隨機存取記憶體中之製造 方法。 【先前技術】 與習知隨機存取記憶體(RAM)晶片技術不同,在磁性 RAM(MRAM)中,資料並不儲存為電荷,而是替代地藉由 儲存元件之磁性極化而儲存。儲存元件由絕緣層所分開之 兩個鐵磁性層形成。該兩個層中之一者具有由反鐵磁性層 (AFM)設定成特定極性之至少一釘紮磁性極化(或固定 層)。更改另一磁性層(或自由層)之磁極性以使其表示 「1」(亦即,反平行極性)或「0」(亦即,平行極性)。具 有固定層、絕緣層及自由層之一此器件為磁性穿隧接面 (MTJ)。MTJ之電阻相較於固定層之磁極性取決於自由層 之磁極性。自個別可定址MTJ之陣列建置諸如MRAM之記 憶體器件。 圖4A為說明在低電阻狀態下之自旋力矩轉移(STT)磁性 穿隧接面的方塊圖。磁性穿隧接面(MTJ)400包括以穿隧障 壁404及自由層406堆疊之固定層402。固定層402之磁性極 化由反鐵磁性層(AFM)(未圖示)釘紮於一方向上。自由層 406之磁性極化在平行狀態與反平行狀態之間自由改變。 MTJ 400之電阻部分地取決於自由層406之磁性極化。舉例 而言,當自由層406與固定層402之磁性極化實質上對準 152574.doc 201131847 時’ MTJ 400具有低電阻。在圖4B中檢驗自由層4〇6之另一 穩定狀態。 圖4B為說明在高電阻狀態下之自旋力矩轉移(STT)磁性 穿隧接面的方塊圖。舉例而言,自由層406之磁性極化與 固定層402之磁性極化在實質上相反的方向上。在此狀況 下,MTJ 400具有高電阻。 MRAM為非揮發性記憶體器件,其中資料儲存為自由層 之磁極性。MRAM之讀取及寫入速度比NAND快閃記憶體 快。隨著單元大小收縮及密度增加,習知製造方法之良率 及製程範圍減小,從而導致每晶粒成本之增加或導致有關 MRAM之潛在可靠性問題。MRAM故障之一個原因為在相 鄰導體之間的電短接。 可在同一製造方法期間蝕刻MRAM位元單元中之下電極 及上電極以節省成本。在蝕刻上電極及下電極以形成個別 單元之後,沈積介電質以使其填充單元之間的空間。隨著 單元被間隔較接近在一起以達到較高密度,單元之間的開 口之縱橫比(開口之深度除以開口之寬度)增加。諸如化學 氣相沈積(CVD)或物理氣相沈積(PVD)之介電質沈積技術 不能夠完全填充導致介電層中之空隙的大縱橫比空間。若 以導電材料填充,則空隙可能稍後在處理中導致無意的導 體電短接。 現參看圖3更詳細地描述短接。圖3為磁性穿隧接面之陣 列的自上而下視圖。磁性穿隧接面334之陣列3〇〇包括上導 體320(例如,製造為溝槽)。可藉由將上導體32〇經由上電 152574.doc 201131847 極332耦接至所要個別MTJ 334而存取個別MTJ 334。如上 文所論述,在製造期間,可在上電極332與上導體32〇之間 的介電層中形成空隙。在上導體材料之沈積期間,導電材 料可填充空隙,從而導致在上導體32〇之間的短路340。短 路340可導致陣列300之故障。因此,製造良率減小。 習知地,可藉由增加耦接於上電極332與上導體32〇之間 的上通孔(未圖示)之高度來減少短路34〇的數目。製造上通 孔使其高於空隙之高度以防止該空隙與上導體32〇重疊, 從而防止發生短路。藉由每一代技術來部分地界定通孔之 高度。因為技術對於每一新代按7〇%縮放,所以在每一新 代顯著減小通孔之高度。製程良率可隨著短接問題在新代 增加而遭受損失。 【發明内容】 根據本發明之一態樣,一種電子器件製造方法包括沈積 一第一電極層。該製程亦包括在該第一電極層上製造一磁 性器件。該製程進一步包括在製造該磁性器件之後圖案化 該第一電極層。該製程亦包括在圖案化該第一電極層之後 將一第一介電層沈積於該磁性器件及該第—電極層上。該 製程進一步包括在沈積該第一介電層之後沈積一第二電極 層。該製程亦包括在沈積該第二電極層之後圖案化該第二 電極層》 根據本發明之另一態樣,一種電子器件包括—基板。該 電子器件亦包括一 器件進一步包括一 嵌入於該基板中之第一接觸件。該電子 在該基板上且耦接至該第—㈣件之經 152574.doc 201131847 圖案化之第一電極。該電子器件 第-電極上的經圖案化之在该經圖案化之 电卞盗件。該電子哭 括一在該經圖案化之電子 口 步包 該電子器件亦包括—接觸該經圖案 :-電極。 根據本發明之又—能樣,㈣第—電極的溝槽。 心樣,一種電子器件包 用於磁性儲存狀態之構件。 土板’及 一第二電極之間。該電子器件進一步包括第 電質實質上填充在該第一電極與鄰近磁性 :之間、該第二電極與鄰近磁性儲存構件之間的空間。节 】子:件亦包括用於將該磁性儲存構件之一表面相接至二 第二電極的構件。 前述内容已相當廣泛地概述了本發明之特徵及技術優 點,以便可更好地理解以下之實施方式。在下文中將描述 額外特徵及優點’其形成本發明之中請專利範圍的標的。 熟習此項技術者應瞭解,所揭示之概念及特定實施例可易 :用作用於修改或設計用於執行本發明之相同目的之其他 、。構的基礎。熟習此項技術者亦應認識到,此等等效構造 、,不脫離如附加申請專利範圍中所闡述的本發明之技術。 —合隨附圖式考慮時’將自以下描述更好地理解咸信為 本發明所特有的新顆特徵(關於其組織及操作方法兩者)連 同八他目標及優點。然而,應明確地理解,諸圖中之每_ 者僅出於説明及描述之目的而提供,且不欲作為本發明之 限制的定義。 【實施方式】 152574.doc 201131847 為了更完整地理解本發明,現對結合隨附圖式所考慮之 以下描述進行參考。 下文所揭示之製程允許製造使減小製程良率之電短接之 風險減小的電子器件。舉例而言,可藉由在磁性隨機存取 記憶體中之製程來製造磁性穿隧接面。可在無線網路中使 用由製程揭示内容所製造之電子器件。 圖1為展示可有利地使用本發明之一實施例之例示性無 線通信系統1 00的方塊圖。出於說明之目的,圖i展示三個 遠端單元120、130及150以及兩個基地台140。將認識到, 無線通信系統可具有更多的遠端單元及基地台。遠端單元 120、130及150包括磁性穿隧接面(MTJ)器件125八、 及12 5 C如下文所揭示。將認識到,含有磁性穿随接面之 任何器件亦可包括具有由此處所揭示之製程所製造之所揭 示特徵及/或組件的半導體組件,包括基地台、切換器件 及網路設備。圖1展示自基地台14〇至遠端單元i2〇、及 150之前向鏈路信號18〇,及自遠端單元12〇、及至 基地台140之反向鏈路信號19〇。 在圖1中,遠端單元12〇展示為行動電話,遠端單元13〇 展示為攜帶型電腦,且遠端單元15〇展示為在無線區域迴 路系統中之固定位置遠端單元。舉例而言,遠端單元可為 諸如音樂播放器、視訊播放器、娛樂單元、導航器件、通 信器件、個人數位助理(PDA)、固定位置資料單元及電腦 之器件。儘管圖1根據本發明之教示說明遠端單元,但本 發明不限於此等例示性所說明單元。本發明可適合用於包 152574.doc 201131847 括MTJ組件之任何器件中,如下文所描述。儘管針對 器件描述此’但本發明亦涵蓋其他電子器件。 圖2為說明如下文所揭示的用於半導體零件之電路、佈 局、邏輯、晶圓、晶粒及層設計之設計工作站的方塊圖。 設計工作站200包括含有作業系統軟體、支援檔案,及啫 如Cadence或〇rCAD之設計軟體之硬碟2〇1。設計工作站 200亦包括用以促進製造半導體零件21〇之顯示器半導體 零件210可包括電路、半導體晶圓、半導體晶粒,或含在 半導體晶圓或半導體晶粒内之多個層。提供儲存媒體 以用於有形地儲存半導體零件21〇。半導體零件2ι〇可以諸 如GDSII或GERBER之檔案格式儲存於儲存媒體2〇4上。儲 存媒體204可為CD_R0M、DVD、硬碟、快閃記憶體,或 其他適當器件。此外,設計工作站2〇〇包括用於自儲存媒 體204接受輸入或將輸出寫入至儲存媒體2〇4之驅動裝置 203 〇 5己錄於儲存媒體204上之資料可指定邏輯電路組態、光 微影遮罩之圖案資料、或諸如電子束微影之事列寫工具的 遮罩圖案資料。資料可進一步包括諸如與邏輯模擬相關聯 之時序圖或網狀電路之邏輯驗證資料。在儲存媒體2〇4上 提i、Η料藉由減少用於製造電路、半導體晶圓、半導體晶 粒,或含在半導體晶圓或半導體晶粒内之多個層之製程的 數目來促進半導體零件210之設計。 在電子器件之相對側上使用上電極及下電極之電子器件 的貝例包括(例如)磁性穿隧接面及巨磁阻式器件。磁性穿 152574.doc 201131847 隧接面(MTJ)作為資料儲存元件用於磁性隨機存取記憶體 (MRAM)中。在一實施例中,MTJ包括自由層、穿隧障壁 層及固定層。自由層磁矩可平行或反平行於固定層磁矩, 以表示「1」或「〇」。可以反鐵磁性層(AFM)釘紮鐵磁性 層之磁矩。在另一實施例中,多個AFM層耦接至自由層及 固定層。 圖5為說明根據一實施例的用於在晶粒及/或晶圓上之使 用上電極及下電極之電子器件的例示性製造方法的流程 圖。在區塊505處,使用第一遮罩將電子器件圖案化於晶 粒及/或晶圓上。在區塊51〇處’使用第二遮罩將下電極圖 案化於晶粒及/或晶圓上。在區塊515處,沈積介電膜以保 形塗佈包括電子器件及下電極之晶粒及/或晶圓。因為在 電子器件上尚未置放上電極’所以大空間存在於器件之 間。因此’介電層能夠實質上填充器件之間的空間,而不 留下,隙。回敍或化學機械抛光且平坦化介電層至類似於 電子器件之上表面的位準。亦g卩θ ^亦即,暴露電子器件之上表面 以允許與上電極接觸。 在區塊52〇處,沈積上電極 作為在平坦化介電質上之保 形導電層。圖案仆μ觉托 〃 〇 〉成個別上電極。在兩遮罩製 程中,可使用先前用以圖荦化 早才 莱化下電極之同一遮罩來圖案化 上電極。在三遮罩劁葙φ 仏中第二遮罩圖案化上電極。在使 用下通孔之情況下,可再使 在便 及/或下電極。 \孔〜罩以圖案化上電極 在區塊525處 沈積並平坦化第 二介電膜。在區塊530 J52574.doc 201131847 處,將電路徑圖案化至第二介 t Φ^ 丨电犋r電路控可為允許盥 上電極接觸之通孔及/或溝槽。可以諸如銅、 入。 導電材料填充電路徑。 、-。至之 -與根據此方法所製造的上電極之接觸件使得使電子 接之可能性顯著減小。金屬間介電層實質上 ”成隙或不留下間隙,可在電路 乂成期間填充該間隙。因此,溝槽可直接接觸上電極, 而不會引起電子器件之電短路。 根據此方法所製造之電子器件使得使電路#短接之可能 性顯者減小。金屬間介電層實質上填充電子器件之間的空 間,而幾乎不或不留下間隙。因此,溝槽可直接接觸上電 極,而無溝槽短接至其他溝槽之可能性。 时可調適圖5中所說明之流程圖以使其用於處理不同電子 器件。現轉至圖6及圖7A 5阒7U 时, 團八至圖7H,將描述用於磁性穿隧接 面(MTJ)之例示性製造方法。 圖6為說明根據一實施例的用於使用上電極及下電極之 磁:穿隧接面之例示性製造方法的流程圖。圖Μ至圖Μ 為祝明在製造方法期間例示性電子器件之各種狀態的橫截 面,。所揭示之製程可應用於單一電子器件、具有許多電 子器件之晶粒,或具有電子器件之多個晶粒的晶圓。 在區塊605處’如圖7八中所說明而製造順。晶粒及/或 晶圓700具有層間或金屬間介電基板—,層間或金屬間介 電基板702包括通孔綱及用於_接至下電極層71〇之接觸 件7 0 6。隔離層7 〇 4將下電極層7 i 〇與層間或金屬間介電基 152574.doc 201131847 板702分開。在下電極層71 〇上堆疊器件層720。器件層720 可包括諸如由絕緣層所分開之多個磁性層之多個層。在沈 積器件層720之後,可在磁場中退火器件層720以設定MTJ 中之固定層之極化。在器件層720上堆疊蝕刻硬遮罩730, 且在蝕刻硬遮罩730上圖案化光阻732。如圖7Β中所見,光 阻732中之圖案轉印至光阻732下方之多個層中,從而停止 在下電極層710處以產生MTJ 721。 在區塊610處,如圖7Β中所示而沈積第一頂蓋層734。舉 例而言’第一頂蓋層734可為碳化矽(SiC)膜或氮化矽(SiN) 膜’且可在圖案轉印之後於未破壞真空的情況下沈積第一 頂蓋層734 ’以防止MTJ 721在未來處理期間損壞。在一狀 況下,第一頂蓋層734防止MTJ 721中之磁性材料之氧化。 原位濺鍍製程可在沈積第一頂蓋層734之前清潔MTJ 72丨之 上表面及側表面。舉例而言,藉由DC或RF電源供應器之 氬(Ar)濺鍍蝕刻以Ar原子轟擊MTJ 721 ,此自MTJ 721之表 面實體上移除污染物。 如圖7C中所見,在區塊615處,圖案化下電極層7ι〇及第 一頂蓋層734。經圖案化之下電極層71〇形成離散下電極 711。在一實鈿例争,此等下電極7丨丨可為個別可定址的。 在圖案化下電極711之後,清潔製程清潔晶圓,且移除任 何剩餘光阻材料及/或蝕刻副產物。 早於上電極(仍未圖示)在製造期間之單獨時間圖案化下 電極711。圖案化下電極711與上電極圖案化分開減小了用 於在製造期間沈積介電質之縱橫比1而減小間隙形成及 152574.doc 12 201131847 溝槽(仍未圖示)短接之可能性。 在區塊620處,回钮第一頂蓋層734以自MTJ 721之上部 移除頂蓋層。如圖7D中所見,第一頂蓋層734在回蝕之後 保留在MTJ 721之側壁上以便保護側壁。根據一實施例, 回蝕為無氧蝕刻,從而防止MTJ 721中之金屬材料的氧 化。然而,若在上金屬表面上發生氧化,則蝕刻製程可移 除該氧化。將第二頂蓋層740原位沈積於晶粒及/或晶圓之 上(包括MTJ 721之上卜第二頂蓋層74〇可為(例如)氮化矽 或碳化石夕。根據一實施例,第二頂蓋層740之材料不與第 頂羞層734之材料相同。 在區塊6M處’發生金屬間介電層處理。如圖7D中所 見,將中間金屬間介電層742沈積於晶粒及/或晶圓上。如 圖7E中所見’藉由(例如)化學機械拋光回蝕且平坦化中間 金屬間介電層742。根據一實施例,平坦化包括蝕刻中間 金屬間介電層742及第二頂蓋層740以與MTJ 721實質上齊 平。在此狀況下’暴露MTJ 72 1之上表面以用於與後續層 接觸。在另一實施例中,平坦化僅回蝕中間金屬間介電層 742 °後續旋塗式有機材料及回蝕接著暴露MTj 721之上表 面。在又一實施例中,回蝕製程取決於晶粒及/或晶圓之 位置自MTJ 721之側面之一部分移除第一頂蓋層734及第二 頂蓋層740 ’以改良與上電極75〇之接觸。 如早先所描述,濺鍍清潔可在先前提及的用於平坦化之 實施例中之任一者中清潔MTJ 721的上表面。早先執行於 製程中之預濺鍍清潔藉由自MTJ 72 1移除氧化物而擴大製 152574.doc -13· 201131847 程窗。 在暴露上表面之後’將上電極層750沈積於晶粒及/或晶 圓上’上電極層750耦接至MTJ 721。上電極層750為諸如 组、紹及金屬合金之導電層。上電極層750在沈積之後為 平坦的’因為在上電極層75〇下方之中間金屬間介電層742 亦為平坦的且無任何空隙。 如圖7F中所見’在區塊630處,圖案化上電極層75〇以形 成離散上電極75 1。根據一實施例,用於圖案化上電極75 i 之遮罩為圖案化下電極711之同一遮罩,從而產生實質上 類似大小之電極。 在區塊635處’製造通孔762及溝槽764至上電極751。圖 7G說明電路徑之一實施例。將上金屬間介電層76〇沈積於 晶圓及/或晶粒上。平坦化上金屬間介電層76〇獲得實質上 平坦之表面。在一實施例中,平坦化使用化學機械拋光製 程。 在平坦化之後,圖案化上金屬間介電層760以形成用於 與上電極751連接之通孔762及溝槽764。在圖案化上金屬 間介電層760之後’濺鍍清潔及/或濕式清潔自上電極75丨之 上表面移除剩餘污染物或聚合物。 以導電材料填充通孔762及溝槽764以產生上導體。舉例 而言’可電鍍銅(Cu)以填充通孔及溝槽。可使用(例如)化 學機械拋光製程平坦化經電積之銅。在沈積導電材料之 後’可將頂蓋膜(未圖示)沈積於晶圓及/或晶粒上。 在圖7H中所說明之另一實施例中,不在上金屬間介電層 152574.doc -14- 201131847 中圖案化通孔。實情為,溝槽764暴露與上電極751之 接觸。在此實施例中,在蝕列 在似1溝槽764之後’濺鍍清潔及/ 或肩式蝕刻自上電極751移除聚合物殘餘物。 在處理如上文所描述之電子器件期間,在與#刻下電極 分開之製程中蝕刻上電極。使用 更用上文所描述之例示性製造 方法減小空隙在電子器件之間形成的可能性。結果,因為 減小或消除使溝槽短接之風險,所以改良製程良率。 用於上文所揭示之雷+ 51 /Ί , 电千益件(堵如,而)之陣列的例示 性製造方法不僅減少使至MTJ之電路徑短接的空隙填充問 題,而且該製程亦產生平坦上電極表面’從而改良與上電 極之接觸。儘管同一 #罝^1~阁安iL丨A丨 J遲罩可圖案化上電極及下電極兩者, 但在與上電極分開之製程中蝕刻下電極。 儘管已詳細描述本發明及其優點,但應理解,可在不脫 離如附加申請專利範圍所界定之本發明之技術的情況下在 本文中進行各種改變、取代及更改。舉例而言,關於基板 或電子器件使用諸如「在...上方」及「在下方」之相關 術吾。當然,若使基板或電子器件反轉,則「在...上方」 變成「在...下方」,且「在…下方」變成「在…上方」。另 外’若定向側向’則「在…上方」及「在…下方」可指代 基板或電子器件之側面。此外,本發明之範嘴不欲限於本 說明書中所描述之製程、機器、製造、物f組成、手段、 丟及步驟之特定實施例。如一般熟習此項技術者將易於 自本發明瞭解,根據本發明可利用當前存在或稍後待開發 之執仃與本文中所描述之對應實施例實質上相同之功能或 152574.doc 201131847 達成實質上相同之結果的製程、機器、製造、物質組成、 手段、方法或步驟。因此,附加申請專利範圍意欲在其範 疇内包括此等製程、機器、製造、物質組成、手段、方法 或步驟。 【圖式簡單說明】 圖1為展不可有利地使用本發明之一實施例之例示性無 線通信系統的方塊圖; 圖2為說明用於所揭示半導體IC封裝之電路、佈局及邏 輯設計之設計工作站的方塊圖; 圖3為磁性穿隧接面之習知陣列的自上而下視圖; 圖4A為說明在低電阻狀態下之習知磁性穿隧接面的方塊 圖; 圖4B為說明在高電阻狀態下之習知磁性穿隧接面的方塊 圖; 圖5為說明根據一實施例的用於在晶粒及/或晶圓上之使 用上電極及下電極之電子器件的例示性製造方法的流程 圖; 圖6為說明根據一實施例的用於使用上電極及下電極之 磁性穿隧接面之例示性製造方法的流裎圖:及 圖7A至圖7H為說明在製造方法期間例示性電子器件之 各種狀態的橫截面圖。 【主要元件符號說明】 100 無線通信系統 120 遠端單元 152574.doc • 16 - 201131847 125A 125B 125C 130 140 150 180 190 200 201 203 204 210 300 320 332 334 340 400 402 404 406 700 702 磁性穿隧接面(MTJ)器件 磁性穿隧接面(MTJ)器件 磁性穿隧接面(MTJ)器件 遠端單元 基地台 遠端單元 前向鏈路信號 反向鏈路信號 設計工作站 硬碟 驅動裝置 儲存媒體 半導體零件 磁性穿隧接面之陣列 上導體 上電極 磁性穿隧接面(MTJ) 短路 磁性穿隧接面(MTJ) 固定層 穿隧障壁 自由層 晶粒及/或晶圓 層間或金屬間介電基板 152574.doc 201131847 704 隔離層 706 接觸件 708 通孔 710 下電極層 711 下電極 720 器件層 721 磁性穿隧接面(MTJ) 730 蚀刻硬遮罩 732 光阻 734 第一頂蓋層 740 第二頂蓋層 742 中間金屬間介電層 750 上電極/上電極層 751 上電極 760 上金屬間介電層 762 通孔 764 溝槽 152574.doc -18-

Claims (1)

  1. 201131847 七、申請專利範圍: 1. 一種電子器件製造方法,其包含: 沈積一第一電極層; 在該第一電極層上製造一磁性器件; 在製造該磁性器件之後圖案化該第一電極層; 在圖案化該第一電極層之後將_第一介電層沈積於該 磁性器件及該第一電極層上; 在沈積該第一介電層之後沈積一第二電極層;及 在沈積該第二電極層之後圖案化該第二電極層。 月长項1之製耘’其中該磁性器件包含-磁性穿隧接 面。 3. 士。月求項2之製程,其進一步包含將該磁性穿隨接面整 合至一磁性隨機存取記憶體中。 如响长項1之製程’其進一步包含在沈積該第二電極層 之前平坦化該第一介電層。 5. 如請求項4之製程,其進一步包含: 在製造該磁性器件之後將一第一頂蓋層沈積於該磁性 器件上。 6. 如請求項5之製程’其進一步包含: 在'尤積该第一頂蓋層之後蝕刻該第一頂蓋層以暴露該 磁性器件之一表面;及 在14刻該第—頂蓋層之後且在沈積該第一介電層之 前,沈積一第二頂蓋層。 7. 如請求項!之製程,其進一步包含: 152574.doc 201131847 在圖案化該第二電極層之後沈積一第二介 平坦化該第二介電層。 曰, 8. 卜請求項7之製程,其進一步包含: 在沈積該第二介電層之後圖案化一 電路徑;及 至該第二電極層之 以一導電材料填充該電路徑。 9. 如請求項8之製程,其中圖 溝槽。 电路徑包含圖案化一 其十圖案化該電路徑進-步包含圖 其進-步包含在填充該電路徑之後 其中同-遮罩產生用於圖案化該第 10. 如請求項9之製程 案化一通孔。 11 ·如請求項8之製程 沈積一上頂蓋層。 12. 如睛求項1之製程 二電極層且圖案化該第一電極層之圖案 13. 如請求項1之製程,其進一步包含: 在製造該磁性器件之後且在沈積該 潔該磁性器件;及 电層之則,月 在清潔該磁性器件之後將一第一 。。μ 乐7貝盍層沈積於該磁性 器件上。 14·如1求項i之製程’其進—步包含將該磁性器件整合於 :下各者中之至少一者中:一機上盒、音樂播放器、視 Λ播放器、娛樂單元、導航器件、通信器件、個人數位 助理(PDA)、固定位置資料單元及一電腦。 15. —種電子器件,其包含: 152574.doc 201131847 基板; 一第一接觸件’其嵌入於該基板中; :經圖案化之第—電極,其在該基板上且輪 接觸.件; 禾 故圖案化之電子||#,其在該經圖案化之第一電極 、二圖案化之第二t極,其在該經圖案化之 上;及 电丁态件 溝槽,其接觸該經圖案化之第二電極。 16. 17. 18. 19. 20. 如:求項15之電子器件,其進-步包含-在該經圖案化 之屯子器件之兩側上之頂蓋層。 〃 如請求項15之電子器件,其進-步包含: —第二電子器件;及 第-介電層,其實質上填充該電子器件與該第二電 于益件之間的空間。 :項17之包子态件’其進-步包含-在該經圖案化 弟二電極上之第二介電層,在該經圖案 中圖案化該溝槽。 :求項15之電子器件,其中該電子器件整合至以下各 。/之至少―者中一機上盒、音樂播放器、視訊播放 :娱樂單元、導航牛、通信器件、個人數位助理 A)固定位置資料單元及一電腦。 -種電子器件,其包含: ~基板; 152574.doc 201131847 態之複數個構件,每1性儲存構件 揭接於第電極與一第二電極之間; 一介電層,其實質上填充在該第一 电極與鄰近磁性儲 存構件之間、該第二電極與鄰近磁性儲存構件之間的空 間;及 用於將該磁性儲存構件之一表面耗接至該第二電極之 構件。 21. 22. 23 24 如請求項20之電子器件,其中該電子器件整合至以下各 者中之至少""者中:一機上盒、音樂播放器、視訊播放 器、娛樂單元 '導航器件、通信器件' 個人數位助理 (PDA)、固定位置資料單元及—電腦。 一種電子器件製造方法,其包含以下步驟: 沈積一第一電極層; 在该第一電極層上製造一磁性器件; 在製造該磁性器件之後圖案化該第一電極層; 在圖案化該第一電極層之後將一第一介電層沈積於該 磁性器件及該第一電極層上; 在沈積該第一介電層之後沈積一第二電極層;及 在沈積該第二電極層之後圖案化該第二電極層。 如請求項22之製程,其中該磁性器件包含一磁性穿隧接 面。 如%求項22之製程,其進一步包含以下步驟: 在圖案化δ亥第二電極層之後沈積一第二介電層;及 平坦化該第二介電層; 152574.doc 201131847 在沈積該第二介電層之後圖案化一至該第二電極層之 電路徑;及 以導電材料填充該電路徑。 25. 如凊求項22之製程,其進一步包含將該磁性器件整合於 以下各者中之至少—者中之步驟:一機上盒、音樂播放 器、視訊播放器、娱樂單元、導航器件、通信器件、個 人數位助理(PDA)、固定位置資料單元及一電腦。 152574.doc
TW099141604A 2009-11-30 2010-11-30 Fabrication and integration of devices with top and bottom electrodes including magnetic tunnel junctions TW201131847A (en)

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
US12/627,173 US8455965B2 (en) 2009-11-30 2009-11-30 Fabrication and integration of devices with top and bottom electrodes including magnetic tunnel junctions

Publications (1)

Publication Number Publication Date
TW201131847A true TW201131847A (en) 2011-09-16

Family

ID=43513967

Family Applications (1)

Application Number Title Priority Date Filing Date
TW099141604A TW201131847A (en) 2009-11-30 2010-11-30 Fabrication and integration of devices with top and bottom electrodes including magnetic tunnel junctions

Country Status (7)

Country Link
US (2) US8455965B2 (zh)
EP (1) EP2507849A2 (zh)
JP (1) JP2013512585A (zh)
KR (2) KR101534501B1 (zh)
CN (1) CN102687298B (zh)
TW (1) TW201131847A (zh)
WO (1) WO2011066579A2 (zh)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TWI568041B (zh) * 2011-12-20 2017-01-21 英特爾公司 用於縮減磁性記憶體元件接頭之尺寸並對其作中央定位的方法

Families Citing this family (23)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US8455965B2 (en) 2009-11-30 2013-06-04 Qualcomm Incorporated Fabrication and integration of devices with top and bottom electrodes including magnetic tunnel junctions
US8625337B2 (en) 2010-05-06 2014-01-07 Qualcomm Incorporated Method and apparatus of probabilistic programming multi-level memory in cluster states of bi-stable elements
US9082695B2 (en) * 2011-06-06 2015-07-14 Avalanche Technology, Inc. Vialess memory structure and method of manufacturing same
US8791533B2 (en) * 2012-01-30 2014-07-29 Broadcom Corporation Semiconductor package having an interposer configured for magnetic signaling
JPWO2014083911A1 (ja) * 2012-11-28 2017-01-05 株式会社クレハ シクロペンタノン誘導体の製造方法、中間体化合物および中間体化合物の製造方法
CN104465984B (zh) * 2013-09-17 2017-08-25 中芯国际集成电路制造(北京)有限公司 磁性隧道结及其形成方法
KR102084726B1 (ko) 2013-11-05 2020-03-04 삼성전자주식회사 반도체 소자
KR102138820B1 (ko) 2014-01-08 2020-07-28 삼성전자주식회사 자기 기억 소자
KR102192205B1 (ko) * 2014-04-28 2020-12-18 삼성전자주식회사 메모리 장치
US9905751B2 (en) 2015-10-20 2018-02-27 Taiwan Semiconductor Manufacturing Company, Ltd. Magnetic tunnel junction with reduced damage
US9893120B2 (en) * 2016-04-15 2018-02-13 Taiwan Semiconductor Manufacturing Company Ltd. Semiconductor structure and method of forming the same
US10586914B2 (en) * 2016-10-14 2020-03-10 Applied Materials, Inc. Method of forming ultra-smooth bottom electrode surface for depositing magnetic tunnel junctions
US10439132B2 (en) 2017-03-20 2019-10-08 Taiwan Semiconductor Manufacturing Company, Ltd. Protective passivation layer for magnetic tunnel junctions
US9935261B1 (en) 2017-04-05 2018-04-03 Headway Technologies, Inc. Dielectric encapsulation layer for magnetic tunnel junction (MTJ) devices using radio frequency (RF) sputtering
US10516100B2 (en) 2017-06-12 2019-12-24 Taiwan Semiconductor Manufacturing Company, Ltd. Silicon oxynitride based encapsulation layer for magnetic tunnel junctions
US10038138B1 (en) 2017-10-10 2018-07-31 Headway Technologies, Inc. High temperature volatilization of sidewall materials from patterned magnetic tunnel junctions
US10522752B1 (en) 2018-08-22 2019-12-31 Taiwan Semiconductor Manufacturing Company, Ltd. Magnetic layer for magnetic random access memory (MRAM) by moment enhancement
US10692925B2 (en) * 2018-10-12 2020-06-23 International Business Machines Corporation Dielectric fill for memory pillar elements
US10790001B2 (en) * 2019-01-04 2020-09-29 International Business Machines Corporation Tapered VA structure for increased alignment tolerance and reduced sputter redeposition in MTJ devices
KR20200142159A (ko) 2019-06-11 2020-12-22 삼성전자주식회사 자기 기억 소자
US12108685B2 (en) 2021-09-20 2024-10-01 International Business Machines Corporation Multi-diameter magnetic random-access memory pillar structure
US11955152B2 (en) 2021-12-03 2024-04-09 International Business Machines Corporation Dielectric fill for tight pitch MRAM pillar array
US12002498B2 (en) 2022-06-14 2024-06-04 International Business Machines Corporation Coaxial top MRAM electrode

Family Cites Families (31)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6239896B1 (en) * 1998-06-01 2001-05-29 Canon Kabushiki Kaisha Electrophotographic display device and driving method therefor
US5940319A (en) * 1998-08-31 1999-08-17 Motorola, Inc. Magnetic random access memory and fabricating method thereof
US6165803A (en) 1999-05-17 2000-12-26 Motorola, Inc. Magnetic random access memory and fabricating method thereof
JP4693292B2 (ja) * 2000-09-11 2011-06-01 株式会社東芝 強磁性トンネル接合素子およびその製造方法
JP5013494B2 (ja) 2001-04-06 2012-08-29 ルネサスエレクトロニクス株式会社 磁性メモリの製造方法
JP2003124445A (ja) * 2001-10-17 2003-04-25 Nec Corp 磁性記憶装置とその製造方法
JP3951902B2 (ja) * 2002-11-25 2007-08-01 ヤマハ株式会社 磁気トンネル接合素子の製法と磁気トンネル接合装置
JP4008857B2 (ja) 2003-03-24 2007-11-14 株式会社東芝 半導体記憶装置及びその製造方法
US6806096B1 (en) * 2003-06-18 2004-10-19 Infineon Technologies Ag Integration scheme for avoiding plasma damage in MRAM technology
EP1639653B1 (en) * 2003-06-24 2008-08-20 International Business Machines Corporation Self-aligned conductive lines for fet-based magnetic random access memory devices and method of forming the same
US7009266B2 (en) * 2003-08-29 2006-03-07 Applied Spintronics Technology, Inc. Method and system for providing a magnetic element including passivation structures
US7112861B2 (en) * 2004-05-14 2006-09-26 International Business Machines Corporation Magnetic tunnel junction cap structure and method for forming the same
KR100660539B1 (ko) * 2004-07-29 2006-12-22 삼성전자주식회사 자기 기억 소자 및 그 형성 방법
EP1667160B1 (en) * 2004-12-03 2011-11-23 Samsung Electronics Co., Ltd. Magnetic memory device and method
US7211447B2 (en) * 2005-03-15 2007-05-01 Headway Technologies, Inc. Structure and method to fabricate high performance MTJ devices for MRAM applications
JP2006261592A (ja) * 2005-03-18 2006-09-28 Fujitsu Ltd 磁気抵抗効果素子及びその製造方法
US7477482B2 (en) * 2005-04-19 2009-01-13 International Business Machines Corporation Magnetic recording head
US7635884B2 (en) * 2005-07-29 2009-12-22 International Business Machines Corporation Method and structure for forming slot via bitline for MRAM devices
US7122386B1 (en) * 2005-09-21 2006-10-17 Magic Technologies, Inc. Method of fabricating contact pad for magnetic random access memory
US7880249B2 (en) * 2005-11-30 2011-02-01 Magic Technologies, Inc. Spacer structure in MRAM cell and method of its fabrication
TWI291697B (en) 2006-02-16 2007-12-21 Ind Tech Res Inst Magnetic memory cell and manufacturing method therefor
JP5223167B2 (ja) * 2006-03-06 2013-06-26 富士通株式会社 磁気抵抗効果素子を含む半導体装置及びその製造方法
US7728384B2 (en) 2006-05-30 2010-06-01 Macronix International Co., Ltd. Magnetic random access memory using single crystal self-aligned diode
JP4384183B2 (ja) * 2007-01-26 2009-12-16 株式会社東芝 磁気抵抗素子および磁気メモリ
US7508700B2 (en) * 2007-03-15 2009-03-24 Magic Technologies, Inc. Method of magnetic tunneling junction pattern layout for magnetic random access memory
US9159910B2 (en) * 2008-04-21 2015-10-13 Qualcomm Incorporated One-mask MTJ integration for STT MRAM
JP5107128B2 (ja) * 2008-04-23 2012-12-26 ルネサスエレクトロニクス株式会社 半導体装置の製造方法
US7811879B2 (en) * 2008-05-16 2010-10-12 International Business Machines Corporation Process for PCM integration with poly-emitter BJT as access device
US8138562B2 (en) * 2009-10-20 2012-03-20 Magic Technologies, Inc. Bit line preparation method in MRAM fabrication
US8912012B2 (en) * 2009-11-25 2014-12-16 Qualcomm Incorporated Magnetic tunnel junction device and fabrication
US8455965B2 (en) 2009-11-30 2013-06-04 Qualcomm Incorporated Fabrication and integration of devices with top and bottom electrodes including magnetic tunnel junctions

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TWI568041B (zh) * 2011-12-20 2017-01-21 英特爾公司 用於縮減磁性記憶體元件接頭之尺寸並對其作中央定位的方法
US9793467B2 (en) 2011-12-20 2017-10-17 Intel Corporation Method for reducing size and center positioning of magnetic memory element contacts

Also Published As

Publication number Publication date
US8644063B2 (en) 2014-02-04
WO2011066579A2 (en) 2011-06-03
US20110127626A1 (en) 2011-06-02
WO2011066579A3 (en) 2011-07-21
US20130244345A1 (en) 2013-09-19
KR101501587B1 (ko) 2015-03-11
JP2013512585A (ja) 2013-04-11
EP2507849A2 (en) 2012-10-10
US8455965B2 (en) 2013-06-04
KR20130140165A (ko) 2013-12-23
KR101534501B1 (ko) 2015-07-06
CN102687298B (zh) 2016-03-30
CN102687298A (zh) 2012-09-19
KR20120098851A (ko) 2012-09-05

Similar Documents

Publication Publication Date Title
TW201131847A (en) Fabrication and integration of devices with top and bottom electrodes including magnetic tunnel junctions
EP2277211B1 (en) Manufacturing method of a magnetic tunnel junction element using two masks
US9159910B2 (en) One-mask MTJ integration for STT MRAM
KR101153499B1 (ko) Stt mram 자기 터널 접합부 아키텍쳐 및 통합
JP5710647B2 (ja) 平坦化された電極上の磁気トンネル接合(mtj)
CN109713006B (zh) 一种制作磁性随机存储器单元阵列及其周围电路的方法
US11189791B2 (en) Integrated circuit and fabrication method thereof
US11056643B2 (en) Magnetic tunnel junction (MTJ) hard mask encapsulation to prevent redeposition
US20230157181A1 (en) Embedded magnetoresistive random access memory top electrode structure
CN118555902A (zh) 磁存储器及其制备方法