TW200908823A - Circuit assembly including a metal core substrate and process for preparing the same - Google Patents

Circuit assembly including a metal core substrate and process for preparing the same Download PDF

Info

Publication number
TW200908823A
TW200908823A TW097120775A TW97120775A TW200908823A TW 200908823 A TW200908823 A TW 200908823A TW 097120775 A TW097120775 A TW 097120775A TW 97120775 A TW97120775 A TW 97120775A TW 200908823 A TW200908823 A TW 200908823A
Authority
TW
Taiwan
Prior art keywords
core
substrate
insulating layer
cavity
contact
Prior art date
Application number
TW097120775A
Other languages
English (en)
Inventor
Kevin C Olson
Thomas W Goodman
Peter Elenius
Original Assignee
Ppg Ind Ohio Inc
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Ppg Ind Ohio Inc filed Critical Ppg Ind Ohio Inc
Publication of TW200908823A publication Critical patent/TW200908823A/zh

Links

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/12Mountings, e.g. non-detachable insulating substrates
    • H01L23/14Mountings, e.g. non-detachable insulating substrates characterised by the material or its electrical properties
    • H01L23/142Metallic substrates having insulating layers
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/12Mountings, e.g. non-detachable insulating substrates
    • H01L23/13Mountings, e.g. non-detachable insulating substrates characterised by the shape
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K1/00Printed circuits
    • H05K1/02Details
    • H05K1/03Use of materials for the substrate
    • H05K1/05Insulated conductive substrates, e.g. insulated metal substrate
    • H05K1/056Insulated conductive substrates, e.g. insulated metal substrate the metal substrate being covered by an organic insulating layer
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/0001Technical content checked by a classifier
    • H01L2924/0002Not covered by any one of groups H01L24/00, H01L24/00 and H01L2224/00
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/095Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00 with a principal constituent of the material being a combination of two or more materials provided in the groups H01L2924/013 - H01L2924/0715
    • H01L2924/097Glass-ceramics, e.g. devitrified glass
    • H01L2924/09701Low temperature co-fired ceramic [LTCC]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/10Details of semiconductor or other solid state devices to be connected
    • H01L2924/11Device type
    • H01L2924/13Discrete devices, e.g. 3 terminal devices
    • H01L2924/1304Transistor
    • H01L2924/1306Field-effect transistor [FET]
    • H01L2924/13091Metal-Oxide-Semiconductor Field-Effect Transistor [MOSFET]
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K1/00Printed circuits
    • H05K1/18Printed circuits structurally associated with non-printed electric components
    • H05K1/182Printed circuits structurally associated with non-printed electric components associated with components mounted in the printed circuit board, e.g. insert mounted components [IMC]
    • H05K1/183Components mounted in and supported by recessed areas of the printed circuit board
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K2201/00Indexing scheme relating to printed circuits covered by H05K1/00
    • H05K2201/03Conductive materials
    • H05K2201/0332Structure of the conductor
    • H05K2201/0364Conductor shape
    • H05K2201/0382Continuously deformed conductors
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K2203/00Indexing scheme relating to apparatus or processes for manufacturing printed circuits covered by H05K3/00
    • H05K2203/13Moulding and encapsulation; Deposition techniques; Protective layers
    • H05K2203/1333Deposition techniques, e.g. coating
    • H05K2203/135Electrophoretic deposition of insulating material
    • YGENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
    • Y10TECHNICAL SUBJECTS COVERED BY FORMER USPC
    • Y10TTECHNICAL SUBJECTS COVERED BY FORMER US CLASSIFICATION
    • Y10T29/00Metal working
    • Y10T29/49Method of mechanical manufacture
    • Y10T29/49002Electrical device making
    • Y10T29/49117Conductor or circuit manufacturing
    • Y10T29/49124On flat or curved insulated base, e.g., printed circuit, etc.
    • Y10T29/49155Manufacturing circuit on or in base

Landscapes

  • Engineering & Computer Science (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Physics & Mathematics (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • Power Engineering (AREA)
  • Insulated Metal Substrates For Printed Circuits (AREA)
  • Production Of Multi-Layered Print Wiring Board (AREA)
  • Internal Circuitry In Semiconductor Integrated Circuit Devices (AREA)
  • Cooling Or The Like Of Semiconductors Or Solid State Devices (AREA)

Description

200908823 九、發明說明: 【發明所屬之技術領域】 本發明係關於電子電路總成,且更明確地說,係關於包 含半導體裝置之電路總成,及其製備。 【先前技術】
微電子電路封褒製備為不同尺寸。一封裝層級包含半導 體晶片,該等半導體晶片含有多個微電路及/或其他組 件°亥等Ba片通常自諸如矽及其類似物之半導體製得。包 括多層基板之中間封裝層級(亦即,”晶片載體”)可包含複 數個晶片。同#,該等中間封裝層級可附接至大規模電路 卡、主機板及其類似物。該等中間封裝層級在總的電路總 成中用於若干目的,包含結構支撐、較小規模電路至較大 規模板之轉變整合及自電路組件消散熱量。用於習知中間 才裝層級中之基板已包含多種材肖,例如陶兗、玻璃纖維 立'曰強之聚環氧化物及聚醯亞胺。 上述基板儘管提供足夠剛性以對電路總成提供結構支 樓:但通常具有大大不同於附接至其之微電子晶片的熱膨 脹係數之熱膨脹係數。結果,由於總成之層間接合之損 壞,該電路總成在重複使用後存在損壞之風險。 人同樣,基板上所使用之介電材料必須滿足若干要求,包 ^ 保形性、耐火性及相容之熱膨脹特性。習知介電材料包 =]如)聚酿亞胺、聚環氧化物、吩樹脂及碳匕合物。 膨脹係數。 #接層之熱膨脹係數的熱 131715.doc 200908823 隨著微電子器件小型化不斷取得成果,晶片及其他裝置 在封裝基板上所占之面積及厚度變得愈來愈小且愈來愈 薄。 將需要提供一種電路總成,該電路總成具有克服先前技 術之缺點之經改良的熱特性及結構特性。 【發明内容】 在第‘。樣中,本發明提供一種用於電子裝置封裝之基 板“基板包括經成形以界定用於收納電子裝置之空腔之 _ 定位於s亥核心之第-側面上之第-絕緣層,及 經定位與該空腔内的表面鄰接之第一接點。 〜、樣中本發明提供一種製造用於電子裝置封裝 ,板之方法,該方法包括:提供一導電核心,= ’夂形以界疋用於收納電子裝置之空腔,施加第一絕緣層至 该核心之第-側面’及形成一鄰接於空腔内的表一 接點。 【實施方式】 在一態樣中, 女裝在基板上之 及位於該導電核 Ο 經成形以形成一 該空腔中。第— 體將半導體裝置 電連接至半導體 空腔之邊緣。該 本發明提供一電路總成’該電路總成包含 半導體表置’其中該基板包含一導電核心 心第一側面上之第一絕緣材料層。該基板 工腔’且半導體裝置之至少一部分定位於 V體及第二導體提供於空腔中。該第一導 之第—接點電連接至核心,且該第二導體 裝置之第二接點’且自該第二接點延伸至 總成係機械堅固的且提供熱量自半導體裝 J317l5.doc 200908823 置之有效移除。 參考圖式,圖1係根據本發明之一實施例建構的電路總 成10之平面圖,且圖2及圖3係電路總成10之橫截面圖。該 電路總成包含具有核心2〇之基板12,該核心2〇經成形以形 • 成八有底。卩16及側面1 8之空腔14 ,該側面1 8自底部周邊 • 延伸。第—絕緣材料層22及第二絕緣材料層24定位於該核 心之相對側面(或表面)上。核心20可係單層結構或多層結 p 構。空腔經成形以收納半導體裝置26(亦稱作晶片)。在一 實例中,半導體裝置係金屬氧化物半導體場效電晶體 ( ET)導電部件(或接點)28經定位鄰接且電接觸半導 體裝置之頂面30。導電部件28之末端32及34電連接至基板 上之導體36及38。可使用焊接點4〇及42建構導電部件28之 末端32及34與導體36及38之間的電連接。類似地,可使用 焊接點44將導電部件28電連接至半導體裝置之頂部。 一或多個電導體或接點(亦稱為連接焊墊)經定位鄰接於 ί,/ 空腔中之表面(例如,底部或側壁表面)。在此實例中,連 接焊墊46定位於第一絕緣材料層22上且電連接至半導體裝 置上之接點48。該焊墊46自接點48延伸至空腔之邊緣,且 可能超出該邊緣’且藉由第一絕緣材料層而與核心絕緣。 ’ 可使用焊接點50在焊墊46與接點48之間進行連接。在一實 例中,該接點可為M〇SFET之閘極接點。連接焊墊46提供 一種將另一農置或電路板連接至半導體裝置之構件。 一或多個開口或盲導孔54可形成於第一絕緣材料層22 中。可使用導電材料56填充該等導孔以形成導體,該等導 I31715.doc 200908823 體將半導體裝置上之接點58及60電連接至基板之核心。可 使用焊接點62將導電材料56連接至接點58及6〇。在一實例 t,接點58及60可為MOSFEt之源極接點。開口 66提供於 絕緣塗層中以建立一盲導孔,該盲導孔可用於進行至核心 之電連接。 r 、儘管圖1說明包含M〇SFET形式之半導體裝置之電路總 成,但應瞭冑,本發明並不限於任何特定類型之電子裝置 或電路。舉例而言,圖i中的m〇SFEt可由另一類型之電 子裝置、邏輯電路、功率放大器等代替。 藉由將電子裝置安裝在空腔内部,可使用大體上位於基 板之頂面64之平面内之連接器進行至半導體裝置頂部之電 及/或熱連接。此外’可進行至裝置頂面及底面之熱連 接,且可進行至設備背面之電連接。此構造亦提供彼入式 互連。可藉由低損耗銅連接改良信號之 L· =被動裝置附近以改良退耗。該總成與先前總成 :相比 、、】之形狀因數.可縮短電迹線/電線間之距離。 此外’緊密結構提供改良之埶特 « ^ ¥ ^ 之…将〖生以有政地將熱量自半 2 =移除。藉由將裝置定位於空腔中,裝置之背側可 1之連接焊塾位於同—平面中,藉此提供單一 于接千面以促進該總成之製造。 為二=層可包括多種材料中之任-者,諸如金屬(可 何上述金屬之人、綱銘、金、錦'銅、鎮或任 電材料(諸…’以及導電性塗碳材料或金屬化非導 才科(堵如賤射陶究或經塗佈之塑膠)。更明確地說,該 i3i715.doc 200908823 及其組合或多層之 長1及材料或其組合 基板可包括-選自鋼落、鎳-鐵合金, 金屬核心1基板亦可為包括任何先葡 之打孔基板。 在些實施例中,4方:a: 4c A I 嶋一 A ::鎳-鐵合金,諸如一 有),其包括約64重量 e e RlV°h,PariS,一所 重量%的鎳。與用於製備 曰曰片之矽材料的熱膨脹係數相比, 數。由於儲存與正常使时的口=有低熱膨脹係 H J 之用甲的熱循裱,需要此特性以防止 晶片級封裝之接i車$妒、士々±J? , ^ 車χ大或較小規模層級間黏著接合的損 壞。當鎳’合金被用作導電核心時,可施加銅金屬層至 導電核〜之所有表面以提供增加之導電率。可藉由習知方 法施加該銅金屬層,諸如電鍍或金屬氣相沈積。該銅層通 常具有1至1 0微米之厚度。 在圖1、®2及圖3之㈣中,半導體裝置為安裝於基板 空腔中之MOSFET。該MOSFET包含一閘極接點、一汲極 接點及兩個源極接點。閘極接點48可藉由(例如)焊接而電 連接至第一焊墊,或電導體46。源極接點58及6〇可藉由 (例如)焊接而經由導孔54中之導電材料電連接至核心。 MOSFET頂部上之汲極接點可藉由(例如)焊接而電連接至 導電部件28。 圖4係基板70之替代實施例之平面圖,圖5及圖6係基板 7〇之替代實施例之橫截面圖,該基板70包含經成形以形成 空腔72之核心78,該空腔72具有一底部74及自該底部周邊 延伸之側面76。第一絕緣材料層80及第二絕緣材料層82定 131715.doc -10- 200908823 4於核%之相對側面上。基板可包含說明項目84、 二,複數個電導體或接觸焊塾。接觸焊塾(例如Μ及9〇) 可女袁於第一絕緣材料層之表面上或嵌入第一絕緣材料層 中’或可安裝於導孔中以形成電連接至基板核心層之接觸 焊墊(例如84及86)。可選擇接觸焊墊之排列以容納至少部 分安裝於空腔令之各種半導體裝置。在圖4之實例中,焊 塾88及90延伸至空腔邊緣,且可能超出空腔邊緣且提供 一種將安裝於空腔中之裝置連接至另一電路之構件。頂部 絕緣層中之開口 92及94形成曝露核心之部分之盲導孔,且 可包含用於進行至核心之電連接之導電材料。可於基板中 提供一或多個導孔96。該等導孔可延伸穿過核心,且可藉 由(例如)介電材料層丨00而與核心絕緣。可以導電材料填充 該等導孔,或者一或多個導體可穿過該等導孔,以在定位 於核心相對側面上之組件或電路之間提供電連接。 圖7、圖8及圖9為根據本發明實施例建構之其他電路總 成之橫載面圖。圖7說明一實施例,其中複數個電子裝置 104及106位於基板11〇之空腔1〇8中。再次,該基板包含一 導電核心112以及定位於核心相對側面上之第一絕緣層【i 4 及第二絕緣層11 6。與該核心絕緣之一或多個導體(諸如導 體118及120)可定位於空腔中,且可延伸至空腔邊緣且超 出空腔邊緣以提供用於將電子裝置電連接至空腔外之電路 之構件。該電路可包含形成於絕緣層1丨4上之導體。一或 多個通導孔122及/或一或多個盲導孔124可形成於空腔區 域内之基板中以在電子裝置與核心或核心另一側面上之電 I31715.doc
首先形成金屬核心,隨後應用任何必要之預處理、介電塗 層施加、㈣、電鍍圖案化等。可在金屬化及圖案化之前 200908823 路之間提供電連接。提供導體126及128以進行至帝 104及106之頂側的電連接。 圖8說明一實施例,其中額外核心層130及額外絕緣材料 層132係建立於基板134底部上。電路136可形成於絕緣層 132上,且可視情況提供一或多個導孔13 8及140以將核心 130及142相互連接,將電路連接至核心中之—或多者,將 電子裝置連接至核心中之-或多者或連接位於核心相對側 面上之電路。在圖8之實施例中,藉由一通導孔140將電子 裝置144連接至層132上之電路136。可提供額外導體1乜以 將電子裝置連接至層148上之電路。 圖9說明一實施例,其中額外核心層150及絕緣層152係 建立於基板154頂部上。電路156可形成於絕緣層152上, 且可提供諸如158及160之一或多個導孔以將不同元件相互 連接。舉例而言,核心、150與核心、162可相互連接,絕緣層 上之電路可連接至核心中之—或多者,電子裝置可連接: 核心中之-或多者,或者位於核心相對側面上之電 互連接。 在另一態樣中,本發明包含一種製造電子電路總成之方 法。該方法包括:⑷提供一導電核心;⑻使該核心變形 以形成用於收納半導體裝置之至少—部分的空腔;⑷在導 電核心之第m施加介電塗層;及⑷在該介電塗層表 面上及該介電塗層中之導孔中形成電導體。在此實例中, 131715.doc 200908823 或之後建立通向核心之入口。該介電塗層可為保形塗層。 在一些實施例中,在施加介電塗層之前,可將金屬(例 如,銅)層施加於核心以確保最佳電導率。此金屬層以及 在奴後金屬化步驟中所施加的金屬層可藉由習知方法(例 如,電鍍,金屬氣相沈積技術或無電極電鍍)來施加。金 屬層通常具有1至20微米,且較佳為自5至10微米之厚度。 導體或接點可藉由化學、機械或雷射切除形成,或使用
遮蔽技術以防止在選定區域施加塗層,或以其他方式按預 定圖案移除介電塗層之部分以曝露導電核心之區段,且施 加金屬層至介電塗層之部分以形成導體及接點。亦可使用 介電塗層中之至少一者的金屬化來形成鄰接於介電塗層之 表面之接點或導體。 多個空腔可形成於單一大核心材料薄片中。圖ι〇係包含 空請及m之核心材料薄片17〇之平面圖。圖n係圖 中之基板沿線η·η戴取之橫截面®。舉❹言176、 178、18G、182之複數個槽或開口經形成以鄰接於薄片之 將形成空腔之部分。該等”可藉由衝壓或其他機械變形 或移除基板之一部分來形成。亦可使用已知之化學銳削技 術來形成該等空腔。或者 可益 心^ 了藉由在所要位置優先蝕刻核 心來形成該等空腔。在另一實例中,可使用該等變形技術 之任意組合。料槽在成形/衝壓過程中具有幫助作用。 該等槽亦界定薄片184之可抛棄部分。藉由突出部(例如 m 190及192)將核心空腔連接至該等可抛棄部 为。可斷開或切去該等突出心將核心空㈣可拋棄 131715.doc -13- 200908823 移除。 在一些實施例中,導電核心、可具有約2〇至4〇〇微米,或 更特定言之,150至250微米之厚度。該等核心可包含複數 個孔洞。該等孔洞可具有均一之尺寸或形狀。當孔洞為圓 形時,孔洞之直徑可為約8密耳(2〇3 2微幻。如有必要, 則孔洞可更大或更小,其限制條件為該等孔洞大至可足夠 容納本發明之方法中所施加之所有層而不阻塞。 可將介電塗層施加至核心之曝露表面以在其上形成保形 塗層。於本文中使用日夺,”保形”薄膜或塗層係指具有大體 上均-之厚度的薄膜或塗層’其符合核心之構形(包含核 心中孔洞内部之表面(但較佳不閉合))。介電塗層薄膜之厚 度可在(例如)5至50微米之間。由於多種原因而需要較小薄 膜厚度。舉例而言,具有小薄膜厚度之介電塗層允許較小 規模電路。 本發明之方法中所使用之介電塗層可藉由任何適當之保 形塗佈方法施加’包含(例如)浸渡、氣相沈積、電沈積及 自動電泳。藉由氣相沈積 貝77又,丨冤塗層之實例包含聚- (對亞二甲苯)(包含經取代或未經取代之聚-(對亞二甲 苯));倍半氧钱;及聚苯并環丁稀。藉由電沈積施加之 介電塗層之實例包含陽極或陰極丙稀酸、環氧樹脂、聚 S曰、聚胺基甲酸酯、聚醯亞胺或油性樹脂組合物。 介電塗層亦可藉由任彳可 任仃了電沈積感光性組合物之電沈積 而=成、。舉例而言’可藉由可電沈積塗佈組合物之電沈積 “電塗層施加至核心,該可電沈積塗佈組合物包括分散 13I715.doc 200908823 :水性介質中之樹脂相,其中該樹脂相具有共價鍵結之鹵 -’該共價鍵結之自素之含量至少為基於該樹脂相中存在 的固體樹脂總重量之1重量百分比。美國專利案第 6,713,587號描述可電沈積介電塗佈組合物之實例及相關方 法,其以引用方式併入本文中。
*可電沈積塗料組合物可以電泳方法塗覆至導電基板(或 藉由金屬化而使得可導電之基板)。用於電沈積之施加電 壓可變且可(例如)低至!伏特至高至幾千伏特,但通常在5〇 與5〇〇伏特之間。電流密度可在每平方英呎〇5安培至5安 培之間(每平方公分G·5至5毫安),且在電沈積指示基板所 有曝露表面上形成絕緣保形薄膜期間趨向減小。 在藉由電沈積施加塗層後,其可被固化,通常在90。〇至 3〇〇t之高溫下熱固…請分鐘之時間以在核心所有曝露 表面上形成保形介電塗層。 一亦可使用自動電泳(亦稱作化學電泳)來施加絕緣層。通 吊,自動電泳為在浸槽中自含水酸性塗佈組合物在金屬表 面上沈積有機塗層之塗佈方法。該方法涉及金屬離子由於 ,水組合物之低pH值而自基板表面受控釋放,藉此破壞分 散於緊鄰待塗佈基板之含水組合物中之聚合物的穩定性。 此弓1起聚合物粒子凝聚及凝聚之聚合物沈積在基板表面 上。隨著塗層厚度增加,沈積變緩慢,從而形成總體均一 之塗層厚度。 在施加介電塗層後,可移除一或多個預定位置之介電塗 層以曝露基板表面之一或多個區段。可藉由多種方法移除 131715.doc -15- 200908823 介電塗層,例如藉由切除技術。該切除通常使用雷射或藉 由其他習知技術執行,例如,機械鑽馨及化學或電聚钱刻 技術》 可使用金屬化方法形成絕緣層上之電路。金屬化通常藉 由在所有表面上施加金屬層,允許穿過基板(亦即,通導 孔)及/或至但不穿過核心(亦’盲導孔)形成金屬化導孔 的方式來執行。該金屬化步驟中所應用之金屬可為任何先 前提及之金屬或合金’其限制條件為金屬或合金具有足夠 之導電性。通常,在上述金屬化步驟中所應用之金屬為 銅。可藉由習知電鑛、種+雷姑 人ra» 电双禋于电鍍、金屬氣相沈積,或提供 如上所述之均-金屬層之任何其他方法。金制之厚度通 常為約5至50微米。 Ο 為在金屬化步驟之前增強金屬層至介電塗層之黏著,可 藉由離子束、電子束、電暈放電或電浆撞擊來處理所有表 面,隨後將增黏劑層施加至所有表面。增黏劑層可具有% 至5000埃範圍内之厚度’且通常為選自鉻、鈦、鎳、鈷、 絶、鐵、㉟、銅、金、鶴及鋅,及其合金及氧化物之金屬 或金屬氧化物。 又,在施加介電塗層前’核心表面可經預處理或以其他 方式準備以用於塗覆介電材料。舉例而言,在塗覆介電材 料前清洗、沖洗及/或以增黏劑處理可為合適的。 在金屬化後,可將光敏層(由”光阻”或”抗银劑,,組合物形 成)施加至金屬層。視情況,在施加光敏層之前,可清洗 及預處理金屬化基板’例如,以酸_劑處理以移除經氧 I317I5.doc 200908823 正性或負性光敏層。光敏層通常具有 ’且可藉*熟習光刻4理技術者所知 可使用加或減處理方法建立所要電路
合適之正性作用光敏樹脂包含熟習此項技術者 =性作用光敏樹脂。實例包含二硝基_节基官能性聚合 :顿脂具有高光敏度。在一實例中,樹脂光敏層可 :、匕一硝基-节基官能性聚合物之組合物,通常藉由喷 塗來此加。硝基苄基官能性聚合物亦適用。 ,光敏層亦可為包括二硝基f基官能性聚胺基甲酸酿及環 氧-胺聚合物之可電沈積組合物。 負性作用光阻包含液態或乾膜類型之組合物。可藉由滾 塗技術’ |簾式塗覆或電沈積來塗覆液態組合物。較佳 地,液態光阻係藉由電沈積塗覆,更佳藉由陽離子電沈積 塗覆。可電沈積組合物包括離子聚合材料(其可為陽離子
化金屬。光敏層可係 約2至50微米之厚度 之任何方法來施加。 圖案。 或陰離子),且可選自聚酯、聚胺基甲酸酯、丙烯酸樹脂 及聚環氧化物。 在施加光敏層之後,將具有所要圖案之光罩置放於光敏 層上,且使層化基板曝露在足夠程度的適當光化韓射源 下。於本文中使用時,術語”足夠程度的光化輻射”係指在 負性作用抗触劑情況下聚合輻射曝露區域中之單體,或在 正性抗蝕劑情況下解聚聚合物或使得聚合物更加可溶之輕 射程度。此導致輻射曝露區域與輻射屏蔽區域之間的溶解 性差異。 131715.doc 200908823 :曝露於輻射源後可將光罩移除且使用習知顯影溶液來 ’頁〜層化基板以移除光敏層之更可溶部分,並露出下方八 人 k疋區域。接著可使用將金屬轉換為水溶性金屬錯 物的金屬蝕刻劑來蝕刻在此步驟中露出之金屬。可 噴水來移除該可溶性錯合物。 曰 η在触刻步驟中,光敏層保護任何在其下方之金屬。接著 Υ藉由化學剝離方法移除不受触刻劑影響之殘餘光敏層以 提供藉由如上所述形成之金屬化導孔連接之電路圖案。θ 應瞭解’在不偏離本發明之範圍之情況下,本發明之任 何t法可包含一或多個額外步驟。同樣,在不偏離本發明 之範圍的情況下,如有必要可改變執行步驟之次序。 板上之電路圖案製備完成後,可在一或多個隨後步 驟中附接一或多個其他電路組件以形成電路總成。額外組 件可包含藉由任何上述方法製備之—或多個多層電路總 成’諸如半導體晶片、插入層、大規模電路卡或主機板及 主2或被動組件等小規模組件。可使用習知黏著劑、表面 黏著技術、線結合或覆晶技術來附接組件。 儘管圖式展示基板單側面令之一或多個空腔,但應瞭 解,該等空腔可形成於基板之_側面或雙側面中。上述方 法將被用於建立所要雷路以a政B u 电路以及將晶片及/或其他組件連接 至封裝並最終連接至可支撐晶片封裝之電路板的電連接。 在-實例中,晶片可線結合至基板表面上之電路。 在另-實例中,晶片可被覆晶連接至空腔内部之電路。 在該種狀況下,可將電導體自基板表面沿空腔側壁導引至 1317l5.doc 200908823 工腔底部’及/或可使用 1 m 導孔將晶片連接至基板底部上之 电路,㈣導孔提供至基板之相_狀電連接。 ::用介電材料囊封晶片’且接著可導引出 且導體形成於渠溝中以將封裝上之電路連接至晶片上之電 路。接著可金屬化該等晶片並 及*珉罨連接。晶片亦可直接 覆曰曰附接至電路板。亦可使用連接技術之任何組合。 除非相反地指出,否目丨丨热士 、上丄 則於本搖述中使用時,數值參數 可視本發明尋求獲得之所要特性而變化之近似值。因此: 應至少根據所報告之有效數字的數目並藉由應用普通捨入 技術或藉由考慮通常之製造容差來解釋每—數值參數。 又應瞭解,本文中所敍述之任何數值範圍意欲包含其 所包括之所有子範圍。舉例而言,範圍”至意欲包含1 至H)之間的所有子範圍’且包含所敍述之最小们及所敍 述之最大值10’亦即,具有等於或大於k最小值及等於 或小於1 〇之最大值。 本發明之總成對半導體裝置提供實體及電保護,保護裝 置免受實體或電損害。儘管上述實例展示具有均—核心厚 度之基板中之空腔,但核心之厚度無需均一。圖12係基板 200之一替代實施例之橫截面圖,該基板2〇〇包含經成形以 形成空腔204之核心202,該空腔204具有底部2〇6及自底部 周邊延伸之側面2m緣材料層21()及第二絕緣材料 層212定位於核心之相對側面上。基板可包含說明為項目 214、216、218及220之複數個電導體或接觸焊墊。接觸焊 墊(例如2丨4及220)可安裝於第一絕緣材料層表面上或嵌入 131715.doc -19· 200908823 第一絕緣材料層中,或安裝於導孔中以形成電連接至基板 核心層之接觸焊墊(例如216及218)。可選擇接觸焊墊之排 列以容納至少部分安裝於空腔中之各種半導體裝置。在圖 12之實例中,焊墊214及220延伸至空腔邊緣,且可能超出 空腔邊緣,且提供將安裝於空腔中之裝置連接至另一電路 之構件。頂部絕緣層中可包含開口以形成曝露核心之部分 的盲導孔’且可包含用於進行至核心(例如216及218)之電 連接之導電材料。可在基板中提供一或多個導孔⑵。該 等導孔可延伸穿過核心,且可藉由(例如)介電材料層以而 與核心絕緣。可以導電材料填充該等導孔,或-或多個導 體可通過,亥等導孔以在定位於核心相對側面上之組件或電 路之間提供電連接。本發明之電路總成當用於支撐 M〇SFET時,提供通向小形狀因數封裝中外及極)背侧之 低電阻電路徑。該總成允許❹晶片(源極)之有效側連接 至:腔底部’並為閘極向外佈線至密封外殼邊緣。本發明 之,《心成亦促進半導體奘罟+摊/丨人 至基板而改良敎路/ 又側冷卻。藉由將石夕背側燁接 應::::=—,”熟一者 之範疇的情況 /專利圍中闡述之本發明 f ΡΙ ϋ „ 田述之實例進行各種變化。 【圖式簡單說明】 圖1係根據本發明之一 圖。 實轭例建構之電路總成之平面 圖2係圖1中電路總成沿、W取之橫截面圖。 13I715.doc -20. 200908823 一實施例建構之另 圖3係圖1中電路總成 圖4係根據本發明之 面圖。 沿線3-3截取之橫截面圖 電路總成之平
圓增圖钟電路總成沿線5_5截取之橫截面圖。 圖6係圖4中電路總成沿線6_6截取之橫截面圖。 圖7、圖8及圖9係根據本發明之若干實施例建構之其他 電路總成之橫截面圖。 圖10係根據本發明之一實施例建構之基板之平面圖。 圖1 1係圖7中基板沿線11 _ 1 1截取之橫截面圖。 圖12係根據本發明之另一態樣之電路總成之橫截面圖。 【主要元件符號說明】 10 電路總成 12 基板 14 空腔 16 底部 18 側面 20 核心 22 第一絕緣材料層 24 弟一絕緣材料層 26 半導體裝置 28 導電部件 30 半導體裝置之頂面 32 導電部件之末端 34 導電部件之末端 131715.doc -21 - 導體 導體 焊接點 焊接點 焊接點 連接焊墊 接點 焊接點 開口或盲導孔 導電材料 接點 接點 焊接點 頂面 開口 基板 空腔 底部 側面 核心 第一絕緣材料層 第二絕緣材料層 接觸焊墊 接觸焊墊 -22- 200908823 88 接觸焊墊 90 接觸焊墊 92 開口 94 開口 96 導孔 104 電子裝置 106 電子裝置 108 空腔 110 基板 112 導電核心 114 第一絕緣層 116 第二絕緣層 118 導體 120 導體 122 通導孔 124 盲導孔 126 導體 128 導體 130 核心層 132 絕緣材料層 134 基板 136 電路 138 導孔 140 導孔 I31715.doc -23 - 200908823 (
L 142 核心 144 電子裝置 146 導體 148 層 150 核心層 152 絕緣層 154 基板 156 電路 158 導孔 160 導孔 162 核心 170 核心材料 172 空腔 174 空腔 176 槽或開口 178 槽或開口 180 槽或開口 182 槽或開口 184 薄片 186 突出部 188 突出部 190 突出部 192 突出部 200 基板 131715.doc -24, 200908823 202 核心 204 空腔 206 底部 208 側面 210 第一絕緣材料層 212 弟二絕緣材料層 214 接觸焊墊 216 接觸焊墊 218 接觸焊墊 220 接觸焊墊 222 導孔 224 介電材料層 131715.doc -25-

Claims (1)

  1. 200908823 十、申請專利範圍: 1. 一種用於電子裝置封裝之基板,其包括: 導電核心,其經成形以界定一用於收納一電子裝置 之空腔; 位於該核心之第一側面上之第一絕緣層;及 、、、二疋位以鄰接於該空腔中之一表面之第一接點。 2·如請求項1之基板,其中該第一接點定位於該空腔内之 該第一絕緣層上。 3.如明求項1之基板,其中該第一接點電連接至該導電核 心 0 4_如明求項1之基板,其中該導電核心包括以下各者中 一或多者: 之 未經處理的或鍍辞的鋼、鋁、金、鎳、銅、鎮或任η 前述金屬之合金。 何 5 ·如明求項1之基板’其中該導電核心包括: 金屬化非導電材料。 6.如請求項丨之基板,其進一步包括: 位於該核心之第二側面上之第二絕緣層,其中該第 一絕緣層及該第二絕緣層保形地塗佈該導電核心。 月长項6之基板,其中該第—絕緣層及該第二絕 係使用電沈積而施加至該導電核心。 曰 8·如請求項6之基板,其進一步包括: 、、'里弋仇以鄰接於該第一層及該第二層令一 二核心„ 者之第 J3I715.doc 200908823 9. 如請求項1之基板,其進一步包括: 一在該核 心中之開口。 10. 如請求項1之基板,其進一步包括: 一定位於該第一絕緣層上之電路層。 11. 如請求項I之基板,其進一步包括: 第—導體,其電連接至該筮一垃w B ^ 弟接..沾且延伸至該空腔外 部之一點。
    12. 如請求項1之基板,其進一步包括: 黾連接S亥第一接點與該核心之導孔。 13. 種製造用於電子裝置封裝之基板的方法,其包括: 提供一導電核心; 使4核心變形以界定一用於收納一電子裝置之空腔; 施加第一絕緣層至該核心之第一側面;及 工 形成一鄰接於該空腔内之一表面的第—接點。 14. 如請求項13之方法,其中將該第一接點定位於該空腔内 之該第一絕緣層上。 15. 如凊求項13之方法’其中該第一接點電連接至該導電核 心 ° 1 6. 士明求項1 3之方法,其中該導電核心包括以下各者中之 一或多者: 未^處理的或錢鋅的鋼、㉟、金、鎳、銅、鎂或任何 前述金屬之合金。 17.如請求項13之方法,其中該導電核心包括: 金屬化非導電材料。 131715.doc 200908823 18. 如請求項13之方法,复 ,、進一步包括U下步驟: %加第二絕緣層至該核心之第二側面,其q 緣層及該第二絕緣層保形地塗佈該導電核心。 19. 如請求項18之方法,其中該第一絕緣層及該^ 係使用電沈積而施加至該導電核心。 20·如請求項13之方法,其中該核心係一薄片之-_ 該方法進一步包括以下步驟: 在該薄片中形成鄰接於該核心之邊緣的槽, 使該核心與該薄片分離。 21.如請求項13之方法’其中使用,或多種衝壓 刻方法使該核心變形。 L 該第一絕 二絕緣層 部分,且 及 銑削及I虫 131715.doc
TW097120775A 2007-06-11 2008-06-04 Circuit assembly including a metal core substrate and process for preparing the same TW200908823A (en)

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
US11/760,887 US20080302564A1 (en) 2007-06-11 2007-06-11 Circuit assembly including a metal core substrate and process for preparing the same

Publications (1)

Publication Number Publication Date
TW200908823A true TW200908823A (en) 2009-02-16

Family

ID=39705306

Family Applications (1)

Application Number Title Priority Date Filing Date
TW097120775A TW200908823A (en) 2007-06-11 2008-06-04 Circuit assembly including a metal core substrate and process for preparing the same

Country Status (7)

Country Link
US (1) US20080302564A1 (zh)
EP (1) EP2162909A1 (zh)
JP (1) JP2010529694A (zh)
KR (1) KR20100025572A (zh)
CN (1) CN101743635A (zh)
TW (1) TW200908823A (zh)
WO (1) WO2008154124A1 (zh)

Cited By (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TWI495026B (zh) * 2012-10-30 2015-08-01 Zhen Ding Technology Co Ltd 晶片封裝基板和結構及其製作方法
TWI574591B (zh) * 2012-07-27 2017-03-11 德昌電機(深圳)有限公司 安全保護裝置
TWI611740B (zh) * 2015-02-05 2018-01-11 頎邦科技股份有限公司 可撓性基板
TWI729026B (zh) * 2015-12-21 2021-06-01 美商英特爾公司 印刷電路板(pcb)總成及形成其之方法
TWI750385B (zh) * 2017-10-20 2021-12-21 南韓商三星電機股份有限公司 印刷電路板

Families Citing this family (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20120016980A (ko) 2010-08-17 2012-02-27 한국전자통신연구원 영상 부호화 방법 및 장치, 그리고 복호화 방법 및 장치
US8598694B2 (en) * 2011-11-22 2013-12-03 Infineon Technologies Ag Chip-package having a cavity and a manufacturing method thereof
TWI465163B (zh) * 2012-04-20 2014-12-11 Bridge Semiconductor Corp 具有內建加強層之凹穴基板及其製造方法
US11002701B2 (en) * 2018-11-07 2021-05-11 Cameron International Corporation Electrically smart multi-layered coating for condition-base monitoring

Family Cites Families (20)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
EP0139029A1 (en) * 1983-10-19 1985-05-02 Olin Corporation Improved semiconductor package
JP2816244B2 (ja) * 1990-07-11 1998-10-27 株式会社日立製作所 積層型マルチチップ半導体装置およびこれに用いる半導体装置
JPH09162320A (ja) * 1995-12-08 1997-06-20 Shinko Electric Ind Co Ltd 半導体パッケージおよび半導体装置
JP3982895B2 (ja) * 1997-04-09 2007-09-26 三井化学株式会社 金属ベース半導体回路基板
JP2000012723A (ja) * 1998-06-23 2000-01-14 Nitto Denko Corp 回路基板の実装構造体およびそれに用いる多層回路基板
US6657448B2 (en) * 2000-02-21 2003-12-02 Kabushiki Kaisha Nihon Micronics Electrical connection apparatus
TW574752B (en) * 2000-12-25 2004-02-01 Hitachi Ltd Semiconductor module
JP2002198555A (ja) * 2000-12-26 2002-07-12 Canon Inc 半導体素子搭載用基板及び該基板を使用した半導体デバイス
DE10109936B3 (de) * 2001-02-26 2005-02-24 Infineon Technologies Ag Verfahren und Vorrichtung zum Vereinzeln eines verpackten elektronischen Bauteils und eines dafür geeigneten Systemträgerbandes
US6951707B2 (en) * 2001-03-08 2005-10-04 Ppg Industries Ohio, Inc. Process for creating vias for circuit assemblies
US6713587B2 (en) * 2001-03-08 2004-03-30 Ppg Industries Ohio, Inc. Electrodepositable dielectric coating compositions and methods related thereto
US7228623B2 (en) * 2001-03-08 2007-06-12 Ppg Industries Ohio, Inc. Process for fabricating a multi layer circuit assembly
US7000313B2 (en) * 2001-03-08 2006-02-21 Ppg Industries Ohio, Inc. Process for fabricating circuit assemblies using electrodepositable dielectric coating compositions
US7152315B1 (en) * 2001-03-20 2006-12-26 Visteon Global Technologies, Inc. Method of making a printed circuit board
WO2002084750A1 (en) * 2001-04-12 2002-10-24 Matsushita Electric Works, Ltd. Light source device using led, and method of producing same
JP2005531160A (ja) * 2002-06-27 2005-10-13 ピーピージー インダストリーズ オハイオ, インコーポレイテッド 窪んだかまたは広がったブレイクアウェイタブを有する単層または多層のプリント回路基板およびその製造方法
US20040107569A1 (en) * 2002-12-05 2004-06-10 John Guzek Metal core substrate packaging
US7528421B2 (en) * 2003-05-05 2009-05-05 Lamina Lighting, Inc. Surface mountable light emitting diode assemblies packaged for high temperature operation
TW200611385A (en) * 2004-09-29 2006-04-01 Phoenix Prec Technology Corp Carried structure of integrated semiconductor element and method for fabricating the same
JP4776247B2 (ja) * 2005-02-09 2011-09-21 富士通株式会社 配線基板及びその製造方法

Cited By (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TWI574591B (zh) * 2012-07-27 2017-03-11 德昌電機(深圳)有限公司 安全保護裝置
TWI495026B (zh) * 2012-10-30 2015-08-01 Zhen Ding Technology Co Ltd 晶片封裝基板和結構及其製作方法
TWI611740B (zh) * 2015-02-05 2018-01-11 頎邦科技股份有限公司 可撓性基板
US9961759B2 (en) 2015-02-05 2018-05-01 Chipbond Technology Corporation Flexible substrate
TWI729026B (zh) * 2015-12-21 2021-06-01 美商英特爾公司 印刷電路板(pcb)總成及形成其之方法
TWI750385B (zh) * 2017-10-20 2021-12-21 南韓商三星電機股份有限公司 印刷電路板

Also Published As

Publication number Publication date
US20080302564A1 (en) 2008-12-11
KR20100025572A (ko) 2010-03-09
EP2162909A1 (en) 2010-03-17
JP2010529694A (ja) 2010-08-26
CN101743635A (zh) 2010-06-16
WO2008154124A1 (en) 2008-12-18

Similar Documents

Publication Publication Date Title
TW200908823A (en) Circuit assembly including a metal core substrate and process for preparing the same
TWI291221B (en) Printed circuit board, flip chip ball grid array board and method of fabricating the same
KR101593280B1 (ko) 코어리스 기판을 형성하기 위한 방법
TW201121376A (en) Circuit wiring board incorporating heat resistant substrate
TWI500361B (zh) 多層配線板
EP0399161A2 (en) Multi-level circuit card structure
US20130008705A1 (en) Coreless package substrate and fabrication method thereof
US20090071707A1 (en) Multilayer substrate with interconnection vias and method of manufacturing the same
CN107112297A (zh) 配线电路基板、半导体装置、配线电路基板的制造方法、半导体装置的制造方法
CN101288350A (zh) 多层印刷线路板及其制造方法
WO2010001554A1 (ja) 電子回路部品およびその製造方法
JP2008004924A (ja) パッケージ基板製造方法
KR101680192B1 (ko) 저 비용 기판을 제조하기 위한 방법
TW201215269A (en) Wiring substrate manufacturing method
KR20100009752A (ko) 자기장을 이용한 무전해 도금 장치 및 방법
EP3560304B1 (en) Method of forming a solderable solder deposit on a contact pad
JP7464352B2 (ja) 配線基板およびその製造方法
JP2020087967A (ja) プリント配線板およびその製造方法
JP7382170B2 (ja) 半導体装置
JP2018010931A (ja) 配線基板及びその製造方法
JP2895569B2 (ja) 電気的接続部材および電気回路部材
KR101124784B1 (ko) 배선 기판 및 그 제조 방법
JP2016207841A (ja) 配線基板及びその製造方法
JP2895570B2 (ja) 電気的接続部材および電気回路部材
TW201419956A (zh) 配線基板