200826280 九、發明說明 【發明所屬之技術領域】 本發明關於記憶元件及包含該記憶元件的半導體裝置 【先前技術】 近年來,具有集成在絕緣表面上的多個電路並具有各 種功㉟的半導體裝置已被開發出來。此外,將由設置在半 導體裝置上的天線所接收的電波轉換爲電能且利用該電能 進行資料發射/接收的半導體裝置的開發也正在進行。這 種半導體裝置被稱爲無線晶片(也稱爲ID標籤、IC標籤 、1C晶片、RF (射頻)標籤、無線標籤、電子標籤、或 者RFID (射頻識別)),並且已被引入一部分市場。 這些已被實用化的半導體裝置中的許多包括使用如矽 等半導體基底的電路(也稱爲1C (積體電路)晶片)和天 線。並且該IC晶片包括記憶電路、控制電路等。特別地 ,藉由提供能夠儲存許多資料的記憶電路,就可提供更高 功能且高附加値的半導體裝置。然而,雖然矽基底昂貴, 但是這些半導體裝置被要求以低成本來製造。這是因爲像 無線晶片那樣的小型半導體裝置被期待著與一次性商品差 不多的需要的緣故。因此,近年來,在廉價玻璃基底上形 成控制電路、記憶電路且使用可以以低溫形成薄膜的有機 化合物的有機裝置例如有機薄膜電晶體(以下,也稱爲“ 有機TFT”)、有機記憶元件等已被積極地開發出來(例 200826280 如,參照專利文獻1 )。 [專利文獻1]日本專利申請公開2002-26277號公報 【發明內容】 藉由在一對電極之間設置有機化合物層來形成用作有 機記憶體晶片的記憶部分的記憶元件,並且當寫入資料時 ,利用由於在電極之間施加電壓而發生的諸如電阻値等電 氣特性的變化。如此,工作原理很簡單,但是即使利用具 有相同結構的記憶元件,也在每個元件的寫入工作中容易 發生不均勻性。例如,以下說明對於按順序層疊有第一導 電層、有機化合物層、第二導電層的記憶元件中的寫入電 壓的不均勻性硏究的結果。注意,使用的記憶元件的尺寸 爲 5μπιχ5μιη (以下,寫爲 5μηι 見方)、ΙΟμιηχΙΟμηι ( ΙΟμιη見方),而且使用其膜厚度爲100nm的鈦作爲第一 導電層,並使用其膜厚度爲l〇nm的4,4’-雙[N-(l-萘基 )-N-苯胺]聯苯(縮寫:NPB )作爲有機化合物層,且使 用其膜厚度爲20 Onm的鋁作爲第二導電層。 在本實驗中使用了由6 4個記憶元件構成的記憶裝置 即6 4位元的記憶裝置。圖2 3示出對於施加電壓的累積程 式化率。 根據圖2 3,在任何尺寸的元件中,都發生如下情況: 在每個記憶元件中記憶元件的寫入電壓不均勻,結果在開 始寫入的電壓(在圖2 3中,5 V )和結束寫入的電壓(在 圖2 3中,1 0 V至1 5 V )之間發生很大的差別。在此情況 200826280 下,需要根據需要最高寫入電壓的記憶元件來確定寫入電 壓,因此耗電量增高。就是說,在每個元件中的寫入電壓 的不均勻性引起耗電量的增大。 鑒於上述問題,本發明的目的在於提供一種記憶裝置 及具有該記憶裝置的半導體裝置,該記憶裝置減少了每個 記憶元件中的工作不均勻性且寫入特性優良。 本發明之一態樣爲記憶元件,其包括:第一導電層; 金屬氧化物層;半導體層;有機化合物層;以及第二導電 層,其中,所述金屬氧化物層、所述半導體層以及所述有 機化合物層被所述第一導電層及所述第二導電層夾持,並 所述金屬氧化物層與所述第一導電層接觸,且與所述金屬 氧化物層接觸地設置所述半導體層。 本發明之另一態樣爲記憶元件,其包括:第一導電層 ;金屬氧化物層;半導體層;有機化合物層;以及第二導 電層,其中,所述金屬氧化物層、所述半導體層以及所述 有機化合物層被所述第一導電層及所述第二導電層夾持, 並所述金屬氧化物層與所述第一導電層接觸,且與所述第 二導電層接觸地設置所述半導體層。 在上述結構中,所述半導體層也可以爲不連續層。 此外’在上述結構中,所述金屬氧化物層也可以由用 於所述第一導電層的材料的氧化物構成。在此情況下,也 可以藉由對所述第一導電層的表面施行氧化處理來形成。 注意’氧化處理除了在有氧下進行的電漿處理或加熱處理 以外’還包括自然氧化等。 -6 - 200826280 此外,在上述記憶元件中,有機化合物層也可以包括 絕緣物。 使用電子傳輸材料或電洞傳輸材料來形成本發明記憶 兀件的有機化合物層。此外’通過施加電壓來使元件的電 氣特性變化從而寫入資料。對於電氣特性,例如有電阻値 ;當寫入資料時成爲一對的第一導電層及第二導電層的一 部分彼此連接即短路,而使電阻値發生變化。 此外,本發明之另一態樣爲半導體裝置,在該半導體 裝置中,多個上述記憶元件被配置爲矩陣狀。注意,該多 個記憶元件各自也可以連接於薄膜電晶體。 上述半導體裝置也可以包括第三導電層,該第三導電 層通過電路與記憶元件電連接且用作天線。 寫入電壓只要是通過對第一導電層和第二導電層之間 施加電壓而使記憶元件的電氣特性變化的電壓即可,沒有 特別的限制。在本說明書中,將這種爲了使記憶元件的電 氣特性大幅度地變化而需要的外加電壓寫爲寫入電壓。如 此,通過利用由於電壓的施加發生的記憶元件的電氣特性 的變化,而進行資料寫入。此外,讀取電壓是爲了讀取未 寫入元件和已寫入元件之間的電氣特性的差別而使用的外 加電壓,它只要是不使記憶元件的電氣特性變化程度的電 壓即可,沒有特別的限制。 此外,在本說明書中,有時將第一導電層及第二導電 層記載爲電極。 根據本發明,可以獲得記憶元件和具有該記億元件的 200826280 記憶裝置及安裝有該記憶裝置的半導體裝置。該記憶元件 減少了每個記憶元件中的工作不均勻性且寫入特性優良。 【實施方式】 下面,關於本發明的實施方式參照附圖而說明。但是 ,所屬技術領域的普通人員可以很容易地理解一個事實就 是,本發明不局限於以下的說明,其方式及詳細內容可以 被變換爲各種各樣的形式而不脫離本發明的宗旨及其範1¾ 。因此,本發明不應該被解釋爲僅限定在以下所示的實方拒 方式所記載的內容中。注意,在以下說明的本發明的結_ 中,在不同附圖中有時共同使用表示相同部分的符號。 實施方式1 參照圖1 A至1 C而說明本發明的記憶元件的結構實施 例。圖1 A所示的記憶元件包括第一導電層1 1 〇、金屬氧 化物層1 1 1、半導體層1 1 2、有機化合物層1 1 3、以及第二 導電層114。金屬氧化物層111、半導體層H2、以及有機 化合物層113被第一導電層110和第二導電層114夾持, 並金屬氧化物層111接觸於第一導電層11〇上,且半導體 層1 1 2與金屬氧化物層1 1 1接觸地設置。 作爲第一導電層110和第二導電層114,可以使用由 單層或層疊結構構成的高導電性的金屬、合金、化合物帛 〇 例如’可以舉出氧化鋼錫(以下,寫爲ιτο)、含石夕 -8 - 200826280 的氧化銦錫、含2至20wt%氧化鋅(Zn0 )的氧化銦(縮 寫:IZO )等。此外,除了諸如鈦(Ti )、金(Au )、鉑 (Pt)、鎳(Ni) '鎢(W)、鉻(C〇 、鉬(Mo)、鐵 (Fe)、鈷(Co)、銅(Cu)、鈀(?(1)等過渡金屬單質 、或者金屬材料的氮化物(例如,氮化鈦、氮化鎢、氮化 組)以外’還可以舉出屬於元素週期表的第一族或第二族 的金屬’即諸如鋰(Li )、鉋(Cs )等鹼金屬,諸如鎂( Mg)、銘(Ca)、總(Sr)等鹼土金屬,以及包含任何這 些的合金(例如,MgAg、AlLi )等。此外,還可以使用 諸如銪(Er )、鏡(Yb )等稀土金屬以及包含這些的合金 等。 注意,第一導電層1 1 0通過蒸鍍法、濺射法、C V D法 、印刷法、電鍍法、無電電鍍法、旋塗法等形成。此外, 還可以使用液滴噴射法。注意,液滴噴射法爲通過從細孔 噴射含預定的組成物的液滴來形成圖案的方法。 可以使用蒸鍍法、濺射法、CVD法、印刷法、或者液 滴噴射法,形成第二導電層1 1 4。 使用藉由從外界施加電壓改變其結晶狀態、電導性、 和形狀的有機化合物來形成有機化合物層1 1 3。或者,也 可以藉由對第一導電層和第二導電層施加電壓來改變有機 化合物的形狀。可以以單層結構形成有機化合物層113, 或者藉由使用由不同有機化合物形成的層的多層結構來形 成有機化合物層1 1 3。 注意,有機化合物層1 1 3以這樣的厚度形成,在該膜 -9- 200826280 厚下,藉由從外界施加電壓來改變記憶元件的電阻。有機 化合物層1 1 3的典型的膜厚度範圍是從5 n m到1 0 〇 nm,較 佳的是從l〇nm到60nm。 關於金屬氧化物層1 1 1,可以使用金屬氧化物諸如氧 化鈦、氧化鎳、氧化鎢、氧化鉻、氧化鉬、氧化鐵、氧化 鈷、氧化銅、氧化鈀等。 注意,金屬氧化物層1 1 1的膜厚度可以爲大於或等於 0.1 nm且小於或等於25nm以下,較佳地爲大於或等於 0.1 n m且小於或等於1 5 n m。 舉例而言,藉由對第一導電層1 1 〇施行氧化處理,形 成金屬氧化物層1 1 1。注意,氧化處理除了在有氧下進行 的電漿處理或加熱處理以外,還包括自然氧化等。此外, 也可以通過在第一導電層110以外另行形成金屬膜,並且 對該金屬膜施行氧化處理,來形成金屬氧化物層11 1。注 意,關於上述金屬膜,除了可用於第一導電層110的材料 以外,還可以使用低導電性的金屬膜。此外,還可以通過 蒸鍍法、電子束蒸鍍法、濺射法、CVD法等,形成金屬氧 化物。此外,關於其他的金屬氧化物的形成方法,既可以 使用旋塗法、溶膠-凝膠法、印刷法、或者液滴噴射法等 ,又可以組合使用上述方法和這些方法。 關於半導體層1 1 2,可以使用諸如氧化鉬、氧化錫、 氧化鉍、氧化釩、氧化鈦、氧化鐵、氧化鉻、氧化銅、氧 化錳矽膜、氧化鎳、氧化鋅、矽鍺、砷化鎵、氮化鎵、氧 化銦、磷化銦、氮化銦、硫化鎘、碲化鎘、鈦酸緦膜等半 -10- 200826280 導體。注蒽’半導體層112不一定由一種半導體構成,而 可以由多種半導體材料混合構成。此外,可以以單層結構 形成半導體層112’或者通過使用由不同半導體層形成的 層的多層結構來形成半導體層1 1 2。 注意,半導體層112的膜厚度只要是〇·1ηηι或以上就 沒有特別的限制,例如既可以爲1 〇nm以下,又可以爲其 以上。 可以藉由使用蒸鍍法、電子束蒸鍍法、濺射法、CVD 法等,形成半導體層1 1 2。此外,關於其他形成方法,既 可以使用旋塗法、溶膠-凝膠法、印刷法、或者液滴噴射 法等,又可以組合使用上述方法和這些方法。 可以通過使用具有電洞傳輸性或電子傳輸性的有機化 合物,形成有機化合物層1 1 3。注意,在此,具有電洞傳 輸性的化合物不意味著只傳送電洞的化合物,而意味著如 下化合物,即也具有電子傳輸性且電洞的遷移率大於電子 的遷移率的化合物。此外,具有電子傳輸性的化合物不意 味著只傳送電子的化合物,而意味著如下化合物,即也具 有電洞傳輸性且電子的遷移率大於電洞的遷移率的化合物 。因此’傳送電洞和電子雙方的材料也被包括在這些範疇 內。 例如’作爲具有電洞傳輸性的有機化合物,可以舉出 芳香胺類(即,具有苯環一氮鍵)化合物諸如2,7 -二(N -嗦唑基)-螺-9,9’-聯芴(縮寫:SFDCz)、4,4,-二[N-(卜萘基 )-N -苯基氨基]聯苯(縮寫:NPB)、4,4’-二[N-(3 -甲基苯基 -11 - 200826280 )-N -苯基-氨基]-聯苯(縮寫:TPD) 、4,4,,4,,-三(N,N -二 苯基-氨基)-三苯胺(縮寫:TDATA ) 、4,4,,4,,-三[N-(3- 甲基苯基)苯基-氨基]-三苯胺(縮寫:mtdATA)、以 及4,4’,-二(>1-(4-队1二-111-甲苯基氨基)苯基)善苯基氨 基)聯苯(縮寫:DNTPD )等;酞菁化合物諸如酞菁(縮 寫:KhPc )、銅酞菁(縮寫:Cupc )、以及釩氧酞菁(縮 寫:VOPc)等。 作爲具有高電子傳輸性的有機化合物,可以使用諸如 二(8 -卩奎卩林醇合)鋁(縮寫:a 1 q )、三(4 -甲基-8 -喹啉醇 合)鋁(縮寫:Almq3 )、二(1 0-經基苯並[h]-喹啉)鈹( 縮寫:BeBq2)、以及一(2 -甲基-8-喹啉醇合)-4 -苯基苯 酚-鋁(縮寫:BAlq )等由具有喹啉骨架或苯並喹啉骨架 的金屬絡合物等構成的材料。此外,可以使用諸如雙[2-(2 -羥基苯基)苯並噁唑]鋅(縮寫:Zn(BOX)2)、雙[2-(2-羥基苯基)苯並噻唑]鋅(縮寫:Zn(BTZ)2)等具有噁唑基 、噻唑基配位元體的金屬絡合物等材料。再者,除了金屬 絡合物以外,還可以舉出 2 - ( 4 -聯苯基)-5 - ( 4 -叔丁基 苯基)-1,3,4-噁二唑(縮寫:?80) 、1,3-二[5·(ρ-叔丁 基苯基)-1,3,4-噁二唑-2-基]苯(縮寫:〇xd - 7) 、3-(4- 二苯基)-4 -苯基-5-(4 -叔丁基苯基)_1,2,4 -三卩坐(縮寫: TAZ ) 、3-(4-叔丁基苯基)-4 一(4-乙基苯基)一 5-( 4 一聯苯基)-1,2,4-三唑(縮寫:p-EtTAZ )、紅菲繞啉( 簡縮寫:BPhen);浴銅靈(縮寫:BCP)等。 除了上述以外,例如還可以通過使用2,3-雙(4-二苯 -12- 200826280 氨基苯基)D奎喔琳(縮寫:TPAQn) 、1,3,5 -三(N -卩弄哇基) 苯(縮寫:TCzB )、9-[4-(N-嗦唑基)]苯基-10-苯基蒽(縮寫 :〇2?八)、3,6-二苯基-9-[4-(1〇-苯基-9-蒽基)苯基]_911-嗦唑(縮寫:DPCzPA) 、2-t-丁基-9,10-雙(4-(N-嘮 Π坐 基)苯基)蒽(縮寫:CzBPA ) 、3-[N-(9-苯基嚼唑-3-基 )-N-苯基氨基]-9-苯基嘮唑(縮寫:PCzPCAl)、3,6-二[N-(9-苯基嗫唑-3-基)-N-苯基氨基]-9-苯基D弄唑(縮寫: PCzPCA2)、3-[Ν-(1-萘基)-N-(9-苯基嗦唑-3-基)氨基]-9-苯 基嘮唑(縮寫·· PCzPCNl)、4,4,-雙(N-嘮唑基)聯苯(縮 寫:CBP) 、1,3,5-三[4-(N-嘮唑基)苯基]苯(縮寫:TCPB )、N- ( 2 -萘基)嗪唑(縮寫:NCz )等來形成。 可以藉由使用蒸鍍法、電子束蒸鍍法、濺射法、CVD 法等,形成有機化合物層1 1 3。此外,作爲其他形成方法 ’既可以使用旋塗法、溶膠-凝膠法、印刷法、或者液滴 噴射法等,又可以將這些方法與上述方法組合使用。 此外,有機化合物層1 1 3也可以爲混合有絕緣物的具 有電洞傳輸性或電子傳輸性的有機化合物層。注意,絕緣 物無需被均勻分散。通過混合絕緣物,可以提高有機化合 物層1 1 3的形態結構。因此,因爲可以抑制薄膜的部分晶 化等’所以可以進一步抑制每個記憶元件中的工作不均勻 性。 注意,關於絕緣物,可以使用具有絕緣性的無機化合 年勿或有機化合物。例如,作爲無機化合物,可以舉出氧化 物諸如氧化鋰、氧化鈉、氧化鉀、氧化鉚、氧化鈹、氧化 -13- 200826280 錶、氧化鈴、氧化總、氧化鎖寺’氯化物諸如氯化錐、氣 化鈉、氟化鉀、氟化铷、氟化鈹、氟化鎂、氟化銷、氟化 緦、氟化鋇等,其他具有絕緣性的氮化物、氯化物、溴化 物、碘化物、碳酸鹽、硫酸鹽、或者硝酸鹽等。此外,作 爲具有絕緣性的有機化合物,可以使用聚醯亞胺、丙烯酸 聚合物、聚醯胺、苯並環丁烯類樹脂、聚酯、酚醛清漆樹 脂、三聚氰胺樹脂、酚醛樹脂、環氧樹脂、矽酮樹脂、呋 喃樹脂、苯二酸二烯丙酯樹脂等。此外,還可以使用其主 鏈由矽和氧的耦合構成的所謂矽氧烷類材料。 注意,可以通過對各自材料同時進行成膜,形成這種 混合層。例如,可以通過組合相同類型的方法和不同類型 的方法來形成,諸如採用電阻加熱的共同蒸鍍法、採用電 子束蒸鍍蒸鍍的共同蒸鍍法、採用電阻加熱蒸鍍蒸鍍和電 子束蒸鍍蒸鍍的共同蒸鍍法、採用電阻加熱蒸鍍蒸鍍和濺 射法的成膜、採用電子束蒸鍍和濺射法的成膜等。此外, 作爲其他形成方法,既可以使用旋塗法、溶膠-凝膠法、 印刷法、或者液滴噴射法等,又可以將這些方法與上述方 法組合使用。此外,也可以不進行同時形成,而在形成有 機化合物層之後,通過離子注入法或摻雜法等引入絕緣物 ’來形成由有機化合物和絕緣物構成的混合層。 在具有上述結構的記憶元件中可以通過與第一導電層 接觸地設置金屬氧化物層及半導體層,來抑制在所述導電 層的表面上的局部電場集中。 根據上述’可以減少每個記憶元件中的工作不均勻性 -14- 200826280 且獲得寫入特性優良的記憶元件。 下面,參照圖1 6A至1 6C而說明記憶元件的動作機理 。首先,圖1 6 A表示施加電壓之前的記憶元件。當對第一 導電層1 1 0和第二導電層1 1 4之間施加電壓時,從第一導 電層1 1 〇將載流子經過金屬氧化物層1 1 1注入到半導體層 1 1 2及有機化合物層1 1 3,並且當達到某個施加電壓時, 有機化合物層1 1 3變形。由此,第二導電層1 1 4和半導體 層1 1 2或第一導電層1 1 〇接觸,結果記憶元件發生短路( 參照圖1 6 B及圖1 6 C中的標號1 6 0 )。如此,在施加電壓 之前和之後,記憶元件的電阻値發生變化。 根據如上所述的動作機制,藉由利用由於施加電壓而 發生的記憶元件的電阻値的變化來寫入資料。 此外,記憶元件的結構不局限於圖1 A,也可以如圖 1 B所示,具有如下結構:與第一導電層1 1 〇接觸地設置 金屬氧化物層111,並且與第二導電層114接觸地設置半 導體層1 12。此外,如圖1 C所示,也可以具有如下結構 :與第一導電層11 〇接觸地按順序層疊金屬氧化物層111 及半導體層112,並且與第二導電層114接觸地設置半導 體層1 12。 此外,半導體層1 1 2的形狀並不需要爲圖1 A至1 C所 示的連續層,也可以爲不連續層。例如,其形狀也可以爲 如圖2 A所示的半導體層2 1 2那樣的條紋狀的不連續層。 注意,半導體層2 1 2的條紋方向沒有特別的限制。即使半 導體層2 1 2爲不連續層,也可以抑制在第一導電層的表面 -15- 200826280 上的局部的電場集中。因此,可以獲得與上述相同的 〇 此外,如圖2B所示,也可以以粒子222的形狀 半導體層1 1 2。此時的粒子2 2 2的粒徑沒有特別的限讳 再者,半導體層112的形狀也可以爲圖3A至3C 的形狀。注意,圖3 A至3 C爲俯視圖,由標號3 1 2, 、3 3 2表示半導體層。 如圖3 A所示,可以將半導體層3 1 2形成爲隔著 氧化物層1 1 1至少覆蓋第一導電層1 1 0的一部分的島 連續層。在此,多個作爲不連續層的半導體層3 1 2隔 屬氧化物層1 1 1沒有規律地分散在第一導電層1 1 0上 此外,如圖3 B所示,隔著金屬氧化物層1 1 1形 第一導電層110上的半導體層3 22可以成爲條紋狀的 續層。該半導體層322對於第一導電層1 1〇的任何一 有預定的角度(-90度以上且不足90度)。 此外,如圖3 C所示,隔著金屬氧化物層1 1 1形 第一導電層110上的半導體層332可以成爲網狀的不 層。 注意,半導體層不需要爲一層,也可以爲層疊結 此外,該層疊的半導體層各自可以爲上述形狀。 對本發明的記憶元件施加的電壓,既可以對第一 層110施加比第二導電層114更高的電壓,又可以對 導電層114施加比第一導電層11〇更高的電壓。 藉由採用上述結構,可以減少每個記憶元件中的 效果 設置 !1〇 所示 322 金屬 狀不 著金 〇 成在 不連 邊具 成在 連續 構。 導電 第二 工作 -16- 200826280 不均勻性且獲得寫入特性優良的記憶元件。此外,因爲本 發明的記憶元件不能對寫入一次的記憶元件中的資料進行 擦除,所以可以防止由改寫所引起的僞造。再者,因爲本 發明的記憶元件具有如下簡單結構:在一對導電層之間夾 有金屬氧化物層、半導體層以及有機化合物層,所以可以 以低成本製造寫入特性優良的記憶元件。 實施方式2 在本實施方式中,參照附圖而說明具有本發明的記憶 元件的半導體裝置、典型爲記憶裝置。在此,表示了記憶 裝置的結構爲被動矩陣型的情況。 圖4A表示本實施方式所示的半導體裝置的結構實施 例。半導體裝置400包括其中記憶元件401被設置爲矩陣 狀的記憶胞陣列4 1 1、解碼器4 1 2和4 1 3、選擇器4 1 4、讀 取/寫入電路415。注意,在此所示的半導體裝置400的結 構只是一個例子,也可以包括諸如讀出放大器、輸出電路 、緩衝器等其他電路。 注意,解碼器412和413、選擇器414、讀取/寫入電 路4 1 5、介面等既可以與記憶元件同樣地形成在基底上, 又可以作爲1C晶片設置在外部。 每一記憶元件401均包括第一導電層、第二導電層、 金屬氧化物層、半導體層及有機化合物層。該第一導電層 與字線W y ( 1 ^ y ^ η )相連接,該第二導電層與位線B X (l^xSin)相連接,該金屬氧化物層與第一導電層相接 -17- 200826280 觸,該半導體層及有機化合物層形成在金屬氧化物層。 圖5 A和5B分別表示記憶胞陣列4 1 1的俯視圖和 圖的實施例。注意,圖5 A表示記憶胞陣列4 1 1的一 的俯視圖。 在記億胞陣列4 1 1中呈矩陣狀地設置有記憶元件 。記憶元件40 1在基底上包括:第一導電層5 1 0 ;金 化物層、半導體層及有機化合物層5 20;第二導電層 ,其中,該第一導電層510在第一方向(A-B)上延 該金屬氧化物層、該半導體層及該有機化合物層520 第一導電層510,該第二導電層514在與第一方向垂 第二方向(C-D )上延伸。注意,可以藉由使用實施 1所示的物質來形成用於記憶元件40 1的各層。在圖 中,省略了覆蓋用作保護膜的第二導電層5 1 4地設置 緣層。 注意,本實施方式中的第一導電層510相當於實 式1中的第一導電層110,並且金屬氧化物層、半導 及有機化合物層5 20分別相當於金屬氧化物層11 1、 體層1 1 2及有機化合物層1 1 3。此外,第二導電層5 1 當於實施方式1中的第二導電層114。使用共同的代 表示與實施方式1同樣的部分,並且省略相同部分或 同樣功能的部分的詳細解釋。 圖5B表示圖5A中的C-D之間的截面結構的實 關於記憶元件4 0 1被設置的基底5 2 1,除了玻璃基底 撓基底以外,還可以使用石英基底、矽基底、金屬基 截面 部分 40 1 屬氧 5 14 伸, 覆蓋 直的 方式 丨5 A 的絕 施方 體層 半導 4相 號來 具有 例。 、可 底、 -18- 200826280 不鏽鋼基底、由纖維材料製成的紙等。可撓基底是可以彎 曲(撓性)的基底,例如由聚碳酸酯、聚芳酯( polyarylate)、聚醚礪、聚酯等製成的塑膠基底等。另外 ,可以使用薄膜(由聚丙烯、聚酯、聚氟化乙烯、聚氯乙 烯等製成)。 此外,既可以在絕緣基底上設置薄膜電晶體(TFT ) 並且在其上設置記憶元件401,又可以使用Si等半導體基 底或SOI基底代替上述基底並在基底上形成場效應電晶體 (FET )並且在其上設置記憶元件40 1。此外,也可以通 過將記憶元件40 1與薄膜電晶體或者場效應電晶體附著在 一起地來設置。在此情況下,可以通過利用不同步驟來製 作記憶元件部分和薄膜電晶體或場效應電晶體,然後通過 使用導電薄膜、各向異性導電膠等將記憶元件部分與薄膜 電晶體或場效應電晶體附著在一起來提供。 在圖5B中,首先通過利用蒸鍍法、濺射法、CVD法 、印刷法、電鍍法、無電電鍍法、液滴噴射法等,在基底 521上形成第一導電層110。接著,藉由對第一導電層110 施行諸如在有氧下的電漿處理或加熱處理等氧化處理,在 第一導電層110上形成金屬氧化物層111。注意,也可以 通過使第一導電層110自然氧化,形成金屬氧化物層111 。當然,也可以形成金屬膜,然後對該金屬膜施行氧化處 理,來形成金屬氧化物層111。或者,也可以通過將對應 的金屬氧化物進行蒸鍍、濺射或將對應的金屬氧化物的溶 液、分散液塗覆或滴落,來在第一導電層上直接形成金屬 -19- 200826280 氧化物層。此外,也可以通過使用金屬醇鹽且利用溶膠― )规膠法來形成金屬氧化物。接著,通過使用蒸鑛法、電子 束蒸鍍法、濺射法、CVD法等’在金屬氧化物層丨1 1上按 順序形成半導體層1 1 2及有機化合物層丨丨3。此外,關於 其他形成方法,既可以使用旋塗法、溶膠-凝膠法、印刷 法、或者液滴噴射法等,又可以將這些方法與上述方法組 合使用。再者,通過使用蒸鍍法、濺射法、c V D法、印刷 法、或者液滴噴射法,在有機化合物層1 1 3上形成第二導 電層114。然後,覆蓋第二導電層114地設置用作保護膜 的絕緣層5 2 2。 圖6A所示,也可以在記憶元件401中的第一導電層 110和基底521之間設置具有整流性的元件。作爲具有整 流性的元件,除了肖特基障壁型、PIN型、PN型二極體以 外,還可以舉出二極體連接的電晶體等。在此,在第一導 電層110下與之接觸地設置由第三導電層612及半導體層 6 1 3構成的二極體6 1 1。注意’對應於各記憶元件的二極 體6 1 1被層間絕緣膜6 1 4分離。此外’也可以隔著第二導 電層1 1 4在與有機化合物層1 1 3相反一側設置具有整流性 的元件。 此外,當有擔心對相鄰的記憶元件之間的電流浅漏的 影響時,也可以在設置在各記憶元件中的有機化合物層之 間設置分隔壁(絕緣層)’以便使設置在各記憶元件中的 有機化合物層分離。就是說,也可以使每個記憶兀件中的 有機化合物層電分離。 -20- 200826280 此外,圖6B所示,也可以在各記憶元件401的第一 導電層1 1 〇之間設置分隔壁(絕緣層)621。由此,不但 可以防止對相鄰的記憶元件的電流洩漏,而且當覆蓋第一 導電層110及金屬氧化物層111地設置半導體層112及有 機化合物層1 1 3時可以防止由於第一導電層1 1 0的臺階發 生的這些層的斷裂。注意,在分隔壁(絕緣層)62 1的截 面中,分隔壁(絕緣層)62 1的側面對於第一導電層1 1 〇 的表面可以具有10度以上且不足60度、較佳地爲25度 以上且45度以下的傾斜角度。再者,分隔壁(絕緣層) 62 1的側面較佳地彎曲。如此,在設置分隔壁(絕緣層) 621後,覆蓋金屬氧化物層111及分隔壁(絕緣層)62 1 地形成半導體層112、有機化合物層113及第二導電層 1 1 4。可以藉由如上所述地對第一導電層1 1 〇的表面施行 氧化處理,來形成金屬氧化物層Η 1。注意,也可以藉由 利用包含在形成分隔壁(絕緣層)62 1的步驟中的在有氧 下進行的電漿處理比如光阻的灰化步驟等,對第一導電層 1 1 〇的表面施行氧化處理,來形成金屬氧化物層1 1 1。當 然,氧化處理既可以爲利用加熱處理或自然氧化的,又可 以藉由另外形成金屬膜並且對該金屬膜施行氧化處理,來 形成金屬氧化物層1 11。此外,不局限於上述結構,還可 以在第一導電層110上形成金屬氧化物層111,或者金屬 氧化物層1 1 1及半導體層1 1 2後,形成分隔壁(絕緣層) 621 ° 接著,將說明對記憶元件的資料寫入動作。在此,參 -21 - 200826280 照圖4 A至4 C說明藉由利用電氣作用,典型地通過施加電 壓來寫入資料的情況。注意,藉由改變記憶元件的電氣特 性來進行寫入,並且使記憶元件的初始狀態(當沒有施加 電氣作用時的狀態,即未寫入的狀態)爲資料’使電 氣特性改變後的狀態(即寫入後的狀態)爲資料“ 1 ”。 當對記憶元件4 0 1寫入資料“ 1”時,首先藉由解碼器 4 1 2和4 1 3、以及選擇器4 1 4來選擇記憶元件40 1。具體而 言,藉由解碼器41 3將預定電位V2施加到與記憶元件 4〇 1連接的字線W3。此外,藉由解碼器4 1 2和選擇器4 1 4 ,將連接到記憶元件40 1的位線B3連接到讀取/寫入電路 4 1 5。然後,從讀取/寫入電路4 1 5將寫入電位V 1輸出到 位元線B3。像這樣,對構成該記憶元件40 1的第一導電 層和第二導電層之間施加電壓Vw二VI - V2。藉由適當地 選擇電壓Vw,物理或電氣地改變設置在該導電層之間的 包括有機化合物的層,來進行資料“ 1”的寫入。具體而言 ’在讀取工作電壓下,使資料爲“ 1 ”的狀態時的第一導電 層和第二導電層之間的電阻變得遠小於資料爲“〇,,的狀態 時的第一導電層和第二導電層之間的電阻即可。例如,使 第一導電層和第二導電層發生短路。注意,從(VI、V2 )=(0V、5 至 15V),或者(3 至 5V、-12 至- 2V)的範 圍中適當地選擇即可。電壓Vw爲5V以上且15V以下, 或者-15V以上且-5V以下即可。 注意’控制未選擇的字線及未選擇的位元線,使得資 料“ 1 ”不被寫入到與這些未選擇的字線和位線連接的記憶 -22- 200826280 元件中。例如,使未選擇的字線及未選擇的位元線處於浮 動狀態即可。 另一方面,當將資料“0”寫入到記憶元件401時,對 記憶元件40 1不施加電氣作用。從電路動作來看,例如與 寫入“ 1 ”的情況同樣,通過解碼器4 1 2和4 1 3、以及選擇器 414來選擇記憶元件401,然而將從讀取/寫入電路415輸 出到位元線B 3的輸出電位成爲與被選擇的字線W3的電 位或未選擇字線的電位大致相同,並且將不會改變記憶元 件4 0 1的電氣特性的程度的電壓(例如,-5 V以上且5 V 以下)施加到構成記憶元件4 0 1的第一導電層和第二導電 層之間,即可。 接下來,參照圖4B,說明當從記憶元件讀取資料時 的動作。藉由利用如下事實來讀取資料:在具有資料“0” 的記憶元件和具有資料“ 1 ”的記憶元件之間,第一導電層 和第二導電層之間的電氣特性有差異。例如,說明如下讀 取方法:在讀取電壓下構成具有資料“0”的記憶元件的第 一導電層和第二導電層之間的有效電阻(以下,簡單地稱 爲記憶元件的電阻)爲R0,並在讀取電壓下具有資料“ 1 ” 的記億胞的電阻爲R 1,且藉由利用電阻之差進行讀取。 注意,滿足Rl<<R〇。作爲讀取/寫入電路415,例如可以 使用具有圖4B所示的電阻元件45 0和差動放大器451作 爲讀取部分的結構的電路。電阻元件4 5 0具有電阻値Rr, 並且滿足Rl<Rr<R0。此外,如圖4C所示,還可以使用電 晶體4 5 2來代替電阻元件4 5 0,並且也可以使用時鐘控制 -23- 200826280 反相器453來代替差動放大器451。對時鐘控制反相器 453輸入信號φ或其反相信號,該信號φ或其反相信號在 進行讀取時成爲High,在不進行讀取時成爲Low。當然, 電路結構並不局限於圖4 B及4 C。 當從記憶元件402中讀取資料時,首先通過解碼器 412和413、以及選擇器414來選擇記憶元件402。具體而 言,通過解碼器4 1 3,將預定電壓V y施加到與記憶元件 4 0 2連接的字線W y。此外,通過解碼器4 1 2和選擇器4 1 4 ’將與記憶元件402連接的位線Bx連接到讀取/寫入電路 41 5的端子P。結果,端子P的電位v p成爲如下値,即藉 由電阻元件45 0 (電阻値Rr )和記憶元件402 (電阻値R0 或R 1 )進行的電阻分割來確定由V y和V 0決定的電阻値 的値。從而,當記憶元件4 0 2具有資料“ 〇 ”時,端子p的 電位 VpO 成爲 VpO=Vy+ (VO— Vy) xRO/ ( R0 + Rr )。 此外’當記憶元件4 0 2具有資料“ 1 ”時,端子P的電位 Vpl 成爲 Vpl=Vy+ (V0—Vy) xRl / ( R1 + Rr )。結果 ,藉由在圖4B中選擇Vref使得它位於VpO和Vpl之間 ,並且在圖4 C中選擇時鐘控制反相器4 5 3的變化點使得 它位於VpO和Vpl之間,根據資料“〇”/“1”, 作爲輸出電 位Vout輸出Low/High (或者High/Low),來進行讀取。
舉例而言,以V d d = 3 V使差動放大器4 5 1工作,並 且設定 Vy=0V,V0=3V,Vref=1.5V。假設設定 R0/Rr = Rr/Rl = 9,當記憶元件的數據爲“〇”時VpO=2.7V,並且輸 出High作爲Vout,當記憶元件的資料爲“ 1 ”時Vp 1 = 0.3 V -24- 200826280 ,並且輸出L 〇 w作爲V 〇 ut。像這樣,可以進行記憶元件 的讀取。 ' 根據上述方法,通過利用電阻値之差和電阻分割,以 / 電壓値來讀取包括有機化合物的層的電阻的狀態。當然, - 讀取方法並不局限於該方法。例如,除了利用電阻之差以 外,還可以通過利用電流値之差來讀取。此外,當記憶元 件的電氣特性具有在資料“〇”和資料“1”之間臨界電壓不同 的二極體特性時,可以通過利用臨界電壓之差來讀取。 此外,既可以在絕緣基底上設置薄膜電晶體(TFT ) 並且在其上設置記憶元件或者記憶元件陣列,又可以使用 Si等半導體基底或SOI基底代替上述絕緣基底並在基底上 形成場效應電晶體(FET )並且在其上設置記憶元件或者 記憶元件陣列。 在本實施方式所示的半導體裝置中,藉由使用本發明 的記憶元件可以減少每個記憶元件中的程式化表現的差異 ί 。因此,可以製造寫入特性優良的半導體裝置。此外,可 以防止寫入電壓的增大且擴大讀取電壓的寬容度。因此, 可以提高半導體裝置的設計自由度。 此外,對半導體裝置的資料寫入不只是一次,只要有 未寫入元件就可以進行追加(追記)。另一方面,因爲不 能擦除寫入一次的記億元件中的資料,所以可以防止因改 寫所引起的僞造。再者,因爲本發明的記憶元件具有如下 簡單結構:在一對導電層之間夾有金屬氧化物層、半導體 層以及有機化合物層,所以可以以低成本製造寫入特性優 -25- 200826280 良的半導體裝置。 注意’本實施方式可以與其他實施方式及實施例 組合。 實施方式3 在本實施方式中,參照圖7A至7C而說明具有本 的記憶元件的半導體裝置。注意,具體而言,將說明 矩陣型記憶裝置。 圖7A表示本實施方式所示的半導體裝置的結構 例。半導體裝置7 0 0包括記憶胞陣列7 1 1、解碼器7 1 7 1 3、選擇器7 1 4、讀取/寫入電路7 1 5。在該記憶胞 7 1 1中,記憶胞70 1被設置爲矩陣狀。注意,在此所 半導體裝置7 0 0的結構只是一個例子,也可以包括讀 大器、輸出電路、緩衝器等其他電路。 注意,解碼器7 1 2和7 1 3、選擇器7 1 4、讀取/寫 路7 1 5、介面等既可以與記憶元件同樣地形成在基底 又可以作爲1C晶片設置在外部。 記憶胞7 01包括第一佈線、第二佈線、薄膜電 721、記憶元件722。該第一佈線與位線Bx ( 1 $ xg 相連接,該第二佈線與字線Wy ( 1 € y ^ η )相連接。 元件722具有如下結構:在一對導電層之間夾有金屬 物層、半導體層及有機化合物層。
接著,參照圖8 A至8 C說明具有上述結構的記億 列7 1 1的俯視圖和截面圖的一個例子。注意’圖8 A 自由 發明 主動 實施 2和 陣列 示的 出放 入電 上, 晶體 m) 記憶 氧化 胞陣 表示 -26- 200826280 記憶胞陣列7 1 1的一部分的俯視圖。 在記憶胞陣列7 1 1中矩陣狀地設置有多個記憶胞70 1 。在記憶胞70 1中,在具有絕緣表面的基底上設置有用作 開關元件的薄膜電晶體72 1及與該薄膜電晶體72 1連接的 記憶元件。 圖8B表示圖8A中的A-B之間的截面結構的實施例 。注意,在圖8A中,省略了設置在第一導電層110上的 金屬氧化物層1 1 1、分隔壁(絕緣層)822、半導體層1 12 、有機化合物層1 13、第二導電層1 14、絕緣層522。 記憶胞701包括薄膜電晶體721、記憶元件801、絕 緣層82 1、覆蓋第一導電層1 1 0的一部分的分隔壁(絕緣 層)822。注意,覆蓋記憶元件801地設置有用作保護膜 的絕緣層522。與形成在具有絕緣表面的基底521上的薄 膜電晶體72 1相連接的記憶元件80 1包括形成在絕緣層 821上的第一導電層110、金屬氧化物層111、半導體層 112、有機化合物層113、第二導電層114。可以通過如上 所述地對第一導電層1 1 〇的表面施行氧化處理,來形成金 屬氧化物層1 1 1。注意,也可以通過利用包含在形成分隔 壁(絕緣層)822的步驟中的在有氧下進行的電漿處理比 如光阻的灰化步驟等,來形成金屬氧化物層η 1。當然, 氧化處理既可以爲利用加熱處理或自然氧化的,又可以通 過另外形成金屬膜並且對該金屬膜施行氧化處理,來形成 金屬氧化物層1 1 1。此外,不局限於上述結構,還可以在 第一導電層Η0上形成金屬氧化物層111、或者金屬氧化 -27- 200826280 物層11 1及半導體層1 12後,形成分隔壁(絕緣層)822 。注意’雖然在本實施方式中在各元件中設置有薄膜電晶 體72 1 ’但是只要用作開關,也可以設置薄膜電晶體以外 - 的元件來代替。 . 參考圖9A到9D來說明薄膜電晶體721的一個方式 。圖9A示出應用頂閘極型薄膜電晶體的實施例。在基底 521上設置有絕緣層901作爲基底膜,並且在絕緣層901 上設置有薄膜電晶體9 1 0。在薄膜電晶體9 1 0中,在絕緣 層901上形成有半導體層902、以及能夠用作閘極絕緣層 的絕緣層9 0 3,並且在半導體層9 0 2上隔著絕緣層9 0 3形 成有閘極電極904。注意,在薄膜電晶體910上設置有用 作保護層的絕緣層905、以及用作層間絕緣層的絕緣層 8 2 1。此外,形成分別連接到半導體層的源極區及汲極區 的佈線907。 藉由使用一層或兩層以上的多層絕緣膜諸如氧化矽膜 、氮化矽膜或者氧氮化矽膜等,來形成絕緣層90 1。注意 ,可以藉由使用濺射法、CVD法等來形成絕緣層901。 關於半導體層902 ’除了非結晶性的半導體膜諸如非 晶矽等非晶體半導體、半非晶半導體、微晶半導體等以外 ,還可以使用結晶性的半導體膜諸如多晶矽等。 特別地,較佳地應用如下結晶性半導體:藉由雷射光 照射、加熱處理、或者加熱處理和雷射光照射相結合來使 非晶或微晶的半導體晶化的結晶性半導體。在加熱處理中 ,可以應用使用諸如鎳等具有促進矽半導體晶化的作用的 -28- 200826280 金屬元素的晶化方法。 在藉由雷射光照射來進行晶化的情況下,可以藉由連 續振盪雷射光的照射,或通過用具有1 〇 MHz以上的重複 頻率、以及1奈秒以下的脈衝寬度、較佳地爲1至1 00微 微秒的高重複頻率超短脈衝光的照射,來實現晶化;其中 使熔融的結晶性半導體的熔融區朝該雷射光束的照射方向 連續移動。藉由這種晶化方法,可以獲得具有較大粒徑並 且晶粒介面朝一個方向延伸的結晶性半導體。藉由使載子 的漂移方向與該晶粒介面延伸的方向一致,就可以提高電 晶體的電場效應遷移率。例如,可以實現400cm2/V.Sec以 上的遷移率。 在使用玻璃基底可允許的溫度上限(大約600度)以 下的晶化處理作爲上述晶化步驟的情況下,可以使用大面 積的玻璃基底。由此,對每個基底可以製造大量半導體裝 置,因而可以降低成本。 此外,可以藉由使用能夠忍受加熱溫度的基底且進行 玻璃基底可允許的溫度上限以上的加熱來執行晶化步驟, 以形成半導體層902。典型地,通過使用石英基底作爲絕 緣基底,並在700度以上加熱非晶或微晶半導體,來形成 半導體層902。結果,可以形成高結晶性的半導體。在此 情況下,可以提供回應速度或遷移率等特性良好且能夠進 行高速工作的薄膜電晶體。 可以藉由使用金屬或摻雜了一種導電型雜質的多晶半 導體,來形成閘極電極904。當使用金屬時,可以使用鶴 -29- 200826280 (W )、鉬(Mo )、鈦(Ti )、鉅(Ta )、鋁(A1 )等。 另外,還可以使用將上述金屬氮化的金屬氮化物。或者, 可以爲層疊由該金屬氮化物構成的第一層和由金屬構成的 第二層的結構。當採用層疊結構時,也可以爲第一層的端 部比第二層的端部向外突出的所謂帽子形狀。此時,通過 使第一層爲金屬氮化物,就可以使其成爲阻擋金屬。換言 之,可以防止第二層的金屬擴散到絕緣層9 03或其下的半 導體層902中。 注意,也可以在閘極電極904的側面上形成側壁(側 壁間隔)908。可以藉由如下步驟,來形成側壁:利用 CVD法形成絕緣層,然後利用RIE (反應離子刻蝕)方法 對於該絕緣層執行各向異性蝕刻。 對於藉由組合半導體層9 0 2、絕緣層9 0 3、閘極電極 9 04等構成的電晶體,可以應用諸如單汲極結構、Ldd ( 輕度摻雜汲極)結構、閘極重疊汲極結構等各種結構。注 意,圖9A表示具有LDD結構的薄膜電晶體,其中在與側 壁重疊的半導體層中形成低濃度雜質區909。或者,也可 以應用單閘極結構、多閘極結構、雙閘極結構,在該多聞 極結構中,相同電位的閘極電壓相等地施加至串聯電晶體 。在該雙閘極結構中,半導體層夾在其上下的閘極電極之 間。 藉由使用諸如氧化砂及氧氣化砂等無機絕緣材料,或; 者諸如丙烯酸樹脂及聚醯亞胺樹脂等有機絕緣材料,形成 絕緣層8 2 1。當使用諸如旋轉塗敷、輥式塗布等塗布法時 -30- 200826280 ,可以使用在塗布溶解在有機溶劑中的絕緣薄膜材料之後 執行熱處理而形成的由氧化矽構成的絕緣層。例如’可以 使用如下藉由在形成包括矽氧烷鍵的塗布膜之後在200度 至4 0 0度下實施熱處理來形成的絕緣層。藉由使用通過塗 布法形成的絕緣層、或者通過軟熔(reflow )實現平坦化 的絕緣層作爲絕緣層82 1,就可以防止形成在該層上的佈 線斷線。此外,當形成多層佈線時,也可以有效地利用上 述塗布法。 可以與利用與閘極電極904相同的層形成的佈線交叉 地設置形成在絕緣層821上的佈線907,並且該佈線907 具有多層佈線結構。可以通過層疊多個具有與絕緣層8 2 1 同樣的功能的絕緣層,並且在其上形成佈線,來形成多層 佈線結構。佈線907較佳地藉由組合如鋁(A1 )等低電阻 材料和使用諸如鈦(Ti )或鉬(Mo )等高熔點金屬材料的 阻擋層金屬、由鈦(Ti )和鋁(A1 )構成的層疊結構、由 鉬(Mo )和鋁(A1 )構成的層疊結構等來形成。 圖9B示出應用底閘極型薄膜電晶體的實施例。在絕 緣基底521上形成有絕緣層901,並在其上設置有薄膜電 晶體92 0。在薄膜電晶體920中設置有閘極電極904、用 作閘極絕緣層的絕緣層903、以及半導體層902,並且在 其上設置有通道保護層921、用作保護層的絕緣層90 5、 以及用作層間絕緣層的絕緣層8 2 1。在其上還可以形成用 作保護層的絕緣層(未圖示)。分別連接到半導體層的源極 區及汲極區的佈線9 0 7可以形成在絕緣層9 0 5的層上或者 -31 - 200826280 絕緣層821的層上。注意,當採用底閘極型薄膜 ,也可以不形成絕緣層9 0 1。 此外,當基底5 21爲具有撓性的基底時,其 低於玻璃基底等不撓性基底。因此,較佳地使用 體形成薄膜電晶體的半導體層。 在此,將參照圖9C和9D來說明將有機半導 半導體層的薄膜電晶體的結構。圖9C示出應用 機半導體電晶體的一實施例。在具有撓性的基底 置有有機半導體電晶體931。有機半導體電晶體 閘極電極93 2、用作閘極絕緣膜的絕緣層93 3、 極電極93 2與絕緣層93 3重疊的地方的半導體層 且佈線907連接到半導體層934。注意,半導體 用作閘極絕緣膜的絕緣層93 3和佈線907接觸。 閘極電極932可以通過利用與閘極電極904 料及方法來形成。此外,可以通過使用液滴噴射 行乾燥和焙燒,來形成閘極電極932。此外,可 用印刷法將包括金屬微粒的膏劑印刷在具有撓性 並且進行乾燥和焙燒,來形成閘極電極932。關 典型例子,可以使用以下述任一爲主成分的金屬 金、銅、金和銀的合金、金和銅的合金、銀和銅 金、銀和銅的合金。此外,微粒也可以爲以氧 ITG )等導電氧化物爲主要成分的微粒。 使用與絕緣層903相同的材料及方法,來形 極絕緣膜的絕緣層9 3 3。但是,當在塗布溶解在 電晶體時 耐熱溫度 有機半導 體使用於 交錯型有 93 0上設 9 3 1包括 設置在閘 934,並 層934與 相同的材 法並且進 以通過利 的基底上 於微粒的 之微粒: 的合金、 化銦錫( 成用作閘 有機溶劑 -32- 200826280 中的絕緣薄膜材料之後通過熱處理來形成絕緣層時,在熱 處理溫度低於具有撓性的基底的耐熱溫度的情況下進行。 關於有機半導體電晶體的半導體層93 4所使用的材米斗 ,可以舉出多環芳香化合物、具有共軛雙鍵的化合物、^ 菁、電荷遷移型絡合物等。例如,可以使用蒽、並四苯、 並五苯、六噻吩(6T)、四氰基對醌二甲烷(TCNQ )、 二萘嵌苯羧酸酐(PTCDA)、萘甲酸酐(NTCDA)等。此 外,作爲有機半導體電晶體的半導體層93 4所使用的材料 ,可以舉出π共軛類高分子;σ共軛類高分子;碳納米管 ;聚乙烯吡啶;酞菁金屬配合物等。特別地,較佳地使用 其骨架由共軛多鍵構成的π共軛高分子諸如聚乙炔、聚苯 胺、聚吡咯、聚乙烯、聚噻吩衍生物、聚(3-烷基噻吩)、 聚亞芳香基(polyarylene )衍生物、聚亞芳香基乙烯( polyarylene vinylene)衍生物、聚亞芳香基乙炔撐( polyarylene ethynylene )衍生物。 此外,關於有機半導體電晶體的半導體層的形成方法 ,可以使用能夠在基底上形成具有均勻膜厚度的薄膜的方 法。該厚度較佳地爲大於或等於1 nm且小於或等於1000 n m,更佳地爲大於或等於1 0 n m且小於或等於1 0 0 n m。 關於具體方法,可以使用蒸鍍法、塗布法、旋塗法、刮棒 塗敷法(bar co ating method )、溶液澆注方法(sο 1 utiο η casting method )、浸漬法、絲網印刷法、輥式塗布法、 或者液滴噴射法等。 圖9D示出應用共面型有機半導體電晶體的實施例。 -33- 200826280 在具有撓性的基底93 0上設置有有機半導體電晶 有機半導體電晶體941包括閘極電極932、用作 • 膜的絕緣層9 3 3、設置在閘極電極9 3 2與絕緣層 / 的地方的半導體層9 3 4,並且佈線9 0 7被連接到 — 9 3 4。此外,被連接到半導體層9 3 4的佈線9 0 7 極絕緣膜的絕緣層及半導體層。 薄膜電晶體或有機半導體電晶體只要能夠用 ( 件,就可以具有任何結構。注意,既可以將佈線 爲本發明的記憶元件中的第一導電層,又可以將 記憶元件連接到佈線907。 此外,可以通過使用單晶基底或SOI基底來 體,並且在其上設置記憶元件。SOI基底可以通 圓接合的方法、稱爲 SIMOX的方法來形成。 S IΜ Ο X的方法中,藉由將氧離子注入到S i基底 部形成絕緣層8 3 1。 % : 例如,當將單晶半導體使用於基底時,如圖 ,記憶元件801連接到使用單晶半導體基底830 場效應電晶體832。此外,形成絕緣層822以致 效應電晶體83 2的佈線,並且在該絕緣層8 3 3上 元件8 0 1。 因爲這種由單晶半導體形成的電晶體’其回 遷移度等特性良好,所以可以提供能夠進行高速 晶體。此外,因爲該電晶體的特性的不均勻性很 可以提供實現高可靠性的半導體裝置。 體 941。 閘極絕緣 93 3重疊 半導體層 與用作閘 作開關元 907利用 本發明的 形成電晶 過使用晶 在該稱爲 中,在內 8C所示 來設置的 於覆蓋場 形成記憶 應速度或 工作的電 少,所以 -34- 200826280 注意,記憶元件801包括形成在絕緣層8 3 3上的第一 導電層110、金屬氧化物層111、半導體層112、有機化合 物層113、第二導電層114,並且金屬氧化物層111、半導 體層112以及有機化合物層113被第一導電層110和第二 導電層114夾持。注意,金屬氧化物層111設置成與第一 導電層110接觸,並且半導體層112設置成與金屬氧化物 層1 1 1接觸。 如此,可以藉由在絕緣層83 3形成記憶元件801,而 自由地配置第一導電層1 1 〇。換言之,在圖8B的結構中 ,需要在避開連接到電晶體的佈線的區域中設置記憶元件 ,然而藉由設置絕緣層8 3 3,例如圖8 C那樣,可以在電 晶體8 3 2的上方形成記憶元件80 1。結果,可以使記憶電 路進一步高集成化。當然,也可以將場效應電晶體83 2所 具有的佈線907作爲記憶元件所具有的第一導電層。 注意,儘管在圖8B和8C所示的結構中示出了半導體 層112及有機化合物層113設置在基底的整個表面上的實 施例,但是這些有機化合物層也可以僅僅設置在各個記億 胞上。在此情況下,可以通過液滴噴射法等來吐出有機化 合物並且進行烘烤來選擇性地設置有機化合物層,提高材 料的利用效率。 此外,也可以在基底上設置剝離層並且在該剝離層上 形成包括電晶體的層1 0 3 0以及記憶元件8 0 1之後,利用 剝離層從基底剝離包括電晶體的層1 03 0以及記憶元件801 ’然後圖1 0所示地使用附著層1 0 3 2將包括電晶體的層 -35- 200826280 1 03 0以及記憶元件801貼合在與上述基底不同的基底 1 〇 3 1上。關於剝離方法,可以使用如下方法等··( 1 )在 具有高耐熱性的基底和包括電晶體的層之間設置金屬氧化 物層作爲剝離層,以晶化使該金屬氧化物層脆化,以剝離 該包括電晶體的層的方法;(2 )在具有高耐熱性的基底 和包括電晶體的層之間設置包含氫的非晶矽薄膜作爲剝離 層’然後通過雷射光照射或蝕刻去掉該非晶矽薄膜,來剝 離該包括電晶體的層;(3 )藉由機械或者使用溶液或氟 化鹵素氣體諸如NF3、BrF3、C1F3等的蝕刻,去掉形成有 包括電晶體的層的高耐熱性的基底的方法;(4 )在具有 高耐熱性的基底和包括電晶體的層之間設置金屬層以及金 屬氧化物層作爲剝離層,並通過晶化使該金屬氧化物層脆 化,且使用蝕刻溶液或NF3、氟化鹵素氣體諸如BrF 3、 C1F3等的蝕刻來去掉金屬層的一部分,然後在脆化的金屬 氧化物層中物理性地剝離的方法。 此外,藉由使用在實施方式2中作爲基底521示出的 可撓基底、薄膜、由纖維材料製成的紙等作爲基底1 03 1, 可以謀求實現記憶裝置的小型化、薄型化、輕量化。 下面’參照圖7A而說明對於記憶裝置即半導體裝置 700進行的資料寫入動作。與實施方式2同樣,在此說明 電氣作用,典型的是當利用電壓施加進行寫入資料時的動 作。注意’通過改變記憶胞的電氣特性而進行寫入,然而 將記憶胞的初始狀態(沒有施加電氣作用的狀態)設定爲 資料’並且將改變電氣特性的狀態設定爲資料“ 1 ”。 -36- 200826280 將說明對第χ行第y列的記憶胞7 ο 1寫入資料的 。當對記憶胞701寫入資料“1”時,首先通過解碼器 和7 1 3、以及選擇器7 1 4選擇記憶胞70丨。具體而言 過解碼器713將預定電壓V22施加到與記憶胞7〇丨連 字線W y。此外,通過解碼器7 1 2和選擇器7 1 4,將 到記憶胞701的位元線Bx連接到讀取/寫入電路71 5 後,從讀取/寫入電路7 1 5將寫入電壓V2 1輸出到位 Β χ。 像這樣,使構成記憶胞的薄膜電晶體7 2 1成爲導 態,並且將共同電極以及位線電連接到記憶元件7 2 2 後施加大槪 V w = V c 〇 m — V 2 1的電壓。V c 〇 m爲記憶 722中的共同電極即第二導電層的電位。藉由適當地 電壓Vw,物理或電學地改變設置在第一導電層和第 電層之間的包括有機化合物的層,來進行資料“ 1,,的 。具體而言,在讀取動作電壓下,使資料爲“ 1,,的狀 的第一導電層和第二導電層之間的電阻遠小於資料;| 狀態時的第一導電層和第二導電層之間的電阻即可, 以簡單地在第一導電層和第二道導電層之間產生短路 意,可以在(V21、V22、Vcom) = (5 至 15V、5 至 、〇V)或(-12至0V、-12至0V、3至5V)的範圍 當地選擇電位。將電壓VW設定爲5V以上且15V以 或者-15V以上且-5V以下即可。 注意’控制未選擇的字線及未選擇的位元線,使 料“ 1”不被寫入到與這些未選擇的字線和位元線連接 情況 712 ,通 接的 連接 。然 元線 通狀 ,然 元件 選擇 二導 寫入 態時 i “0” 也可 。注 1 5 V 中適 下, 得資 的記 -37 - 200826280 憶胞中。具體而言,對未選擇的字線施加使與其連 憶胞的電晶體成爲截止狀態的電位或者與Vcom相 的電位即可。 另一方面,當將資料“0”寫入到記憶胞701時 憶胞70 1不施加電氣作用,即可。從電路工作來看 與寫入“1”的情況同樣,通過解碼器712和713、以 器7 1 4來選擇記憶胞70 1,然而使從讀取/寫入電路 出到位兀線B X的輸出電位成爲與V c 〇 m相同程度 或使記憶胞的薄膜電晶體7 2 1成爲截止狀態的電位 ’對記憶元件7 2 2施加小電壓(例如,-5 V至5 V ) 施加電壓,因此電氣特性不改變,而實現資料“ 〇,, 〇 下面,參照圖7B而說明當利用電氣作用讀取 的動作。藉由利用在具有資料“〇,,的記憶胞和具有3 的記憶胞之間,記憶元件7 2 2的電特性有差異,來 料的讀取。例如,將說明如下讀取方法:例如,在 壓下,將構成具有資料“0”的記憶胞的記憶元件的 爲R〇,並且將構成具有資料“ 1,,的記憶胞的記憶元 IS成爲R1,藉由利用電阻之差進行讀取。注意 R1<<R0。作爲讀取/寫入電路715的讀取部分的結 如可以考慮如圖7B所示的使用電阻元件75 0和差 器751的電路。電阻元件具有電阻値Rr,並 Rl<Rr<R〇。如圖7C所示,既可以使用電晶體752 電阻元件7 5 0,又可以使用時鐘控制反相器7 5 3來 接的記 同程度 ,對記 ,例如 及選擇 715輸 的電位 。結果 或者不 的寫入 資料時 奢料“ 1,, 進行資 讀取電 電阻成 件的電 ,滿足 構,例 動放大 且滿足 來代替 代替差 -38- 200826280 動放大器751。當然,電路結構並不限於圖7B及7C。 當從第X行第y列的記憶胞702中讀取資料時’首先 藉由解碼器7 1 2和7 1 3、以及選擇器7 1 4 ’來選擇記憶胞 7 02。具體而言,藉由解碼器713,將預定電壓V24施加 到與記憶胞7 0 2連接的字線W y,以使薄膜電晶體7 2 1成 爲導通狀態。此外,藉由解碼器71 2和選擇器714,將與 記憶胞7 0 2連接的位元線B X連接到讀取/寫入電路7 1 5的 端子P。結果,端子P的電位V P成爲由電阻分壓器決定 的値,在電阻分壓器中,電阻元件45 〇 (電阻値Rr )和記 憶元件4〇2 (電阻値R0或R1 )的電阻由Vy和V0決定。 因此,當記憶胞702具有資料“0”時,端子P的電位VpO 成爲 VpO=Vcom+ ( V〇 — Vcom) xRO/ ( R0 + Rr)。此外 ,當記憶胞702具有資料“1”時,端子P的電位Vpl成爲 Vpl = Vcom + (V0— Vcom) xRl/ ( R1 + Rr )。結果,可 以在圖7B中,藉由選擇値位於VpO和Vpl之間的Vref、 或藉由選取位於VpO和Vpl之間的圖7C中時鐘控制反相 器的變化點,輸出Low/High (或者High/Low)作爲輸出 電位V〇ut以回應[〇]/[1]的資料,及可以執行讀取。 舉例而言,以Vdd = 3V使差動放大器751工作,設定 爲 Vcom = 0V、V0 = 3V、Vref=1.5V。假設設定爲 R0/ Rr = Rr /R1 = 9,並且可以不考慮薄膜電晶體721的導通電阻 (on resistance ),當記憶胞的資料爲“0”時,成爲VpO二 2.7V而輸出High作爲Vout,當記憶胞的資料爲“1”時, 成爲Vpl = 0.3 V而輸出Low作爲Vo ut。像這樣,可以讀 -39- 200826280 取記憶胞。 根據上述方法,利用記憶元件722的電阻値之差和電 阻分割’根據電壓値來讀取。當然,讀取方法並不限於該 方法。例如’除了利用電阻之差以外,還可以利用電流値 之差來讀取。此外,當記憶胞的電氣特性具有在資料“0” 和資料“ 1 ”之間臨界電壓不同的二極體特性時,也可以利 用臨界電壓之差來讀取。 此外,既可以在絕緣基底上設置薄膜電晶體(TFT ) ,並且在其上設置記憶元件或記憶元件陣列,又可以通過 使用Si等半導體基底或SOI基底而代替絕緣基底,在基 底上形成場效應電晶體(FET ),並且在其上設置記憶元 件或記憶元件陣列。 本實施方式所示的半導體裝置中包含本發明的記憶元 件而可以減少每個記憶元件中的工作不均勻性。因此,可 以製造寫入特性優良的半導體裝置。此外,可以防止寫入 電壓的增大且擴大讀取電壓的寬容度。因此,可以提高半 導體裝置中的設計自由度。 對半導體裝置的資料寫入不只是一次,只要有未寫入 元件就可以進行追加(追記)。另一方面,因爲不能擦除 寫入一次的記億元件中的資料,所以可以防止因改寫所引 起的僞造。再者’因爲本發明的記憶元件具有如下簡單結 構:在一對導電層之間夾有金屬氧化物層、半導體層以及 有機化合物層’所以可以以低成本製造寫入特性優良的半 導體裝置° -40- 200826280 注意,本實施方式可以與其他實施方式及實施例自由 組合。 . 實施方式4 、 在本實施方式中,參照附圖而說明具有上述實施方式 所示的記憶裝置的半導體裝置的結構實施例。 本實施方式所示的半導體裝置的特徵在於可以無接觸 ^ 地讀取並寫入資料。資料傳輸方式大致劃分成三種方式: 將一對線圏配置爲相對置並且通過互感進行通信的電磁耦 合方式;通過感應電磁場進行通信的電磁感應方式;以及 通過利用電波進行通信的電波方式。可以使用這些方式中 的任一種方式。此外,關於使用於傳輸資料的天線的設置 方法有兩種方法:一種方式爲在設置有電晶體及記憶兀件 的基底上設置天線,另一種方式爲在設置有電晶體及記憶 元件的基底上設置端子部分,並且將設置在另一基底上的 \ 天線連接到該端子部分來設置的方式。 參照圖11A至11C說明本實施方式所示的半導體裝置 的結構。如圖1 1A所示,本發明的半導體裝置20具有無 接觸地交換資料的功能,並且還具有電源電路1 1 ;時鐘發 生電路1 2 ;資料解調/調製電路1 3 ;控制其它電路的控制 電路14 ;介面電路1 5 ;記憶電路16 ;匯流排17 ;以及天 線1 8。 此外,如圖1 1 B所示,本發明的半導體裝置20具有 無接觸地交換資料的功能,並且除了電源電路1 1 ;時鐘發 -41 - 200826280 生電路1 2 ;資料解調/調變電路1 3 ;控制其它 電路14 ;介面電路1 5 ;記憶電路1 6 ;匯流排 線1 8以外,還可以具有中央處理單元1。 此外’如圖1 1 C所示,本發明的半導體裝 無接觸地交換資料的功能,並且除了電源電路 生電路1 2 ;資料解調/調變電路1 3 ;控制其它 電路14 ;介面電路1 5 ;記憶電路1 6 ;匯流排 ;以及中央處理單元1以外,還可以具有由偵 偵測電路4構成的偵測器2。 電源電路1 1爲基於從天線1 8輸入的交流 供給半導體裝置2 0中的各電路的各種電源的 發生電路1 2爲基於從天線1 8輸入的交流信號 半導體裝置2 0中的各電路的各種時鐘信號的 解調/調變電路1 3具有解調/調變與讀取寫入器 資料的功能。控制電路1 4具有控制記憶電路 天線1 8具有發送和接收電磁場或電波的功能 器19與半導體裝置進行通信,控制該半導體 制關於其資料的處理。注意,半導體裝置並不 結構,例如也可以爲添加諸如電源電壓的限幅 於處理密碼的硬體等其他元件的結構。 記憶電路1 6具有選自實施方式1所示的 的一個或多個記憶元件。藉由具有本發明的記 以減少每個記憶元件中的工作不均勻性。因此 寫入特性優良的半導體裝置。此外,也可以防 電路的控制 1 7 ;以及天 :置2 0具有 1 1 ;時鐘發 電路的控制 1 7 ;天線1 8 :測元件3、 信號產生提 電路。時鐘 產生提供給 電路。資料 $ 1 9交換的 1 6的功能。 。讀取寫入 裝置並且控 限於上述的 電路、專用 記憶元件中 憶元件,可 ,可以製造 止寫入電壓 -42- 200826280 的增大且擴大讀取電壓的寬容度。因此,可以提高半導體 裝置中的設計自由度。 此外,對記憶元件的資料寫入不只是一次,只要有未 寫入元件就可以進行追加(追記)。另一方面,因爲不能 擦除寫入一次的記憶元件中的資料,所以可以防止因改寫 所引起的僞造。 此外,偵測器2可以物理或化學手法偵測溫度、壓力 、流量、光、磁性、音波、加速度、濕度、氣體成分、液 體成分、以及其他特性。注意,偵測器2具有偵測元件3 和偵測電路4。該偵測元件3偵測物理量或者化學量,該 偵測電路4將該偵測元件3所偵測的物理量或者化學量轉 換成適當信號諸如電信號等。關於偵測元件3,可以使用 電阻元件、電容耦合元件、電感耦合元件、光電伏打元件 、光電轉換元件、熱生電動勢元件、電晶體、熱敏電阻器 、二極體等。注意,偵測器2的數量可以爲多個,在此情 況下,可以同時偵測多個物理量或者化學量。 注意,在此說明的物理量是指溫度、壓力、流量、光 、磁性、音波、加速度、濕度等,化學量是指諸如氣體等 氣體成分或者離子等液體成分等的化學物質等。關於化學 量,另外,還包括諸如包含在血液、汗、尿等中的特定的 生物物質(例如血液中的血糖値等)的有機化合物。特別 是,當偵測化學量時,必然選擇性地偵測某種特定的物質 ,因此預先在偵測元件3中提供與待偵測的物質選擇性地 發生反應的物質。例如,當偵測生物物質時’較佳的將與 -43- 200826280 待偵測的生物物質選擇性地發生反應的酶、抗體、或者微 生物細胞等固定到高分子及設在偵測元件3中。 下面,在圖12A和12B中表示半導體裝置的結構實施 例,其中在設置有多個元件及記憶元件的基底上設置有天 線。注意,圖1 2A和1 2B爲記憶電路1 6和天線1 8的部分 截面圖。 在圖1 2 A中,顯示具有被動矩陣型的記憶電路的半導 體裝置。該半導體裝置具有層1351及導電層1353,層 1351包括在基底1350上的電晶體1300和1301,導電層 1 3 5 3在包含電晶體的層1 3 5 1的上方作爲天線。 注意,雖然這裡示出在具有電晶體的層1 3 5 1的上方 形成記憶元件部分1 3 5 2以及用作天線的導電層1 3 5 3的情 況,然而本發明並不限於這樣的結構,也可以在具有電晶 體的層1 3 5 1的下方或者在與具有電晶體的層1 3 5 1相同的 層中提供記憶元件部分1 3 5 2或用作天線的導電層1 3 5 3。 記憶元件部分1 3 5 2包括多個記憶元件1 3 5 2a和1352b 。記憶元件1 3 5 2a包括:形成在絕緣層1 252上的第一導 電層110;藉由利用第一導電層110來形成的金屬氧化物 層Ilia;覆蓋第一導電層11〇的一部分且隔著金屬氧化物 層111a來設置的半導體層U2a;覆蓋半導體層112a的有 機化合物層1 1 3 a和第二導電層1 1 4a。此外,記憶元件 l352b包括:第一導電層110;藉由利用第一導電層110 來形成的金屬氧化物層111b;覆蓋第一導電層110的一部 分且隔著金屬氧化物層111b來設置的半導體層112b;覆 -44- 200826280 蓋半導體層112b的有機化合物層113b和第二導電層 。也可以藉由在第一導電層110以外另行形成金屬膜 該金屬膜施行氧化處理來形成金屬氧化物層111 a、11 注意,各個記憶元件1 3 52a、1 3 5 2b被分隔壁(絕緣 1 374分離。 記憶元件部分1352中的第一導電層110連接到 體1 3 0 1的佈線,並且可以藉由使用與上述實施方式 的記憶元件相同的材料或製造方法,來形成記憶元件 1352。此外,覆蓋第二導電層114a和114b以及用作 的導電層1353地形成用作保護膜的絕緣層522。 注意,在導電層1 3 60上設置有用作天線的導 1 3 5 3。導電層1 3 60藉由佈線1310連接到電晶體1300 佈線1 3 1 0藉由利用與記憶元件部分1 3 5 2中的第一導 1 1 0相同的步驟形成。此外,用作天線的導電層也可 用與第二導電層114a和114b相同的層形成。 用作天線的導電層1 3 5 3藉由CVD法、濺射法、 法如絲網印刷或凹版印刷等、液滴噴射法、分配器法 鍍法等由導電材料形成。導電材料通過使用選自銘( 、欽(Ti)、銀(Ag)、銅(Cu)、金(Au)、鉑( 、鎳(N i )、鈀(P d )、鉅(T a )和鉬(Μ 〇 )中的 、或者以這些元素爲主要成分的合金材料或化合物材 單層結構或層疊結構形成。 例如’在藉由使用絲網印刷法形成用作天線的導 的情況下’可以藉由選擇性地將導電膏印刷到所希望 1 14b 並對 1 b 〇 層) 電晶 所示 部分 天線 電層 。該 電層 以利 印刷 、電 A1) Pt) 元素 料的 電層 的區 -45- 200826280 域而提供該導電層,在所述導電膏中將粒徑爲幾nm至幾 十μιη的導電顆粒溶解或分散於有機樹脂中。關於導電顆 • 粒,可以使用選自銀(Ag )、金(Au )、銅(Cu )、鎳 / ( Ni )、鉑(Pt)、鈀(Pd)、鉅(Ta)、鉬(Mo)和鈦 (Ti )等中的任何一種以上的金屬顆粒、鹵化銀的微粒、 " 或者分散性奈米顆粒。此外,關於包含在導電膏中的有機 樹脂,可以使用選自用作金屬顆粒的粘合劑、溶劑、分散 劑、以及被覆材料的有機樹脂中之一或更多。典型地,可 以舉出如環氧樹脂、矽酮樹脂等有機樹脂。此外,當形成 導電層時,較佳地在擠出導電膏後進行烘烤。例如,在將 以銀爲其主要成分的微粒(例如,粒徑爲大於或等於1 n m 且小於或等於1 〇 〇 nm )用作導電膏材料的情況下,可以藉 由在150至3 00 °C的溫度下進行烘烤使導電膏固化,來獲 得導電層。此外,也可以使用以焊料或者無鉛焊料爲其主 要成分的微粒,在此情況下,較佳地使用粒徑爲20 μιη以 ν 下的微粒。焊料或者無鉛焊料具有成本低的優點。此外, 除了上述材料以外,還可以將陶瓷或鐵氧體等適用於天線 〇 可以適當地選擇實施方式3所示的電晶體等而使用於 包括在具有電晶體的層1 3 5 1中的電晶體1 3 00、1 3 0 1。 此外’也可以在基底上設置剝離層,在上述剝離層上 形成具有電晶體的層1351、記憶元件部分1 3 5 2、以及用 作天線的導電層1 3 5 3,適當地使用實施方式3所示的剝離 方法而剝離具有電晶體的層1 3 5 1、記憶元件部分1 3 5 2、 -46- 200826280 以及用作天線的導電層1 3 5 3,藉由使用附著層而將它們附 著到基底上。關於基底,使用實施方式2的基底521所示 的可撓基底、薄膜、由纖維材料構成的紙、基材薄膜等, 來實現記憶裝置的小型化、薄型化、以及輕量化。 圖1 2B顯示具有主動矩陣型記憶電路的半導體裝置的 實施例。注意,關於圖12B,將說明與圖1 2A不同的部分 〇 圖1 2B所示的半導體裝置具有層1 3 5 1、記憶元件部 分1356及導電層1353,層1351包含在基底1350上的電 晶體1 3 00和1301及,導電層1 3 5 3用作天線。注意,這 裡雖然示出如下情況:在具有電晶體的層1 3 5 1的上方具 有記憶元件部分1 3 5 6以及用作天線的導電層1 3 53,但是 本發明並不限於這樣的結構,既可以在具有電晶體的層 1 3 5 1的上方或下方具有記憶元件部分1 3 5 6以及用作天線 的導電層1 3 5 3,又可以在具有電晶體的層1 3 5 1的下方或 與其相同的層中具有記憶元件部分1 3 5 6以及用作天線的 導電層1 3 5 3。 記憶元件部分1 3 5 6由記憶元件1 3 5 6 a和1 3 5 6 b構成 。記憶元件1 3 5 6a具有:形成在絕緣層1 252上的第一導 電層1 l〇a ;藉由利用第一導電層1 l〇a來形成的金屬氧化 物層111a;覆蓋第一導電層110a的一部分且隔著金屬氧 化物層111a來設置的半導體層112;覆蓋半導體層112的 有機化合物層1 1 3和第二導電層1 1 4。記憶元件1 3 5 6b包 括:形成在絕緣層1 2 5 2上的第一導電層1 1 〇 b ;藉由利用 -47- 200826280 第一導電層ll〇b來形成的金屬氧化物層lllb;覆蓋第一 導電層110b的一部分且隔著金屬氧化物層nib來設置的 半導體層112;有機化合物層113和第二導電層114。也 可以藉由在第一導電層ll〇a、110b以外另行形成金屬膜 並對該金屬膜施行氧化處理,來形成金屬氧化物層1 1 1 a、 1 1 1 b。注意’記億元件1 3 5 6a、1 3 5 6b被分隔壁(絕緣層 )1 3 74分離。此外,電晶體的佈線連接到構成記憶元件的 各個第一導電層。就是說,每個記憶元件分別連接到一個 電晶體。 此外,也可以在基底上設置剝離層,在上述剝離層上 形成具有電晶體的層1 3 5 1、記憶元件部分1 3 5 6、以及用 作天線的導電層1 3 5 3,適當地使用實施方式3所示的剝離 方法而剝離具有電晶體的層1 3 5 1、記憶元件部分1 3 5 6、 以及用作天線的導電層1 3 53,藉由使用附著層將它們附著 到基底上。 下面,參照圖1 3 A和1 3 B說明半導體裝置的結構實施 例,該半導體裝置包括具有電晶體的層、具有連接到天線 的端子部分及記憶元件的第一基底、以及形成有連接到該 端子部分的天線的第二基底。關於圖1 3 A和1 3 B,說明與 圖12A和12B不同的部分。 圖1 3 A表示具有被動矩陣型的記憶裝置的半導體裝置 。半導體裝置包括:形成在基底1350上的具有電晶體 1 3 0 0和1 3 0 1的層1 3 5 1 ;形成在具有電晶體的層1 3 5 1的 上方的記憶元件部分1 3 5 2 ;連接到天線的端子部分;以及 -48- 200826280 形成有用作天線的導電層1 3 5 7的基底1 3 6 5,並且利 含在樹脂1 3 75中的導電顆粒1 3 5 9將導電層1 3 5 7與 連接端子的導電層1 3 60電連接。注意,藉由利用具 著性的樹脂1 3 7 5將包括具有電晶體的層1 3 5 1和記憶 部分1 3 5 2等的基底1 3 5 0以及設置有用作天線的導 1357的基底1365接合在一起。 另外,可以使用諸如銀霄、銅膏、碳膏等的導電 劑或者使用焊接的方法,將用作天線的導電層1 3 5 7 爲連接端子的導電層1 3 60相連接。在此雖然示出在 電晶體的層1 3 5 1的上方設置記憶元件部分1 3 5 2的情 但是本發明不限於這樣的結構,也可以在具有電晶體 1 3 5 1的下方或在與其相同的層中設置記憶元件部分 〇 圖1 3B示出設置有主動矩陣型的記憶裝置的半導 置。半導體裝置包括:形成在基底1350上的具有電 1 3 0 0和1 3 0 1的層1 3 5 1 ;形成在具有電晶體的層1 3 : 上方的記憶元件部分1 3 5 6 ;連接到電晶體的端子部分 及形成有用作天線的導電層1 3 5 7的基底1 3 6 5,並且 包含在樹脂1375中的導電顆粒1359將導電層1357 爲連接端子的導電層1 3 60相連接。注意,藉由利用 附著性的樹脂1 3 75將包括具有電晶體的層1351和記 件部分1 3 5 6等的基底以及設置有用作天線的導電層 的基底1365接合在一起。 另外,可以使用諸如銀膏、銅膏、碳膏等的導電 用包 成爲 有黏 元件 電層 粘合 與成 具有 況, 的層 1352 體裝 晶體 1的 ;以 利用 與成 具有 憶元 1357 粘合 -49- 200826280 劑或者使用焊接的方法,將包括具有電晶體的層1 3 5 1和 記憶元件部分1 3 5 6等的基底1 3 5 0以及設置有用作天線的 ' 導電層1357的基底1365接合在一起。在此雖然示出在具 _ 有電晶體的層1351的上方設置記憶元件部分1 3 52的情況 • ’但是本發明不限於這樣的結構,也可以在具有電晶體的 層1 3 5 1的下方或在與其相同的層中設置記憶元件部分 1 3 5 6 ° : 此外,也可以在基底上形成剝離層,在上述剝離層上 形成具有電晶體的層1351、記憶元件部分1 3 52或者記億 元件部分1 3 5 6,通過適當地使用實施方式3所示的剝離方 法,來剝離具有電晶體的層1 3 5 1以及記憶元件部分1 3 5 2 、1 3 5 6,然後通過使用附著層,將具有電晶體的層丨3 5 i 以及記憶元件部分1 3 52、1 3 5 6接合到基底上。 再者,也可以在設置有用作天線的導電層1 3 5 7的基 底1 3 6 5上設置記億元件部分1 3 5 2和1 3 5 6。即,藉由利用 ί 包含導電顆粒的樹脂,將形成有具有電晶體的層的第一基 底與形成有記憶元件部分以及用作天線的導電層的第二基 底接合在一起。此外,也可以與圖12Α和12Β所示的半導 體裝置同樣地設置連接到電晶體的感測器。 在本實施方式所不的半導體裝置中,藉由具有本發曰月 的記憶元件可以減少每個記憶元件中的工作不均句性。因 此,可以製造寫入特性優良的半導體裝置。此外,可以防 止寫入電壓的增大且擴大讀取電壓的寬容度。因此,可以 提高半導體裝置中的設計自由度。 -50- 200826280 此外,對半導體裝置的資料寫入不只是一次,只 未寫入兀件就可以進行追加(追記)。另一^方面,因 能擦除寫入一次的記憶元件中的資料,所以可以防止 寫所引起的僞造。此外,可以無接觸地讀取/寫入資 再者,因爲本發明的記憶元件具有如下簡單結構:在 導電層之間夾有金屬氧化物層、半導體層以及有機化 層,所以可以以低成本製造寫入特性優良的半導體裝 注意,本實施方式可以與其他實施方式及實施例 組合。 實施方式5 在本實施方式中,參照附圖而說明具有本發明的 元件的半導體裝置的實施例。圖1 4 A表示本實施方式 導體裝置的俯視圖,圖1 4 B表示圖1 4 A中的虛線X -截面圖。 如圖14A所示,在基底1 400上形成有具有記憶 的記憶元件部分1 404、電路部分1 42 1、天線1 43 1 14A和圖14B示出如下狀態··處於製程的中途,並且 耐製造條件的基底1 400上形成有記憶元件部分、電 分、以及天線。可以藉由與上述實施方式同樣地適當 材料以及製造步驟來製造。 在基底1 4 0 0上隔著剝離層1 4 5 2、絕緣層1 4 5 3設 電晶體1441和電晶體1442,電晶體1441和電晶體 分別被設置在記憶元件部分1 4 0 4和電路部分1 4 2 1中 要有 爲不 因改 料。 一對 合物 置。 自由 記憶 的半 Y的 元件 。圖 在可 路部 選擇 置有 1442 。在 -51 - 200826280 電晶體1441及電晶體1442上形成有絕緣層1461、絕緣層 1 4 5 4、絕緣層1 4 5 5,並且在絕緣層1 4 5 5上形成有記憶元 件1 443。記憶元件1 443包括··設置在絕緣層1 45 5上的第 一導電層ll〇d;藉由利用第一導電層UOd來形成的金屬 氧化物層1 1 1 d ;具有半導體層和有機化合物層的層1 45 8 ;以及第二導電層114,並金屬氧化物層llld、具有半導 體層和有機化合物層的層1 4 5 8被第一導電層UOd和第二 導電層114夾持,且接觸於第一導電層UOd上地形成金 屬氧化物層1 1 Id。注意,雖然在圖14A和14B中省略, 但是利用用作分隔壁的絕緣層1 460b將多個設置的記憶元 件1 443互相隔離。 第一導電層UOd連接到電晶體1441的佈線層。另一 方面,第二導電層1 14連接到層疊在佈線層1 45 6a上的導 電層1 45 7c。此外,在絕緣層1 45 5上層疊設置有導電層和 圖14A所示的天線1431。在圖14B中,所述導電層爲導 電層1 457a、導電層1 457b、導電層1 457e、導電層1 457f ,並且導電層1 45 7a和天線1431a、導電層1 45 7b和天線 143 1b、以及導電層1 45 7f和天線143 Id分別層疊。注意 ,在達到形成在絕緣層1 45 5中的佈線層1 456b的開口部 分中形成導電層1 45 7e和天線1431c,並且導電層1 457e 與佈線層1 456b連接。以此方式,分別將天線與記憶元件 部分1 404和電路部分1421電連接。此外,分別形成在天 線1431a、天線1431b、天線1431c、天線1431d下的導電 層1457a、導電層1 457b、導電層1 45 7e、導電層1 45 7f還 -52- 200826280 具有提高絕緣層1455和天線之間的緊密性的效果。在本 實施方式中,使用聚醯亞胺膜作爲絕緣層1 4 5 5,使用鈦膜 作爲導電層1 45 7a、導電層1 45 7b、導電層1 45 7e、以及導 電層1457f,而使用鋁膜作爲天線1431a、天線1431b、天 線143 1c、以及天線143 Id。 注意,爲了分別連接第一導電層ll〇d和電晶體1441 、導電層1 45 7c和佈線層1 45 6a、導電層1 45 7e和佈線層 1 45 6b,在絕緣層Γ45 5中形成開口(也稱爲接觸孔)。當 擴大開口,來增加導電層之間的接觸面積時,實現更低電 阻。因此,在本實施方式中,設定開口的大小,其順序爲 第一導電層1 1 〇d和電晶體1 44 1連接的開口最小,其次爲 導電層1 45 7c和佈線層1 456a連接的開口,導電層1 45 7e 和佈線層1 45 6b連接的開口最大。在本實施方式中,將第 一導電層1 l〇d和電晶體1441連接的開口爲5μιηχ5μπι,將 導電層1 45 7c和佈線層1 45 6a連接的開口爲50μιηχ50μηι, 將導電層 1 45 7e 和佈線層 1 45 6b 連接的開口爲 500μΓηχ500μιη 〇 在本實施方式中,使從絕緣層1 4 6 0 a到天線1 4 3 1 b的 距離a爲5 00 μιη以上,使從第二導電層1 1 4的端部到絕緣 層1 46 0a的端部的距離b爲250 μηι以上,使從第二導電層 1 14的端部到絕緣層1 460c的端部的距離c爲500 μιη以上 ,使從絕緣層1 4 6 0 c的端部到天線1 4 3 1 c的距離d爲 2 5 0 μ m以上。注意,在電路部1 4 2 1中部分地形成有絕緣 層1 4 6 0 c,電晶體1 4 4 2也有由絕緣層1 4 6 0 c覆蓋的區域和 -53- 200826280 不覆蓋的區域。 藉由使用這樣的半導體裝置,從外部輸入部將電 壓、信號直接輸入到記憶元件部分1 404中,從而可 資料(相當於資訊)寫入到記憶元件部分1 404或從 元件部分1 404讀取資料。 此外,天線的結構既可以爲與記憶元件部分重疊 置的結構’又可以爲設置在記憶元件部分的周圍而不 的結構。此外,當重疊時,其結構既可以爲整個面重 結構,又可以爲一部分重疊的結構。例如,當採用天 分和記憶元件部分重疊的結構時,可以減少由天線進 信時信號帶有的噪音、電磁感應引起的電動勢的變動 影響導致的半導體裝置的工作缺陷。 此外,關於上述能夠無接觸地輸入/輸出資料的 體裝置中的信號傳輸方式,可以使用電磁耦合方式、 感應方式或者微波方式等。可以考慮到使用用途而適 選擇傳輸方式’並且根據傳輸方式提供最適天線。 圖15A至15D表示晶片狀的半導體裝置的實施 該半導體裝置包括形成在基底1 5 0 1上的用作天線的 層1 5 0 2以及記憶兀件部1 5 0 3。注意,在半導體裝置 除了記憶元件以外,還可以安裝積體電路等。 在使用微波方式(例如UHF頻帶( 860至960 頻帶)、2.45 GHz頻帶等)作爲半導體裝置中的信號 方式的情況下,可以考慮用於信號傳輸的電磁波波長 當地設定用作天線的導電層的形狀如長度等。例如, 源電 以將 記憶 地設 重疊 疊的 線部 行通 等的 半導 電磁 當地 例。 導電 中, MHz 傳輸 ,適 可以 -54- 200826280 將用作天線的導電層形成爲直線形(例如,偶極天線(參 照圖1 5 A ))、平坦的形狀(例如,平板天線(參照圖 15B))、或者帶狀(參照圖15C、15D)等。此外,用作 / 天線的導電層的形狀並不限於直線形,考慮到電磁波的波 - 長,還可以以曲線形狀、蜿蜒形狀或者組合這些的形狀設 置。 此外,在適用電磁耦合方式或者電磁感應方式(例如 : ,13 ·56 MHz頻帶)作爲半導體裝置中的信號傳輸方式的 情況下,由於利用磁場密度的變化引起的電磁感應,因此 ’較佳地將用作天線的導電層形成爲環狀(例如,環形天 線)或者螺旋狀(例如,螺旋天線)。 此外,在適用電磁耦合方式或電磁感應方式並且與金 屬接觸地設置具備天線的半導體裝置的情況下,較佳地在 所述半導體裝置和金屬之間設置具有磁導率的磁性材料。 在與金屬接觸地設置具備天線的半導體裝置的情況下,伴 1 隨著磁場變化渦流電流流過在金屬中,並且通過該渦流電 流產生的去磁磁場削弱磁場變化,從而降低通信距離。因 此,藉由在半導體裝置和金屬之間設置具有磁導率的材料 ,可以抑制金屬的渦流電流以及通信距離的降低。注意, 關於磁性材料,可以使用具有高磁導率且高頻損失少的鐵 氧體或金屬薄膜。 此外,當設置天線時,既可以在一個基底上直接形成 半導體元件如電晶體等和用作天線的導電層,又可以在s 不相同的基底上分別形成半導體元件和用作天線的導電靥 -55- 200826280 ,然後將這些兩個基底接合在一起以使半導體元件和用作 天線的導電層彼此電連接。 如上所述,在本實施方式所示的半導體裝置中,藉由 具有本發明的記億元件可以減少每個記憶元件中的工作不 均勻性。因此,可以製造寫入特性優良的半導體裝置。此 外,可以防止寫入電壓的增大且擴大讀取電壓的寬容度。 因此,可以提高半導體裝置中的設計自由度。 對半導體裝置的資料寫入不只是一次,只要有未寫入 元件就可以進行追加(追記)。另一方面,因爲不能擦除 寫入一次的記憶元件中的資料,所以可以防止因改寫所引 起的僞造。此外,本發明的半導體裝置能夠無接觸地讀取 /寫入資料。再者,因爲本發明的記憶元件具有如下簡單 結構:在一對導電層之間夾有金屬氧化物層、半導體層以 及有機化合物層,所以可以以低成本製造寫入特性優良的 半導體裝置。 注意,本實施方式可以與其他實施方式及實施例自由 組合。 實施例1 在本實施例中’製造具有與第一導電層接觸的金屬氧 化物層以及半導體層的記憶元件,並且示出當爲本發明的 一個結構例子的記憶元件的寫入資料時的電流-電壓特性 。記憶元件是在基底上按順序層疊第一導電層、金屬氧化 物層、半導體層、有機化合物層、第二導電層的元件,並 -56- 200826280 且參照圖1A而說明其製造方法。注意,通過掃描方式( sweep method ),來測定電流-電壓特性。在該掃描方式中 ,將記憶元件與5 OOkQ的電阻串聯連接,並且使外加電壓 連續變化。 首先’通過濺射法在基底上形成鈦膜,來獲得第一導 電層110。注意,膜厚度爲100nm。 接著,通過在有氧下進行電漿處理使第一導電層110 的表面氧化,形成包括1 0nm的氧化鈦的金屬氧化物層 111° 接著,將形成有金屬氧化物層11 1等的基底固定在設 置在真空蒸鍍裝置中的基底支架上,以使基底的形成有金 屬氧化物層1 1 1的面朝下。然後,通過利用電阻加熱的蒸 鍍法,在金屬氧化物層1 1 1上形成其膜厚度爲1 nm的氧化 錫,來形成半導體層1 1 2。 接著,通過利用電阻加熱的蒸鍍法,在半導體層1 1 2 上形成厚度爲l〇nm的CzPA,來形成有機化合物層1 13。 接著,通過利用電阻加熱的蒸鍍法,在有機化合物層 113上形成厚度爲200 nm的鋁,來形成第二導電層114。 圖1 9表示,當通過掃描方式對如此獲得的記憶元件 施加電壓,發生寫入時的電流値和電壓的關係。注意,使 用的記憶元件的尺寸爲平方、ΙΟμιη平方,並且這些 的樣品數量η分別爲5個和4個。由圖1 9可見如下事實 :在任何尺寸的元件中也沒有大的寫入電壓的不均勻性’ 當寫入時的電流値也有大致相同的低値,而且耗電量低。 -57- 200826280 因此,藉由採用本發明的結構,可以抑制每個記憶元件中 的工作不均勻性。從而,根據本發明,可以獲得寫入特性 優良的記憶元件、具有該記憶元件的記憶裝置以及半導體 裝置。 實施例2 在本實施例中,對於每個記憶元件中的寫入電壓的不 均性進行討論。爲了使用於本實施例而製造的記憶元件爲 在基底上按順序層疊第一導電層、金屬氧化物層、半導體 層、有機化合物層、第二導電層的元件。參照圖1 A而以 下說明其製造方法。 首先,通過濺射法在基底上形成鈦膜,來獲得第一導 電層110。注意,膜厚度爲lOOnm。 接著,藉由在有氧下進行電漿處理使第一導電層110 的表面氧化,形成包括1 0 n m的氧化欽的金屬氧化物層 1 1 1 〇 接著,將形成有金屬氧化物層1 1 1等的基底固定在設 置在真空蒸鍍裝置中的基底支架上,以使基底的形成有金 屬氧化物層η 1的面朝下。然後,藉由利用電阻加熱的蒸 鍍法,在金屬氧化物層1 1 1上形成其膜厚度爲1 nm的氧化 錫,來形成半導體層112。 接著,藉由利用電阻加熱的蒸鍍法,在半導體層i 1 2 上形成厚度爲lOnm的有機化合物層1 13。關於在本實施 例中製造的記憶元件的有機化合物層113,使用TPAQn、 -58- 200826280 TCzB、CzPA、或者 CzBPA。 接著,藉由利用電阻加熱的蒸鍍法,在有機化合物層 113上形成厚度爲200 nm的鋁,來形成第二導電層114。 藉由將TFT連接到這種記憶元件的每一個,來檢查對 於外加電壓的各種記憶元件的累積程式化率。注意,累積 程式化率由以下算式(1 )表示而不限於本實施例。 [算式1] 100 累積程式化率(% )=寫入咋記^件的總數_ 所有記憶元件的數目 圖20A表示測定結果。注意,如上所述,在本實施例 中使用的記憶元件爲四種記憶元件:作爲有機化合物層 113使用TPAQn的記憶元件;作爲有機化合物層113使用 TCzB的記憶元件;作爲有機化合物層1 13使用CzPA的記 憶元件;或者作爲有機化合物層1 1 3使用CzBPA的記憶 元件。任何記憶元件的尺寸也爲5 μπι見方,並且各記憶元 件的數量η分別爲96個。記憶元件中的各電壓的施加時 間爲1 〇毫秒。由圖2 0 Α可見如下事實:當使用任何有機 化合物層時,對於寫入電壓的累積程式化率也急劇的上升 ,並且每個記憶元件的工作不均勻性很少。注意,上升最 急劇的記憶元件爲當作爲有機化合物層1 1 3使用CzPA時 的記憶元件,其寫入電壓的寬度爲非常小的2V。 此外,對於使用1 〇μηι見方的記憶元件的情況進行類 似的討論。在1 〇μηι見方的記憶元件中,各種記憶元件的 -59- 200826280 數量η也爲96個,並且記憶元件中的各電壓的施加時間 也爲與上述類似的10毫秒。圖20Β表示測定結果。在 1 0 μιη見方的記憶元件中,對於寫入電壓的累積程式化率 也表示急劇的上升,並且每個記憶元件的工作不均勻性很 少。 從而,根據本發明,可以獲得寫入特性優良的記憶元 件、具有該記憶元件的記憶裝置以及半導體裝置。此外, 可以防止寫入電壓的增大且擴大讀取電壓能占的寬度。因 此,可以提高記憶裝置或半導體裝置中的設計自由度。 實施例3 在本實施例中,製造具有與實施例2不同結構的記憶 元件,檢查每個記憶元件的寫入電壓。首先,爲了使用於 本實施例而製造的記億元件爲在基底上按順序層疊第一導 電層、金屬氧化物層、半導體層、有機化合物層、第二導 電層的元件。與實施例2同樣地參照圖1 Α而說明其製造 方法。 藉由濺射法在基底上形成鈦膜,來獲得第一導電層 110。第一導電層110的膜厚度爲10 Onm。 接著,藉由在有氧下進行電漿處理使第一導電層11〇 的表面氧化,形成包括1 0 n m的氧化鈦的金屬氧化物層 111° 接著,將形成有金屬氧化物層1 1 1等的基底固定在設 置在真空蒸鍍裝置中的基底支架上,以使基底的形成有金 -60- 200826280 屬氧化物層η 1的面朝下。然後,藉由利用電阻加熱的蒸 鍍法’在金屬氧化物層111上形成其膜厚度爲lnm或5nm 的氧化錫,來形成半導體層1 1 2。 接著,藉由利用電阻加熱的蒸鍍法,在半導體層1 1 2 上形成厚度爲l〇nm的CzPA,來獲得有機化合物層丨13。 再者,藉由利用電阻加熱的蒸鍍法,在有機化合物層 113上形成厚度爲200nm的鋁,來形成第二導電層114。 藉由將T F T連接到這種記憶元件的每一個,來檢查對 於外加電壓的各種記憶元件的累積程式化率。注意,圖 2 1 A表示在5 μ m見方的記憶元件中的測定結果,圖2 1 B表 示在1 ομπχ見方的記憶元件中的測定結果。注意,記憶元 件中的各電壓的施加時間爲1 0毫秒,並且各元件尺寸的 記憶元件的數量η爲96個。 由圖21Α以及圖21Β可見如下事實:當使用任何元件 尺寸以及半導體層的膜厚度時,對於寫入電壓的累積程式 化率也急劇的上升,並且每個記憶元件的工作不均勻性很 少。 從而,根據本發明,可以獲得寫入特性優良的記憶元 件、具有該記憶元件的記憶裝置以及半導體裝置。此外, 可以防止寫入電壓的增大且擴大讀取電壓的寬容度。因此 ,可以提高記憶裝置或半導體裝置中的設計自由度。 實施例4 在本實施例中,討論對於當以與實施例3不同的時間 -61 - 200826280 進行寫入時的外加電壓的累積程式化率。注意,爲了使用 於本實施例而製造的記憶元件爲在基底上按順序層疊第一 • 導電層、金屬氧化物層、半導體層、有機化合物層、第二 / 導電層的元件。與實施例2以及實施例3同樣地參照圖 . 1 A而說明其製造方法。 ' 藉由濺射法在基底上形成鈦膜,來獲得第一導電層 1 10。注意,膜厚度爲lOOnm。 ; 接著,通過在有氧下進行電漿處理使第一導電層110 的表面氧化,形成包括1 Onm的氧化鈦的金屬氧化物層 1 1 1 〇 接著,將形成有金屬氧化物層η 1等的基底固定在設 置在真空蒸鍍裝置中的基底支架上,以使基底的形成有金 屬氧化物層1 1 1的面朝下。然後,藉由利用電阻加熱的蒸 鍍法,在金屬氧化物層1 Π上形成其膜厚度爲1 nm的氧化 錫,來形成半導體層112。 ί 接著,藉由利用電阻加熱的蒸鍍法,在半導體層112 上形成厚度爲l〇nm的CzPA,來獲得有機化合物層1 13。 再者,藉由利用電阻加熱的蒸鍍法,在有機化合物層 113上形成厚度爲200nm的鋁,來形成第二導電層114。 注意,使用的元件尺寸爲5μηι見方以及ΙΟμηι見方。 藉由將TF Τ連接到這種記憶元件的每一個,來檢查對 於外加電壓的5 μιη見方以及1 0 μπι見方的記憶元件的各累 積程式化率。注意,在實施例3中記億元件中的各電壓的 施加時間爲1 〇毫秒,但是在本實施例中’其爲1毫秒。 -62- 200826280 圖22表不測定結果。注意,5μηι見方以及ΙΟμηι見 憶元件的樣品數量η分別爲1 5個和3 6個。 由圖22可見如下事實:當記憶元件中的各電 加時間爲1毫秒時,對於寫入電壓的累積程式化率 元件尺寸中也急劇的上升,並且每個記憶元件的工 勻性很少。 從而’根據本發明,可以獲得寫入特性優良的 件、具有該記憶元件的記憶裝置以及半導體裝置。 可以防止寫入電壓的增大且擴大讀取電壓的寬容度 ’可以提高記憶裝置或半導體裝置中的設計自由度 實施例5 根據本發明,可以形成用作無線晶片的半導體 無線晶片的用途很廣泛,例如,可以通過安裝在諸 、硬幣、證券、無記名債券、證書(駕駛執照、居 ,參照圖1 7 A )、包裝用容器(包裝紙、瓶子等, 17C )、記錄媒體(DVD、錄影帶等,參照圖17B 通工具(自行車等,參照圖1 7D )、隨身物品(包 等)、食物、植物、動物、人體、衣服、生活用品 電子設備等商品、行李的標籤(參照圖1 7 E和1 7 F 品上來使用。電子設備是指液晶顯示裝置、EL顯 、電視置(也簡稱爲TV、TV接收機或電視接收 以及手機等。 本發明的半導體裝置1 7 1 0具有本發明的記憶 方的記 壓的施 在任何 作不均 記憶元 此外, 。因此 裝置。 如紙幣 民卡等 參照圖 )、交 、眼鏡 、諸如 )等物 示裝置 機)、 元件, -63- 200826280 並且藉由將它安裝在印刷電路板上,將它貼在表面上,或 將它嵌入,來將它固定到物品上。例如,當用於書時,優 選將半導體裝置嵌入到紙中,並且當用於由有機樹脂構成 的包裝時,較佳地將半導體裝置嵌入到該有機樹脂中。因 爲本發明的半導體裝置1710實現小型、薄型、輕量,所 以在將它固定到物品後,不損害該物品本身的設計性。此 外,通過在紙幣、硬幣、證券、無記名債券、證書等上提 供本發明的半導體裝置1 7 1 0,可以提供識別功能,並且通 過利用該識別功能,可以防止僞造。此外,通過在包裝用 谷益、記錄媒體、隨身物品、食物、衣服、生活用品、電 子設備等上提供本發明的半導體裝置,可以謀求實現諸如 檢查系統等的系統的效率化。 下面,參照圖1 8來說明安裝有本發明的半導體裝置 的電子設備的實施例。在此示出的電子設備爲手機,它包 括:殼1 8 00和1 806 ;面板1801 ;托架1 802 ;印刷電路板 1 803 ;操作按鈕1 8 0 4 ;電池1 8 0 5。面板1 8 0 1以可裝卸的 方式被安裝在托架1802中,而且托架1802被嵌合而固定 到印刷電路板1 8 03。根據面板1801被安裝的電子設備, 適當地改變托架1 8 02的形狀或尺寸。在印刷電路板1803 上安裝有多個封裝的半導體裝置,並且作爲其中之一,可 以使用具有本發明的記憶元件的半導體裝置。被安裝在印 刷電路板1 8 03上的多個半導體裝置的每一個具有控制器 、中央處理單元(CPU: Central Processing Unit)、記憶 體、電源電路、音訊處理電路、收發電路等中的任何功能 -64 - 200826280 面板1 8 0 1藉由連接薄膜1 8 0 8被連接到印刷電路板 1 8 03。上述面板1801、托架1 802以及印刷電路板1 8 03與 操作按鈕1 8 04和電池1 8 05 —起被裝在框體1 800和1806 的內部。面板1 8 0 1所包括的像素區域1 8 0 9被配置,以便 從設置在殼1 8 00的開口窗可以看到。 如上所述,本發明的半導體裝置具有小型、薄型、以 及輕量的特徵。根據上述特徵,可以有效地利用電子設備 的殼1 800和1 806內部的有限空間。注意,殼1 800和 1 8 06爲以手機的外觀形狀爲一個例子而表示的,涉及本實 施例的電子設備根據其功能或用途可以變成爲各種各樣的 方式。 注意,本發明的記憶元件包括第一導電層、金屬氧化 物層、半導體層、有機化合物層、第二導電層,金屬氧化 物層、半導體層以及有機化合物層被第一導電層和第二導 電層夾持,所述金屬氧化物層接觸於所述第一導電層上, 接觸於金屬氧化物層上地設置半導體層。藉由使用這種記 憶元件,可以減少每個記憶元件中的工作不均勻性。因此 ’可以製造寫入特性優良的半導體裝置。此外,可以防止 寫入電壓的增大且擴大讀取電壓的寬容度。因此,可以提 高半導體裝置中的設計自由度。 此外’對半導體裝置的資料寫入不只是一次,只要有 未寫入元件就可以進行追加(追記)。另一方面,因爲不 能擦除寫入一次的記億元件中的資料,所以可以防止因改 -65- 200826280 寫所引起的僞造。再者,因爲本發明的記憶元件具有如下 簡單結構:在一對導電層之間夾有金屬氧化物層、半導體 層以及有機化合物層,所以可以以低成本製造寫入特性優 良的記憶裝置以及具有該記憶裝置的半導體裝置。 注意,本實施例可以與實施方式及其他實施例自由組 合。 本說明書根據 2006年7月28日在日本專利局受理 的日本專利申請序號2006-20668 5,所述申請內容於此一 倂列入參考。 【圖式簡單說明】 圖1 A至1 C爲說明本發明的記憶元件的結構實施例的 圖; 圖2A和2B爲說明本發明的記憶元件的結構實施例的 圖; 圖3 A至3 C爲說明本發明的記憶元件的結構實施例的 圖; 圖4 A至4 C爲說明本發明的半導體裝置的結構實施例 的圖; 圖5 A和5 B爲說明本發明的半導體裝置所具有的記憶 胞的圖, 圖6A和6B爲說明本發明的記憶元件的結構實施例的 圖; 圖7 A至7 C爲說明本發明的半導體裝置的結構實施例 -66- 200826280 的圖; 圖8A至8C爲說明本發明的半導體裝置所具有的記憶 胞的圖; 圖9A至9D爲說明薄膜電晶體的一模式的圖; 圖1 0爲說明本發明的半導體裝置的結構實施例的圖 圖11 A至1 1 C爲說明本發明的半導體裝置的結構實施 例的圖; 圖1 2 A和1 2 B爲說明本發明的半導體裝置的截面的一 部分的圖; 圖13A和13B爲說明本發明的半導體裝置的截面的一 部分的圖; 圖14A和14B爲說明本發明的半導體裝置的圖; 圖15A至15D爲說明本發明的晶片狀的半導體裝置 的圖; 圖1 6 A至1 6C爲說明本發明的記憶元件的動作機理的 圖, 圖17A至17F爲說明安裝有本發明的半導體裝置的物 品的圖; 圖1 8爲說明安裝有本發明的半導體裝置的手機的圖 圖19爲表示當在本發明的記憶元件中進行寫入時的 電流値和電壓的關係的圖; 圖2 0 A和2 0 B爲表示對於本發明的記憶元件的外加電 -67- 200826280 壓的累積程式化率的圖; 圖2 1 A和2 1 B爲表示對於本發明的記憶元件的外加電 壓的累積程式化率的圖; 圖22爲表示對於本發明的記憶元件的外加電壓的累 積程式化率的圖; 圖2 3爲表示對於現有的記憶元件的外加電壓的累積 程式化率的圖。 【主要元件符號說明】 1 :中央處理單元 2 :偵測器 3 :偵測元件 4 :偵測電路 1 1 :電源電路 1 2 :時鐘發生電路 13 :資料解調/調變電路 1 4 :控制電路 1 5 :介面電路 1 6 :儲存電路 1 7 :匯流排 1 8 :天線 1 9 :讀取寫入器 20 :半導體裝置 1 10 :第一導電層 -68- 200826280 1 1 1 :金屬氧化物層 1 12 :半導體層 1 1 3 :有機化合物層 1 14 :第二導電層 212 :半導體層 2 2 2 :粒子 3 12 :半導體層 322 :半導體層 3 3 2 :半導體層 400 :半導體層 401 :記憶元件 402 :記憶元件 4 1 1 :記憶胞陣列 4 1 2 :解碼器 4 1 3 :解碼器 4 1 4 :選擇器 415 :讀取/寫入電路 450 :電阻元件 451 :差動放大器 452 :電晶體 45 3 :時鐘控制反相器 5 1 0 :第一導電層 5 14 :第二導電層 520 :有機化合物層 200826280 521 :基底 5 2 2 :絕緣層 61 1 :二極體 612 :第三導電層 613 :半導體層 6 1 4 :層間絕緣膜 6 2 1 :分隔壁 700 :半導體裝置 701 :記憶胞 7 02 :記憶胞 7 1 1 :記憶胞陣列 7 1 2 :解碼器 7 1 3 :解碼器 714 :選擇器 7 1 5 :讀取/寫入電路 721 :薄膜電晶體 722 :記憶元件 7 5 0 :電阻元件 751 :差動放大器 7 52 :電晶體 7 5 3 :時鐘控制反相器 8 0 1 :記憶元件 8 2 1 :絕緣層 8 2 2 :分隔壁 200826280 8 3 0 :單晶半導體基底 8 3 1 :絕緣層 8 3 2 :場效電晶體 8 3 3 :絕緣層 9 0 1 :絕緣層 902 :半導體層 9 0 3 :絕緣層 9 0 4 :閘極電極 9 0 5 :絕緣層 9 0 7 :佈線 9 0 8 :側壁 909 :低濃度雜質區 9 1 0 :薄膜電晶體 920 :薄膜電晶體 921 :通道保護層 930 :基底 931 :有機半導體電晶體 932 :閘極電極 9 3 3 :絕緣層 934 :半導體層 941 :有機半導體電晶體 1030:層 1031 :基底 1 0 3 2 :黏著層 -71 200826280 1 2 5 2 :絕緣層 1 3 0 0 :電晶體 1 3 0 1 :電晶體 1 3 1 0 :佈線 1350 :基底 1351:層 1 3 5 2 :記憶元件部分 1 3 5 3 :導電層 1 3 5 6 :記憶元件部分 1 3 5 7 :導電層 1 3 5 9 :導電顆粒 1 3 60 :導電層 1 3 6 5 :基底 1 3 7 4 :分隔壁 1 3 7 5 :樹脂 1400 :基底 1 404 :記憶元件部分 1421 :電路部分 1 4 3 1 :天線 1441 :電晶體 1 442 :電晶體 1 443 :記憶元件 1 4 5 2 :剝離層 1 4 5 3 :絕緣層 -72- 200826280 1 1 * 1 - 1 » 1 • 1 1 1 1 1 1 1 1 1 1 i 1 1 1 1 1 :絕緣層 :絕緣層 :佈線層 :導電層 :層 :絕緣層 :絕緣層 :基底 :導電層 :記憶元件部分 :半導體裝置 :殼 :面板 :托架 :印刷電路板 :按鈕 :電池 :殼 :連接薄膜 :像素區域