TW200812230A - A glitch-free clock signal multiplexer circuit and method of operation - Google Patents

A glitch-free clock signal multiplexer circuit and method of operation Download PDF

Info

Publication number
TW200812230A
TW200812230A TW096121496A TW96121496A TW200812230A TW 200812230 A TW200812230 A TW 200812230A TW 096121496 A TW096121496 A TW 096121496A TW 96121496 A TW96121496 A TW 96121496A TW 200812230 A TW200812230 A TW 200812230A
Authority
TW
Taiwan
Prior art keywords
clock
circuit
input
signal
output
Prior art date
Application number
TW096121496A
Other languages
English (en)
Other versions
TWI340546B (en
Inventor
Martin Saint-Laurent
Yan Zhang
Original Assignee
Qualcomm Inc
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Qualcomm Inc filed Critical Qualcomm Inc
Publication of TW200812230A publication Critical patent/TW200812230A/zh
Application granted granted Critical
Publication of TWI340546B publication Critical patent/TWI340546B/zh

Links

Classifications

    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03KPULSE TECHNIQUE
    • H03K17/00Electronic switching or gating, i.e. not by contact-making and –breaking
    • H03K17/51Electronic switching or gating, i.e. not by contact-making and –breaking characterised by the components used
    • H03K17/56Electronic switching or gating, i.e. not by contact-making and –breaking characterised by the components used by the use, as active elements, of semiconductor devices
    • H03K17/687Electronic switching or gating, i.e. not by contact-making and –breaking characterised by the components used by the use, as active elements, of semiconductor devices the devices being field-effect transistors
    • H03K17/693Switching arrangements with several input- or output-terminals, e.g. multiplexers, distributors
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L7/00Arrangements for synchronising receiver with transmitter
    • H04L7/0079Receiver details
    • H04L7/0083Receiver details taking measures against momentary loss of synchronisation, e.g. inhibiting the synchronisation, using idle words or using redundant clocks
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F1/00Details not covered by groups G06F3/00 - G06F13/00 and G06F21/00
    • G06F1/04Generating or distributing clock signals or signals derived directly therefrom
    • G06F1/08Clock generators with changeable or programmable clock frequency
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03KPULSE TECHNIQUE
    • H03K5/00Manipulating of pulses not covered by one of the other main groups of this subclass
    • H03K5/125Discriminating pulses
    • H03K5/1252Suppression or limitation of noise or interference
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L7/00Arrangements for synchronising receiver with transmitter
    • H04L7/02Speed or phase control by the received code signals, the signals containing no special synchronisation information

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Signal Processing (AREA)
  • Physics & Mathematics (AREA)
  • General Physics & Mathematics (AREA)
  • General Engineering & Computer Science (AREA)
  • Nonlinear Science (AREA)
  • Electronic Switches (AREA)
  • Manipulation Of Pulses (AREA)
  • Stabilization Of Oscillater, Synchronisation, Frequency Synthesizers (AREA)
  • Tests Of Electronic Circuits (AREA)
  • Analogue/Digital Conversion (AREA)

Description

200812230 九、發明說明: 【發明所屬之技術領域】 所揭示之本發明係關於數位電路,諸如用於數位信號處 理、無線通信及其他應用的數位電路。更明確地說,本揭 示案係關於諸如可用於多種類型之數位電路的新穎及改良 的無干擾時脈信號多工器電路。 【先前技術】 碼分多重存取(CDMA)技術在多重存取通信系統中的使 用揭示於標題為"SPREAD SPECTRUM MULTIPLE ACCESS COMMUNICATION SYSTEM USING SATELLITE OR TERRESTRIAL REPEATERS”之美國專利第 4,901,307號及 標題為,’SYSTEM AND METHOD FOR GENERATING WAVEFORMS IN A CDMA CELLULAR TELEHANDSET SYSTEM"之美國專利第5,103,459號中,此二者均讓渡給 所主張本發明之受讓人。通常將CDMA系統設計成符合一 或多個標準。一個此種標準由名為”第三代合作夥伴計劃” (3GPP)之協會提供且收錄於包括公眾可容易獲得之文件號 為 3G TS 25.211、3G TS 25.212、3G TS 25.213及 3G TS 25.214的一組文件中。3〇??標準在下文中稱為1-0〇]^八標 準。 在進一步增強的W-CDMA寬頻技術中,用於WCDMA手 持機之一特定類型之晶片組稱為晶片組之Mobile Station ModemTM(MSM chipsetTM)線。晶片組之MSM晶片組線由所 揭示本發明之本受讓人提供,且此等晶片組中之至少一些 121912.doc 200812230 使用65 nm CMOS技術且介接至RF CMOS單晶片收發器及 多頻帶接收器裝置以提供大的成本效益。晶片組之MSM晶 片組線(例如)支援EDGE、GPRS及GSM網路,且提供整合 於照相機及影像處理、視訊流、回放、記錄及視訊通話中 的多媒體能力;諸如MP3、AAC/aacPlusTM及Enhanced aacPlus之風行音訊編解碼器之串流及回放;Bluetooth®連 接性;2D/3D製圖;及符合OMA 2.0之數位版權管理 (DRM)。此外,一些MSM晶片組提供MobileTM(ROCm)解決 方案之單晶片射頻晶片之間的互周性,向其提供支援 802.11 g 及 802.11 a/g 無線 LAN(WLAN)技術的能力。 MSM晶片組及類似晶片組時常使用供給多個子系統之多 個時脈。此等時脈通常彼此為非同步的,因為適當地操作 各個子系統在不同時間需要不同時脈。在越來越多之多頻 率時脈用於此等晶片組及類似晶片組中時,尤其在通信領 域中,在晶片執行時通常必須切換時脈線之來源。此通常 係藉由以硬體方式多路傳輸兩個或兩個以上之不同頻率時 脈源及由内部邏輯控制多工器選擇線而得以實施。兩個時 脈頻率可彼此完全不相關或其可為彼此之多倍。在任一種 情況下,有可能在切換時對時脈線產生不良干擾。對時脈 線之干擾對整個系統而言為危險的,因為其可能會被一些 暫存器解釋為捕獲時脈邊緣而被其他暫存器錯過或為程式 中之計算提供太少時間以致不能完成。 解決此問題之一方法為提供一種電路,其用於選擇具有 不同頻率之複數個時脈源及使該複數個時脈源中之時脈源 121912.doc 200812230 彼此切換而不產生短脈衝、電干擾、亞穩條件或描述於美 國專利第4,8 53,65 3號中的其他異常。在此解決方案中,提 供用於使產生具有不同頻率之時脈信號的複數個振盪器中 之振盪器彼此非同步切換的多輸入時脈選擇器。時脈選擇 器具有對應於該複數個振盪器之複數個區。時脈選擇器之 每一區包含皆串聯連接之一初始,,及”(and)閘、一對正反 器及一最終AND閘。用於每一區之振盪器信號作為時脈輸 入而施加至最終AND閘及正反器。來自每一區之第二正反 器之反信號作為輸入面反饋目至所有其他區之初始AND 閘。振盪器選擇信號亦作為輸入而提供至每一區之初始 AND閘。所有最終AND閘之輸出通過提供所選時脈輸出之 π或"(OR)閘。時脈選擇器如由選擇信號所判定在振盪器間 切換而不產生短脈衝、亞穩條件或其他異常信號。然而, 此解決方案要求選擇線在切換操作完成之前保持穩定,否 則電路可能會產生干擾。 另一方法使用,,相位切換多工器”。不幸地,相位切換多 工器顯示壓縮一些時脈相位的不良行為。其亦經受亞穩 性。當一順序元件之儲存節點進入理想,,一,,與理想"零,,之 間的狀態時,亞穩性存在。時脈多工器及另一正反器之致 能反饋可不同地解釋亞穩狀態。因此,要求兩個正反器之 捕獲邊緣與選擇信號之啟動邊緣應彼此遠離以避免任何非 同步介接。 因此,需要一種以無干擾及無相位壓縮之方式來解決時 脈間切換之問題的解決方案。 121912.doc 200812230 需要關於可用於行動系統晶片組及類似應用之時脈切換 電路的快速切換時間及簡單性。 進一步需要一種在切換過程t提供低機率的亞穩性或其 他異常之時脈信號切換電路。 【發明内容】 揭不了用於提供新穎及改良無干擾時脈信號多工器電路 的技術,該等技術改良用於愈加強大的軟體應用程式(包 括在個人電腦、個人數位助理、無線手持機及類似電子裝 置中執仃的應用程式)之數位信號處理晶片組的操作,及 支曰加相關聯數位處理速度、能量使用及服務品質。 f據所揭示本發明之一態樣,提供一種在自驅動時脈多 工為電路之第一時脈輸入切換至驅動時脈多工器之第二時 脈輸入的時脈信號中防止干擾的方法及系統。該方法及系 、’充用於在時脈多工器電路中接收第—時脈輸人信號,及回 μ於時脈夕工器電路接收第一時脈輸入信號而提供來自時 器電路之時脈栺號輸出。所揭示本發明回應於第一 時脈信號輸出中之低相位輸入位準而判定時脈信號輸出中 ,低相位輸出位準’且不考慮第—時脈輸人信號之相位位 準而返使(歷時有限時間週期)時脈多工器電路維持低相位 二出位準時脈多工器電路亦接收第二時脈輸入信號且判 定低相位輸入位準在第二時脈輸入信號中之存在。在維持 :相位輸出位準時且在第二時脈輸入信號中之低相位輸入 準J間,自回應於第一時脈輸入信號提供時脈信號輸出 回應於第一時脈輸入信號提供時脈信號輸出的切換發 1219l2.doc 200812230 生。接著,該方法及系統允許時脈多工器電路之輪出在切 換步驟之後跟隨第二時脈信號輸入之相位位準。 所揭示本發明之此等及其他優勢以及額外新穎特徵自本 文所提供之描述而將為顯而易見的。此發明内容之意圖並 非為所主張本發明之全面描述,而係提供對本發明之—此 功能性的簡短概述。熟習此項技術者在查看完附圖及實ς 方式後將明顯看出本文所提供之其他系統、方法、特徵及 優勢。希望所有此等額外系統、方法、特徵及優勢包括於 此描述t,且處於所附申請專利範圍之範疇内。 【實施方式】 關於新穎及改良的無干擾時脈信號多工器電路之所揭示 本發明可用於任何類型之信號處理應用,對於此等信號處 理應用而言,本文所提出之益處可為有利的。一個此種應 用出現於電信中,且詳言之,出現於使用一或多個數位信 號處理電路之無線手持機中。 圖1為可實施所揭示本發明之行動台數據機(MSM)晶片 組10之簡化方塊圖。然而,應理解,目前所揭示之本發明 可應用於在許多不同環境下操作之許多不同類型之晶片組 中。本文所做出之描述因此提供一個此種使用之演示。詳 言之,圖1展不MSM晶片組10,在其中目前所揭示之本發 明可發現有利應用。MSM晶片組1〇包括連接性應用以,諸 如小鍵盤介面14、SD/SDIO應用16、uSB OTG連接18,及 諸如UART1 20、UART2/接收單元介面數據機(RU IMl)22 及UART3/RU IM2 24的通用非同步接收及傳輸(uart)裝 121912.doc •10- 200812230 置。至MSM晶片組10之視訊輸入可經過CMOS CCD照相機 輸入26而至照相機處理電路28及MODI用戶端30,而音訊 介面包括手持機揚聲器32、立體聲耳機34、麥克風36及用 於與音訊電路40介接之立體聲輸入38。音訊電路40可能夠 支援諸如 MP3、AAC/aacPlus 功能、EVRC、QCELP、 EVRC、QCELP、AMR、CMX及 MIDI應用的應用。 在圖1之MSM晶片組10實例中,雙記憶體匯流排42與各 個記憶體及相關功能電路介接。此等匯流排可包括用於與 諸如SDRAM 46、叢發P SRAM 48及叢發•’反或”(抖〇玟)50之 記憶體裝置介接的EB1 44,及用於與LCD 54、"反及" (NAND)56及其他裝置58介接的EB2 52。又,MDDI(行動 顯示數位介面)主機60可提供與LCD 54之介面。MSM晶片 組10亦可包括用於支援OpenGL® ES、3D及2D功能之圖形 電路62及用於支援MPEG-4、H.263及H.264功能之視訊電 路64。另外,處理功能(諸如CDMA處理器66、GSM/GPRS 處理器68、gpsOne處理器70及BT 1.2處理器72之處理功能) 可包括於MSM晶片組10中。提供信號轉換處理及其類似 物,MSM晶片組10可包括串列匯流排介面(SBI)74、接收 A/D轉換器(Rx ADC)76,及傳輸D/A轉換器(Tx DAC)78。 MSM晶片組10可進一步包括各種晶片組處理器,諸如 Qualcomm公司的QDSP 4000處理器80、Arm公司的ARM 926EJS處理器82,及Qualcomm公司的數據機QDSP 4000 84,及一或多個鎖相迴路(PLL)電路86。PLL 86有助於時 脈信號之產生。大體上,需要用於數位電路操作之時脈信 121912.doc -11 - 200812230 號的MSM晶片組1 〇之任何部分可利用pLL 86以獲得此等時 脈信號。另外,可存在在MSM晶片組1〇之不同實施例中操 作的許多PLL 86,例如,六個或六個以上。 有時,有可能使一個PLL 86將時脈提供至MSM晶片組1〇 之兩個或兩個以上的部分。自功率使用立場而言,此為有 利的,因為同一PLL 86可將時脈信號提供至MSM晶片組1〇 之兩個或兩個以上的部分,例如,至Cdma處理器66、 GSM/GPRS處理器68及gps〇ne處理器7〇。在pLL 86將多頻 率時脈提供至晶片組1〇之各個組件時;在各別組件執 行同時’通常必須切換時脈線之來源。對哪一 pLL 86可提 供所要時脈#號的控制為本揭示案之重點,一實施例在下 文中呈現於圖5至圖8中。 所揭示本發明用於以硬體方式多路傳輸兩個不同頻率時 脈源及藉由内部邏輯控制多工器選擇線。該兩個時脈頻率 可彼此完全不相關,可彼此具有某種任意關係,或其可為 彼此之倍數。在任一種情況下,本揭示案避免在切換時對 時脈線產生干擾。對時脈線之干擾對所有MSM晶片組1〇而 言為危險的,因為其可能會被一些暫存器解釋為捕獲時脈 邊緣而被其他暫存器錯過,或為程式中之計算提供太少時 間以致不能完成。 圖2更具體地說明本文所理解的時脈電路中之,,干擾,,。 elk信號90描述在自elka信號92切換至^丨以信號94時干擾 106的存在。時脈信號多工器可回應於一選擇信號(在由線 96指示之時間時),用於在e〖ka上升邊緣1〇〇之後且在clkb 121912.doc •12· 200812230 相位持續時間104之〇丨肋下降邊緣1〇2之前小於一完整的 Clka相位持續時間98内自c〗ka切換至clkb信號94。在Z種 情況下’ dk信號90演示輸出時脈之高相位經壓縮的干擾 1〇6。此種情況可(例如)不利地影響MSM晶片組Μ的整個 操作。 相反,隸特定設計成用於多路傳輸時脈信號。 允許選擇線非同步地切換1脈電路確保輸出時脈9〇決不 產生干擾(亦即’其高或低相位未經壓縮所揭示本發明 提供此種時脈切換電路ώ 設置及保持時間違規可導致亞穩性,該亞穩性可存在於 -段未確定之時間量心因此’理論上,解析鎖存之狀態 所需的時間可能因此為無限的。將在連續域中始終存在與 離散域之點等距(或復接折、$麩,+ > ^ V X低接迎)之點,決定哪一離散點選擇一 困難且潛在地超長處理。若至仲裁器或正反器之輸入幾乎 同時到達,則電路很有可能將橫越亞穩性點。如下文所 示,所揭示本發明解決關於提供所要無干擾時脈信號切換 之此問題。 在圖3中,““線丨丨?*““信號92提供至時脈控制管線 (CCP)114中。CCP 114可為控制至多卫器電路ιΐ6中之輸入 的許多CCP中之一者。亦即’ clka信號112為多工器電路 116可由其產生輸出時脈信號118的(例如)五個(5)可能時脈 信號輸入中之一者。 圖4展示用於以圖形方式演示數位電路中之干擾問題的 適用於CCP 114的時脈信號時序之態樣。ccp 114關鍵時序 121912.doc -13- 200812230 路徑呈現為切換實例120及122。在相位路徑120中,多工 器選擇(低位準有效)信號126之下降邊緣124在clka時脈信 號92之上升邊緣ι28之前必須為穩定的,以允許其經由多 工器116的不失真傳播。遲下降邊緣124將截切clka時脈信 號92之高相位。同樣,多工器選擇132之上升邊緣130在 clka時脈信號92之上升邊緣134之前亦必須為穩定的,以 防止多工器之elk輸出118處的干擾。 圖5說明可有利地使用本揭示内容之時脈切換電路丨5〇。 時贩切換電路150包括用於接收inii、reql、以的及匕^輸 入的解碼器電路152。將選擇控制信號供給至用於““信 號之時脈控制管線154、用於c[kb信號之時脈控制管線 156、用於elke信號之時脈控制管線158,及用於e!kd信號 之時脈控制管線160。5比1多工器電路162接收時脈信號: clka、c!kb、clkc、c丨⑸及^以^則試時脈)。另外且對所揭 不本發明特別重要的,時脈切換電路15〇提供用於鎖定内 部睛求線reqa、reqb、reqc、reqd且因此防止干擾的鎖定 電路164。 鎖定電路164進一步包括早選擇線166及遲選擇線168。 圖6更具體地展示對可用於達成本揭示案之目標的時脈控 制管線154至160的輸入的一實施例。 時脈切換電路15〇提供包括等待當前時脈之低相位位準 的用於自一時脈切換至另一時脈的控制邏輯。當至多工器 電路162中之選擇皆非有效時,冑出為低位準的。時脈切 換電路150迫使多工器電路162之輸出為低位準的且等待新 121912.doc -14- 200812230 時脈信號之低相位。因此,時脈電路丨5〇允許多工器電路 162跟隨新時脈之高及低相位位準。 在時脈切換電路150中,選擇線(seia、se〖b、seib& seid) 可非同步地切換至clka、clkb、clkc及clkd,而完全避免 輸出時脈干擾。時脈切換電路150之所揭示實施例支援包 括管線154至160的四個(4)CCP。時脈切換電路15〇將CCP 114之邏輯與多工器162之邏輯合併以減少PLL時脈路徑中 級之數目。所揭示實施例之技術優勢為抖動及工作循環失 真一者的顯者改良。另外,時派切換電路丨5〇允許邏 輯在不需要時被去能。所揭示本發明之額外技術優勢包括 在一實施例中對1.0 GHz時脈的時脈切換支援。本揭示案 演示亞穩性之低機率、低抖動、低工作循環失真、低功率 及能量要求、低面積要求及低歪斜。 圖7提供描述如可由時脈切換電路ι5〇執行的本揭示案之 特定步驟的功能流程圖170。在進一步解釋時脈之間的切 換過程中,當目前所選之時脈與外部請求線代“及代卟一 致時認為時脈切換電路150處於穩定狀態(步驟172)。亦 即,假定clka選定時時脈切換電路15〇處於穩定狀態(步驟 174)。並未妨礙外部請求線傳播經過解碼器。接著,req〇 可出現且接著凊求clkb(步驟176)。事件傳播經過解碼器電 路152,迫使reqa為低位準且以卟為高位準(步驟178)。接 著,reqa將零注入至控制sela之管線154中(步驟。然 而,reqb並不具有立即效應。在操作中,尚未允許代扑進 入控制clkb之管線,因為seia仍為高位準的(步驟182)。 121912.doc -15- 200812230 一些時間以後,reql可切換(步驟184)。接著,reqd現在 變為高位準且代替reqb,仍對多工器162輸出時脈信號不 具有立即效應(步驟186)。在某個點,用於cika之早選擇將 下降。此將鎖定供給管線1 52至160的内部請求線(步驟 188)。接著,解碼器電路152可變為具有亞穩性。在一時 脈循環中,所揭示電路大體上降低亞穩性出現的機率(步 驟190)。在一循環後,sela亦將下降,允許reqd將i注入至 控制clkd之管線160中(步驟192)。最後,seld將變為高位 準’此將靜鎖定内部請求線且使時派切換電路1 5 Q返回釋 定狀態(步驟194)。 如圖8之流程圖200詳述的,時脈切換電路15〇亦有效地 解決解碼裔電路15 2亞穩性。開始於步驟2 〇 2,假定e 1 ka選 定時時脈切換電路150處於穩定狀態(步驟2〇2)。未妨礙外 部請求線傳播經過解碼器。假定reqO出現且現在請求 clkb(步驟204)。事件傳播經過解碼器電路152,迫使reqa 為低位準且reqb為高位準(步驟206)。接著,!^93將零注入 至控制sela之管線154中(步驟208)。在某個點,用於㈠“之 早選擇電路166將下降。此將鎖定供給管線152至ι6〇的内 部請求線(步驟210)。若req〇同時下降,則解碼器電路152 可變為亞穩性的(步驟212)。關於reqa之亞穩性可為容許 的’因為關於其之下一採樣事件僅在一個時脈循環後發生 (步驟214)。關於reqb、reqc及reqd之亞穩性亦可為容許 的,因為sela(用於clka的晚選擇)將保持為高位準歷時又一 個循環(步驟216)。 121912.doc -16- 200812230 jk.戶斤;{r思 一 _ 不之實施例中,操作之測試模式亦可用於選擇測 口式時脈。選擇測試時脈elkt繞過由5比1多工器電路162正常 產生之功此時脈。選擇clkt在控制多工器電路162之操作中 並未影響時脈切換電路15()之狀態。選擇_並不影響時脈 切換雷敗1 ς η 得。測試時脈選擇線越權控制時脈切換電路 150 〇 、 本揭不案^供一種在自驅動時脈多工器電路之 弟-時脈輸入至驅動時脈多工器之第二時脈輸入的時脈信 ^ =沒時防止干擾的方法及系統。該方法及系統周於在時 夕器電路令接收第一時脈輸入信號及回應於時脈多工 為電路接收第一時脈輸入信號而提供來自時脈多工器電路 之時脈L號輸出。所揭示本發明回應於第—時脈信號輸出 中之低相位輸入位準而判定時脈信號輸出中之低相位輸出 位準,且不考慮第一時脈輸入信號之相位位準而迫使(歷 時有限時間週期)時脈多工器電路維持低相位輸出位準。 時脈夕工器電路亦接收第二時脈輸入信號且判定低相位輸 入位準在第二時脈輸入信號中之存在。在維持低相位輸出 位準時且在第二時脈輸入信號中之低相位輸入位準期間, 自口應於苐時脈輸入#號提供時脈信號輸出至回應於第 一時脈輸入信號提供時脈信號輸出的切換發生。接著,該 方法及系統允許時脈多工器電路之輸出在切換步驟之後跟 隨第二時脈信號輸入之相位位準。 本文所描述的用於在自驅動時脈多工器電路之第一時脈 “號輸入切換至驅動該時脈多工器電路之第二時脈輸入中 1219l2.doc -17- 200812230 降低干擾的處理特徵及功能可以各種方式來實施。此外, 本文所描述之方法及特徵可儲存於磁性、光學或其他記錄 媒體中以便由此等各種信號及指令處理系統讀取及執行。 因此,上文對較佳實施例之描述經提供以使任何熟習此項 技術者能夠製造或使用所主張本發明。對於熟習此項技術 者而言,對此等實施例之各種修改將為顯而易見的,舉例 而言,另一實施例可包括電路之N比1變型,且本文所界定 之通用原理可應用於未使用創新能力之其他實施例。因 此,所主張本發明未意欲限於本文所示之實施倒,而係符 合與本文所揭示之原理及新穎特徵一致的最廣泛範疇。 【圖式簡單說明】 圖1為可實施所揭示本發明之行動台數據機系統之簡化 方塊圖; 圖2顯示由所揭示本發明解決之時脈電路干擾的概念; 圖3說明與本揭示案有關之時脈控制管線的態樣;及 圖4說明適合於本揭示案之相位路徑的態樣; 圖5及圖6展示實施所揭示本發明之態樣的時脈切換電 路; - 圖7提供描述本揭示案之特定步驟的功能流程圖;及 圖8為所揭示本發明之亞穩性修正態樣之流程圖。 【主要元件符號說明】 10 MSM晶片組 12 連接性應用 14 小鍵盤介面 121912.doc -18- 200812230 16 SD/SDIO 應用 18 USB OTG連接 20 UART1 22 UART2/接收單元介面數據機 24 UART3/RU IM2 26 CMOS CCD照相機輸入 28 照相機處理電路 30 MODI用戶端 手持機揚聲器 34 立體聲耳機 36 麥克風 38 立體聲輸入 40 音訊電路 42 雙記憶體匯流排 44 EB1 46 SDRAM 48 叢發P SRAM 50 叢發NOR 52 EB2 54 LCD 56 NAND 58 其他裝置 60 MDDI主機 62 圖形電路 121912.doc 19- 200812230 64 視訊電路 66 CDMA處理器 68 GSM/GPRS處理器 70 gpsOne處理器 72 BT 1.2處理器 74 串列匯流排介面 76 接收A/D轉換器 78 傳輸D/A轉換器 80 QDSP 4000處理器 82 ARM 926EJS處理器 84 數據機QDSP 4000 86 鎖相迴路 90 elk信號 92 elka信號 94 elkb信號 96 線 98 elka相位持續時間 100 elka上升邊緣 102 elkb下降邊緣 106 干擾 112 elka 線 114 時脈控制管線 116 多工器 118 輸出時脈信號 121912.doc -20- 200812230 120 切換實例 122 切換實例 124 下降邊緣 126 多工器選擇信號 128 上升邊緣 130 上升邊緣 132 多工器選擇信號 150 時脈切換電路 1 Ji Jmf 解碼Is電路 154 時脈控制管線 156 時脈控制管線 158 時脈控制管線 160 時脈控制管線 162 5比1多工器電路 164 鎖定電路 166 早選擇線 168 遲選擇線 121912.doc -21-

Claims (1)

  1. 200812230 申請專利範圍: 1. -種用於在自一驅動一時脈多工器電路之第一時脈信號 輸入切換至-驅動該時脈多卫器電路之第二時脈輸入時 降低干擾之方法,其包含以下步驟: 在一時脈多工器電路中接收_第—時脈輸入信號; 回應於該時脈多工器電路接收該第一時脈輸入信號而 提供-來自該時脈多工器電路之時脈信號輸出; 回應於該第-時脈信號輸出中之—低相位輸入位準來 判定該時脈信號輸出中之一低相位輪出位準; 不考慮”亥第-時脈輸入信號之該相位位準而鎖定該時 脈多工器電路以維持該低相位輸出位準; 在該時脈夕工盗電路中接收一第二時脈輸入信號; 判定-低相位輸入位準在該第二時脈輸入信號中之存 在; 在維持該低相位輸出位準時且在該第二時脈輸入信號 中之”亥低相位輸人位準期間,自回應於該第—時脈輸入 ㈣提供該時脈信號輪“換至回應於該第二時脈輸入 信號提供該時脈信號輸出;及 上允許4時脈夕工器電路之該輸出在該切換步驟後跟隨 該第二時脈信號輸入之相位位準。 •如明求項1之方法’其進一步包含步驟:消除一在近似 一個時脈循環内盥續切括止 〜这切換步驟相關聯而出現之亞穩條 件。 如明求項1之方法’其進_步包含步驟:將該鎖定步驟 121912.doc 200812230 用於該鎖定步驟之-第—部分的—早期鎖定步驊 4. 5. 6. 7. 8. 9. 10 咬於4鎖定步驟之_較晚部分的一後期鎖定步驟。 一立求項1之方去’其進-步包含步驟:使用其中至少 入^獨立於該第—時脈信號輸人及該第二時脈信號輸 Λ喿作的電路來測試該時脈多工器電路的操作。 如請求項H方、本 、 ’ /、進一步包含步驟:使用一第一時 脈控制管線來使該第-時脈信號輸入與該時脈多工器電 路相關聯及使用-第二時脈控制管線來使該第二時脈信 號:入與該時脈多工器電路相關聨 ,項5之方法,其進一步包含步驟:使一解碼器電 /、忒第時脈控制管線及該第二時脈控制管線相關 聯。 如明求項1之方法,其進一步包含步驟:獲得來自一第 貞相迴路電路之該第一時脈信號輸入及來自一第二鎖 相迖路電路之該第二時脈信號輸入。 如请求項1之方法,其進一步包含步驟··使該時脈多工 器電路之輸出與複數個數位信號處理電路相關聯。 月求員1之方法’其進一步包含步驟:使該時脈多工 斋電路之該輸出與一行動台數據機晶片組相關聯。 種用於在自一驅動一時脈多工器電路之第一時脈信號 輸入切換至一驅動該時脈多工器電路之第二時脈輸入時 降低干擾之干擾降低時脈切換電路,其包含: 一時脈多工器電路,用於將一第一時脈輸入信號接收 於其中; 121912.doc -2 - 200812230 一時脈多工器電路輸出’用於回應於該時脈多工器電 路接收該第-時脈輸人信號而提供—來自該時脈多工器 電路之時脈信號輸出; 口 時脈輸出位準判定電路,用於回應於該第—時脈信號 輸出中之-低相位輸入位準來判定該時 一低相位輸出位準; 中之 鎖定電路,用於不考慮該第一時脈輸入信號之該相位 位準來鎖定該時脈多工器電路以維持該低相位輸出位 準; 時脈多工器輸入電路,用於在該時脈多工器電路中接 收一第二時脈輸入信號; 低相位輸入位準判定電路,用於判定一低相位輸入位 準在該第二時脈輸入信號中之存在; 切換電路,用於在維持該低相位輸出位準時且在該第 =時脈輸入信號中之該低相位輸入位準期間自回應於該 第一時脈輸入信號提供該時脈信號輸出切換至回應於該 第二時脈輸入信號提供該時脈信號輸出;及 時脈夕工器電路輸出電路,用於允許該時脈多工器電 路之該輸出在該切換步驟後跟隨該第二時脈信號輸入之 相位位準。 11. 12. 如請求項10之系統,其中該干擾降低時脈切換電路進一 步包含用於消除一在近似一個時脈循環内與該切換步驟 相關聯而出現之亞穩條件的電路及指令。 如請求項10之系統,其中該干擾降低時脈切換電路進一 121912.doc 200812230 步包含用於將該鎖定步驟執行為用於該鎖定步驟之一第 I5刀的早期鎖定步驟及用於該鎖定步驟之一較晚部 刀的後期鎖定步驟的電路及指令。 13. 14. 15. 16. 17. 18. 月求員10之系統,其中該干擾降低時脈切換電路進一 v I a用於使用其中至少一部分獨立於該第一時脈信號 輸入及该第二時脈信號輸入來操作的電路來測試該時脈 夕工器電路的操作的電路及指令。 如明求項10之系統,其中該干擾降低時脈切換電路進一 / ^。用於使用一第一時脈控制管線來使該第一時脈信 "1 亥時脈多工器電路相關聯及使用一第二時脈控 制&線來使該第二時脈信號輸入與該時脈多工器電路相 關聯的電路及指令。 月求項10之系統,其中該干擾降低時脈切換電路進一 二匕3 —用於與該第一時脈控制管線及該第二時脈控制 管線相關聯的解碼器電路。 月求項10之系統,其中該干擾降低時脈切換電路進一 /口 3用於獲得來自一第一鎖相迴路電路之該第一時脈 ‘號輸入及來自一第二鎖相迴路電路之該第二時脈信號 輸入的電路及指令。 +月求項10之系統’其中該干擾降低時脈切換電路進一 :匕3用於使4時脈多卫器電路之輸出與複數個數位信 號處理電路相關聯的電路及指令。 月求項10之系統,其中該干擾降低時脈切換電路進一 夕包3用於使該時脈多工器電路之該輸出與一行動台數 121912.doc 200812230 據機晶片組相關聯的電路及指令。 19. 一種用於支援一個人電子裝置之 兮蛰仞产咕士 + a人 呆作之行動台數據機, 忒數位#唬方法包含用於在自一 ^ ^ ^ ⑤動一時脈多工器電路 夺脈4吕號輸入切換至一驅動 篦-#π ^女 動5亥時脈多工器電路之 第-時脈輸入時降低干擾的構件,其包含以下步驟·· 用於在一時脈多工器電路中 乂 ^ 弟—時脈輪人信號 的接收構件; tmr刖入1口派 路接收該第一時脈輸入信 包#〜~版信號輸出的構 用於回應於該時脈多工器電 號面提供一來自該時版多工器 件; =於回應於該第-時脈信號輸出中之—低相位輸入位 準來判定料脈信號㈣巾之-低相位輸出位準的構 件; 狐平月II …,\ TtJ m 1IL 時脈多工II電路維持該低相位輸出位準的構件, 用於在該時脈多工器電路中接收一第二時脈 的構件; 用於判定一低相位輸入位準在該第二時脈輸入信號中 之存在的構件; 用於在維持該低相位輸出位準時且在該第二時脈輸入 k號中之該低相位輸人位準期間自回應於該第—時脈輸 入信號提供該時脈信號輸出切換至回應於該第二時脈輸 入t號提供該時脈信號輸出的切換構件;及 用於允許該時脈多I器電路之該輸出在該切換構件之 121912.doc 200812230 操作後跟隨該第二時脈信號輸入之相位位準的構件。 20·如明求項19之行動台數據機,其進一步包含用於消除一 在近似一個時脈循環内與該切換步驟相關聯而出現之亞 穩條件的構件。 21.如明求項19之行動台數據機,其進一步包含用於將該鎖 疋步驟執行為用於該鎖定步驟之一第一部分的一早期鎖 疋v驟及用於该鎖定步驟之一較晚部分的一後期鎖定步 驟的構件。 22·如請求項19之行動台數據機,其進一步包含甩於使周其 中至少一部分獨立於該第一時脈信號輸入及該第二時脈 信號輸入而操作之電路來測試該時脈多工器電路之操作 的構件。 23·如請求項19之行動台數據機,其進一步包含用於使用一 第一時脈控制管線來使該第一時脈信號輸入與該時脈多 工器電路相關聯及使用一第二時脈控制管線來使該第二 時脈信號輸入與該時脈多工器電路相關聯的構件。 24·如請求項19之行動台數據機,其進一步包含用於使一解 碼器電路與該第一時脈控制管線及該第二時脈控制管線 相關聯的構件。 25·如請求項19之行動台數據機,其進一步包含用於獲得來 自一第一鎖相迴路電路之該第一時脈信號輸入及來自— 第二鎖相迴路電路之該第二時脈信號輸入的構件。 26·如請求項19之行動台數據機,其進一步包含用於使該時 脈多工器電路之輸出與複數個數位信號處理電路相關聯 121912.doc • 6 - 200812230 的構件。 27.如請求項19之行動台數據機,其進—步包含用於使該時 脈多工器電路之該輸出與-個人電子褒置相關z 件。 再 28. —種於其中包含有電腦可讀程式碼構件之電腦可用媒 體’該等電腦可讀程式碼構件詩在數位信號處理器上 處理指令以在自一驅動一時脈多工器電路之第一時脈信 號輸入切換至一驅動該時脈多工器電路之第二時脈輸入 時降低干擾,該電臞可周媒體包含: 第一時脈輸入信號 用於在一時脈多工器電路中接收一 的電腦可讀程式碼構件; 用於回應於該時脈多工器電路接收該帛—時脈輸入信 號而提供-來自該時脈多工器電路之時脈信號輸出的; 腦可讀程式碼構件; 用於回應於該第一時脈信號輸出中之_低相位輸入位 準來歡該時脈信號輸出中之—低相位輪出位準的電腦 可項程式碼構件; 用於不考慮該第一時脈輸入信號之相位位準來迫使該 時脈多工器電路維持該低相位輸出位準的電腦可讀程式 碼構件; 用於在該時脈多工器電路中接收一第二時脈輸入信號 的電腦可讀程式碼構件; 用於判疋一低相位輸入位準在該第二時脈輸入信號中 之存在的電腦可讀程式碼構件; 121912.doc 200812230 用於在維持該低相位輸出位準時且在該第二時脈輸入 信號中之該低相位輸入位準期間自回應於該第一時脈輸 入信號提供該時脈信號輸出切換至回應於該第二時脈輸 入信號提供該時脈信號輸出的電腦可讀程式碼構件;及 用於允許該時脈多工器電路之該輸出在該切換步驟後 跟隨該第二時脈信號輸入之相位位準的電腦可讀程式碼 構件。 29.如請求項28之電腦可用媒體,其進—步包含詩使該時 脈多工器電路之輪出舆複數個數位信號處理電路相關聯 的電腦可讀程式碼構件。 30. 如請求項2 8之電腦可用媒體 脈多工器電路之該輪出與一 的電腦可讀程式螞構彳牛。 ’其進一步包含用於使該時 行動台數據機晶片組相關聯 121912.doc
TW096121496A 2006-06-14 2007-06-14 A glitch-free clock signal multiplexer circuit and method of operation TWI340546B (en)

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
US11/453,733 US7911239B2 (en) 2006-06-14 2006-06-14 Glitch-free clock signal multiplexer circuit and method of operation

Publications (2)

Publication Number Publication Date
TW200812230A true TW200812230A (en) 2008-03-01
TWI340546B TWI340546B (en) 2011-04-11

Family

ID=38734714

Family Applications (1)

Application Number Title Priority Date Filing Date
TW096121496A TWI340546B (en) 2006-06-14 2007-06-14 A glitch-free clock signal multiplexer circuit and method of operation

Country Status (13)

Country Link
US (1) US7911239B2 (zh)
EP (1) EP2070247B1 (zh)
JP (2) JP5185262B2 (zh)
KR (1) KR101052835B1 (zh)
CN (1) CN101467383B (zh)
AT (1) ATE477635T1 (zh)
BR (1) BRPI0712764A8 (zh)
CA (1) CA2653630C (zh)
DE (1) DE602007008447D1 (zh)
MX (1) MX2008015612A (zh)
RU (1) RU2404517C2 (zh)
TW (1) TWI340546B (zh)
WO (1) WO2007147017A2 (zh)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TWI482423B (zh) * 2011-07-05 2015-04-21 Mediatek Singapore Pte Ltd 時脈訊號產生裝置以及使用於時脈訊號產生裝置的方法

Families Citing this family (14)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US9189014B2 (en) * 2008-09-26 2015-11-17 Intel Corporation Sequential circuit with error detection
CN102118134A (zh) * 2009-12-31 2011-07-06 杭州晶华微电子有限公司 一种新型仪表放大器
US8957704B1 (en) * 2013-09-06 2015-02-17 Synopsys, Inc. High speed phase selector with a glitchless output used in phase locked loop applications
US8975921B1 (en) 2013-12-09 2015-03-10 Freescale Semiconductor, Inc. Synchronous clock multiplexer
IN2014CH00439A (zh) * 2014-01-30 2015-08-07 Mentor Graphics Corp
KR102191167B1 (ko) * 2014-08-06 2020-12-15 삼성전자주식회사 클럭 스위치 장치 및 이를 포함하는 시스템-온-칩
US9653079B2 (en) * 2015-02-12 2017-05-16 Apple Inc. Clock switching in always-on component
KR101887757B1 (ko) * 2016-09-19 2018-09-10 주식회사 아이닉스 글리치 프리 클록 멀티플렉서 및 그 멀티플렉서를 사용한 클록 신호를 선택하는 방법
US10484027B2 (en) 2016-11-14 2019-11-19 Qualcomm Incorporated Glitch free phase selection multiplexer enabling fractional feedback ratios in phase locked loops
US10587248B2 (en) 2017-01-24 2020-03-10 International Business Machines Corporation Digital logic circuit for deterring race violations at an array test control boundary using an inverted array clock signal feature
US10775833B2 (en) * 2017-03-03 2020-09-15 Texas Instruments Incorporated Meeting setup/hold times for a repetitive signal relative to a clock
CN110912545A (zh) * 2019-12-04 2020-03-24 电子科技大学 低输入信号串扰多路时分复用sar adc电路系统
GB201918998D0 (en) 2019-12-20 2020-02-05 Nordic Semiconductor Asa Clock selector circuit
GB202102971D0 (en) 2021-03-03 2021-04-14 Nordic Semiconductor Asa Clock selector circuit

Family Cites Families (24)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4853653A (en) * 1988-04-25 1989-08-01 Rockwell International Corporation Multiple input clock selector
US4923055A (en) * 1989-01-24 1990-05-08 Delaware Capital Formation, Inc. Safety mechanism for preventing unintended motion in traction elevators
JPH0452221U (zh) * 1990-09-04 1992-05-01
JPH04303219A (ja) * 1991-03-29 1992-10-27 Victor Co Of Japan Ltd クロック切換回路
US5183979A (en) * 1991-07-22 1993-02-02 Otis Elevator Company Elevator governor rope restraint when elevator car moves with car doors open
US5544163A (en) 1994-03-08 1996-08-06 Excel, Inc. Expandable telecommunications system
US5623223A (en) * 1994-10-12 1997-04-22 National Semiconductor Corporation Glitchless clock switching circuit
MY114291A (en) 1995-01-31 2002-09-30 Qualcomm Inc Concentrated subscriber system for wireless local loop
US5652536A (en) * 1995-09-25 1997-07-29 Cirrus Logic, Inc. Non-glitch clock switching circuit
US5877636A (en) * 1996-10-18 1999-03-02 Samsung Electronics Co., Ltd. Synchronous multiplexer for clock signals
GB9925594D0 (en) * 1999-10-28 1999-12-29 Sgs Thomson Microelectronics Output circuit
US6587954B1 (en) * 1999-11-24 2003-07-01 Advanced Micro Devices, Inc. Method and interface for clock switching
US6452426B1 (en) * 2001-04-16 2002-09-17 Nagesh Tamarapalli Circuit for switching between multiple clocks
US6960942B2 (en) * 2001-05-18 2005-11-01 Exar Corporation High speed phase selector
US6982573B2 (en) * 2001-05-30 2006-01-03 Stmicroelectronics Limited Switchable clock source
TWI237946B (en) 2001-07-06 2005-08-11 Via Tech Inc Clock output circuit free of glitch and method thereof
US6784699B2 (en) * 2002-03-28 2004-08-31 Texas Instruments Incorporated Glitch free clock multiplexing circuit with asynchronous switch control and minimum switch over time
US6639449B1 (en) * 2002-10-22 2003-10-28 Lattice Semiconductor Corporation Asynchronous glitch-free clock multiplexer
US7053675B2 (en) * 2003-07-25 2006-05-30 Arm Limited Switching between clocks in data processing
TWI243980B (en) 2003-10-09 2005-11-21 Via Tech Inc Switch circuit for switching clock signals
US7446588B2 (en) * 2003-12-11 2008-11-04 International Business Machines Corporation Highly scalable methods and apparatus for multiplexing signals
KR100674910B1 (ko) * 2004-07-06 2007-01-26 삼성전자주식회사 글리치를 유발하지 않는 클럭 스위칭 회로
US7505739B2 (en) * 2004-11-12 2009-03-17 Atheros Technology Ltd. Automatic mode setting and power ramp compensator for system power on conditions
ITTO20050307A1 (it) * 2005-05-06 2006-11-07 St Microelectronics Srl Circuito di commutazione fra segnali di clock e relativo procedimento

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TWI482423B (zh) * 2011-07-05 2015-04-21 Mediatek Singapore Pte Ltd 時脈訊號產生裝置以及使用於時脈訊號產生裝置的方法

Also Published As

Publication number Publication date
KR20090033217A (ko) 2009-04-01
US7911239B2 (en) 2011-03-22
BRPI0712764A8 (pt) 2019-01-15
BRPI0712764A2 (pt) 2012-10-02
WO2007147017A2 (en) 2007-12-21
CN101467383B (zh) 2013-07-24
EP2070247A2 (en) 2009-06-17
JP2012217175A (ja) 2012-11-08
WO2007147017A3 (en) 2008-02-28
ATE477635T1 (de) 2010-08-15
CN101467383A (zh) 2009-06-24
RU2404517C2 (ru) 2010-11-20
TWI340546B (en) 2011-04-11
KR101052835B1 (ko) 2011-08-01
US20070290725A1 (en) 2007-12-20
JP5185262B2 (ja) 2013-04-17
DE602007008447D1 (de) 2010-09-23
CA2653630C (en) 2012-01-03
JP2009540774A (ja) 2009-11-19
CA2653630A1 (en) 2007-12-21
MX2008015612A (es) 2009-01-09
RU2009100921A (ru) 2010-07-20
EP2070247B1 (en) 2010-08-11
JP5442802B2 (ja) 2014-03-12

Similar Documents

Publication Publication Date Title
TW200812230A (en) A glitch-free clock signal multiplexer circuit and method of operation
KR101096932B1 (ko) 낮은 출력 스큐를 갖는 이중 데이터 레이트 직렬 인코더
TWI484809B (zh) 用於串列和並行通信之混合介面
US20090150706A1 (en) Wrapper circuit for globally asynchronous locally synchronous system and method for operating the same
US8171186B1 (en) On-chip interconnect fabric
JP5704988B2 (ja) 通信装置
US9106575B2 (en) Multiplexing multiple serial interfaces
JP2008092285A (ja) 移動通信端末及びその制御方法
US10429881B2 (en) Semiconductor device for stopping an oscillating clock signal from being provided to an IP block, a semiconductor system having the semiconductor device, and a method of operating the semiconductor device
KR100617957B1 (ko) 역방향 데이터 샘플링 방법 및 이를 이용한 역방향 데이터샘플링 회로
JP2007312321A (ja) シリアル・パラレル変換用の半導体集積回路
WO2008083849A1 (en) Electronic device, integrated circuit and method therefor
CN108268087B (zh) 半导体装置、半导体系统和操作半导体装置的方法
US8576967B2 (en) Semiconductor device and communication method
TWI329994B (en) Delay line and delay lock loop
KR102568225B1 (ko) 반도체 장치, 반도체 시스템 및 반도체 장치의 동작 방법
JP5315882B2 (ja) 半導体装置及び通信方法
JP3487228B2 (ja) マンチェスタ符号化装置
KR101550801B1 (ko) 데이터 신호 수신기, 이를 포함하는 송/수신 시스템 및 데이터 신호 수신 방법
JP2010517345A (ja) クロック信号発生器
TW201021425A (en) Digital phase-locked loop (PLL) state architecture for receiving and recovering universal serial bus (USB) clock

Legal Events

Date Code Title Description
MM4A Annulment or lapse of patent due to non-payment of fees