SU963088A1 - Запоминающее устройство с резервированием - Google Patents

Запоминающее устройство с резервированием Download PDF

Info

Publication number
SU963088A1
SU963088A1 SU802938840A SU2938840A SU963088A1 SU 963088 A1 SU963088 A1 SU 963088A1 SU 802938840 A SU802938840 A SU 802938840A SU 2938840 A SU2938840 A SU 2938840A SU 963088 A1 SU963088 A1 SU 963088A1
Authority
SU
USSR - Soviet Union
Prior art keywords
inputs
elements
outputs
group
output
Prior art date
Application number
SU802938840A
Other languages
English (en)
Inventor
Павел Иванович Луговцов
Нина Григорьевна Луговцова
Original Assignee
Предприятие П/Я А-3327
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Предприятие П/Я А-3327 filed Critical Предприятие П/Я А-3327
Priority to SU802938840A priority Critical patent/SU963088A1/ru
Application granted granted Critical
Publication of SU963088A1 publication Critical patent/SU963088A1/ru

Links

Landscapes

  • Techniques For Improving Reliability Of Storages (AREA)

Description

(5) ЗАПОМИНАЮЩЕЕ УСТРОЙСТВО С РЕЗЕРВИРОВАНИЕМ
1 .
Изобретение относитс  к запоминающим устройствам и может быть использовано дл  построени  оперативных запоминающих устройств с частичным резервированием накопител .
Известно запоминающее устройство (ЗУ), в котором исключение неисправностей осуществл етс  путем замены вышедшего из стро  оборудовани  на резервные, содержащее регистр ад- реса, нулевые выходы которого подключены к одним из входов элементов И первой и второй групп, другие входы которых соединены соответственно с входами устройства и выходами одноразр дных блоков пам ти, а выходы подключены соответственно к входам одноразр дных блоков пам ти и выходам устройства, резервный одйоразр дный блок пам ти, управл ющую и контрольные шины, третью, четвертую и п тую группы элементов И, причем первые входы элементов И третьей и четвертой групп подключены к единичным выходам регистра адреса, вторые входы - соатветственно к входам устройства и выходу резервного одноразр дного блока пам ти, а выходы - соответственно к ВХОДУ резервного одноразр дного блока пам ти и выходам устройства, первые входы элементов И п той группы соединены с входами
о устройства, вторые входы - с управл ющей шиной, а выходы - с входами регистра адреса, нулевые выходы регистра адреса подключены к входам первого элемента И, выход которого
15 соединен с первыми входами второго и третьего элементов И, вторые входы которых подключены соответственно к входной контрольной щине и выходу резервного одноразр дного блока па
20 м ти, а выходы - соответственно к входу резервного одноразр дного блока пам ти и выходной контрольной шине l3.
Недостатки данного устройства возможна  потер  информации после исключени  неисправности и ограниченна  возможнйсть дистанционного управлени  при устранении неисправности что снижает его надежность.
Наиболее близким к предлагаемому  вл етс  запоминающее устройство, содержащее группу накопителей, триггеры , группу элементов ИЛИ, п ть групп элементов И, накопительj элементы И, элементы ИЛИ, генераторы импульсов, счетчик, дешифратор и элемент задержки, причем первые входы элементов И первой, второй и п той групп  вл ютс  информационными входами устройства, выходы элементов И первой группы соединены соответственно с входами накопителей группы, выходы которых подключены соответст .венно к первым входам элементов И третьей группы, вторые входы элементов И первой и третьей групп соединены соответственно с йулевыми выходами триггеров и входами первого элемента И, выход которого подключен к первым входам второго и третьего элементов И и вторым входам элементов И п той группы,выходы которых соединены соответственно с единичными входами триггеров, выход второго элемента И подключен к одному из входов первого элемента ИЛИ, другие входы которого соединены соответственно с выходами элементов И второй группы, выход первого элемента ИЛИ подключен к входу накопител , выход которого соединен со вторым входом третьего элемента И и первыми входами элементов И четвертой группы, вторые входы элементов И второй и четвертой групп подключены к единичным выходам триггеров соответственно , выходы элементов И третьей и четвертой групп соединены соответственно с первыми и вторыми вхойами элементов ИЛИ группы, выходы которых  вл ютс  информационными выходами устройства, второй вход второго и выход третьего элементов И  вл ютс  соответственно контрольными входами и выходами устройства, выход, первого генератора импульсов соединен с первым входом второго элемента ИЛИ и установочным входом счетчика, выход которого подключен к входу дешифратора , выходы которого соединены с третьими входами элементов И п той . группы соответственно, выход второго элемента ИЛИ подключен к нулевым входам триггеров, а второй вход - к выходу г;енератора импульсов и входу элемента задержки, выход которого соединен со счетным входом счетчи5 каС2.
Недостатки известного устройства - невозможность одновременного исключени  более одной неисправности, что не обеспечивает достаточную надежность запоминающего устройства, и длительное врем  исключени  неисправности , которое зависит от скорости работы оператора.
5 Цель изобретени  -.повышение надежности и быстродействи  устройства.
Поставленна  цель достигаетс  тем, что в запоминающее устройство с резервированием, содержащее накоQ п,ители, входы которых подключены к выходам элементов И первой группы, а выходы - к первым входам элементов И второй группы, первые входы элементов И первой группу подключены
J ко вторым входам элементов И второй группы, выходы которых подключены к первым входам элементов ИЛИ первой группы, выходы элементов ИЛИ первой . группы  вл ютс  информационными выходами устройства, третью группу элементов И, первые входы которых подключены к соответствующим выходам первого дешифратора, вторые входы к выходу первого элемента И, первый триггер, первый вход которого .подклю5 мен к выходу соответствующего элемента И третьей группы, первый выход к первому входу соответствующего элемента И первой группы, второй выход, первого триггера подключен к
первым входам соответствующих элементов И четвертой и п той группы, выходы элементов И четвертой группы подключены к входам первого элемента ИЛИ, выход которого подключен к
5 входу первого резервного накопител ,
выход первого резервного накопител  подключен ко вторым входам элементов И п той группы, первый генератор импульсов, выход которого подключен
0 к управл ющему входу первого счетчика и второму .входу первого триггера, выход первого счетчика .подключен к входу первого дешифратора, и второй генератор импульсов, дополнительно
5 введены третий генератор импульсов, одновибраторы, второй триггер, регистр числа, регистры адреса, элементы И, группы элементов И, элементы или, вторую группу элементов ИЛИ второй счетчик второй дешифратор и второй и третий резервные накопители , причем Вход второго резервного накопи.тел  подключен к выходу второго элемента ИЛИ, входы которого подключены к выходам элементов И . шестой, группы, выход второго резервного .накопител  подключен к входам элементов И седьмой группы, выходы которых подключены к третьим входам элементов ИЛИ первой группы, вход третьего резервного накопител  подключен к вь(ходу третьего элемента ИЛИ, входы которого подключены к выходам элементов И восьмой группы , выход третьего резервного накопител  подключен к первым входам элементов И дев той группы, выходы которых подключены к четвертым входам соответствующих элементов ИЛИ первой группы, выходы элементов И дес той группы подключены к первым входам соответствующих элементов И первой группы,и входам одновибраторов , выходь которых подключены к первым входам элементов ИЛИ второй группы, входы элементов И дес той группы подключены к соответствующим выходам регистров адреса, первые входы которых подключены к выходу первого генератора импульсов, вторые входы регистров адреса подключены к выходам элементов И третьей группы , третьи входы которых подключены к соответствующему выходу второго дешифратора, первые входы элемент тов И четвертой группы подключены ко вторым входам элементов И п той группы и соответствующему выходу регистра адреса, первые входы элементов И шестой группы подключены ко вторым входам элементов И седьмой группы и соответствующему выходу регистра адреса, первые входы элементов И восьмой группы подключены ко BTopbiM входам элементов И дев той группы и соответствующему выходу регистра адреса, вторые входы элементов И первой , четвертой, шестой и восьмой групп подключены к соответствующему выходу регистра числа и четвертому входу соответствующего элемента. И третьей группы, первые входы элементов И.одиннадцатой группы подключены к соответствующим выходам первого дешифратора и первым входам элементов И двенадцатой группы , вторые входы элементов И одиннадцатой группы подключены к выходу второго элемента И, входы которого подключены к соответствующим выходам регистров адреса, третьи входы элементов И одиннадцатой группы подключены к соответствующему выходу второго дешиф.ратора, входы которого подключены к выходам второго счетчика, вторые входы элементов И двенадцатой группы подключены к выходу третьего элемента И, входы которого подключены к соответствующим выходам регистров адреса, третьи входы элементов И двенадцатой группы подключены к соответствующему выходу второго дешифратора, четвертые входы элементов И одиннадцатой и двенадцатой групп подключены к соответствующим выходам регистра числа, одни входы
0 регистра числа подключены к выходам элементов ИЛИ второй группы, вторые входы которых подключены к управл ющему входу второго счетчика, выходу первого генератора и первому
5 входу четвертого элемента ИЛИ, выход которого подключен к первому входу второго триггера, второй вход четвертого элемента ИЛИ подключен к выходу четвертого элемента И, входы которого подключены к соответствующим выходам регистра числа, второй вход второго триггера подключен к ёыходу третьего генератора импульсов , а первый выход - к первому входу п того элемента И, второй выход
5 второго триггера  вл етс  управл ющим выходом устройства, второй вход п того элемента И подключен к выходу второго генератора импульсов, а выход п того элемента И подключен к
Д входу первого счетчика, выход которого подключен к входу второго счетчика , другие входы регистра числа  вл ютс  информационными входами устройства.
5
На фиг. 1 и 2 изображена функциональна  схема предлагаемого устройства .
Устройство содержит генераторы 1-3 импульсов, регистр U числа, сос0 то щий из триггеров, 5 первый 6 и второй 7 счетчики, дешифраторы 8 и 9, группу элементов ИЛИ 10, триггер 11, элемент ИЛИ 12, элементы И 13 и . , элемент 15 индикации, одновибра5 торы 16, информационные входы 17.1 17.П, линии 18-33 св зи, одноразр дные накопители 3 группу элементов ИЛИ 35, первую 36, вторую 37,
:третью 38, Meteepryro 39. п тую 40, шестую , седьмую 2, восьмую 3, дев тую А, дес тую 5, одиннадцатую 46 и двенадцатую Л7 группы элементов И, триггер 48, регистры 49 адреса , первый 50, второй 51 и третий 52 резервные накопители, элементы ИЛИ 53-55. элементы И 56-58, первый 59, второй 60 и третий 61 элемен ты индикации и информационные выходы 62. 1-62.П.
Информационные входы 17.1-17-п соединень с единичными входами триггеров 5 регистра 4 числа, а информационные выходы 62.1-62.П подключены к выходам группы элементов ИЛИ 35Дешифратор 8 имеет (п+1) выходов (где п - количество одноразр дных накопителей).
Дешифратор 9 имеет m выходов (где tn количество резервных одноразр дных накопителей).
Нулевые выходы триггеров 5 регистра 4 числа соединены.с входами четвертого 13 элемента И, выход которого подключен ко второму входу четвертого 12 элемента ИЛИ.
Предлагаемое устройство работает следующим образом.
После подачи питающих напр жений на ЗУ генератор 1 импульсов вырабатывает сигнал, который устанавливает счетчики 6 и 7, триггеры 5 регистра 4 числа, триггер 48 и регистры 49 адреса в нулевое состо ние. При этом элементы И 44-46 блокируютс  по первым входам (нулевой выход первого дешифратора 8  вл етс  свободным), что исключает произвольную установку триггера 48 и регистров 49 адреса в единичное состо ние.
Сигналы высокого уровн  на нулевых выходах триггера 48 и регистров 49 адреса группы открывают элементы И, а сигналы низкого уровн  на единичных выходах этих функциональных узлов закрывают элементы И 3739 , 41-43. .
Запись числа в ЗУ без включени  резервных одноразр дных накопителей происходит через регистр 4 числа и открытые элементы И Зб, а чтение через открытые элементы И 40 и элементы ИЛИ 35.
Устранение неисправности в одном, двух или трех разр дах ЗУ производитс  следующим образом.
На информационные входы 17.1-17.п подаетс  код, состо щий из нулевых
и единичных сигналов. Нулевые сигналы кода соответствуют исправным разр дам ЗУ, т.е. накопителей 34, а единичные сигналы - неисправным. Код записываетс  в регистр 4 числа, в результате чего закрываетс  элемент И.13. Производитс  запуск генератора 3 импульсов (например, путем однократного нажати  специальной кнопки). При этом
0 триггер 11 переключаетс  в единичное состо ние и открываетс  элемент И 14, соедин   выход, генератора 2 импульсов со счетным входом счетчика 6. Включаетс  счетчик 6 и начинаетс  последовательный опрос элементов И 44. При этом открываетс  тот элемент И этой группы, на входах которого происходит совпадение сигналов высокого уровн  с единичного
0 выхода, одного из триггеров 5 регистра 4 числа, хран щего первую единицу кода, и с того выхода дешифратора 8, пор дковый номер которого (не счита  нулевого выхода) совпадает с пор д5 новым номером первого неисправного разр да ЗУ. При этом происходит переключение в единичное состо ние триггера 48 или первого триггера одного из регистров 49 адреса, в результате чего закрываютс  соответствующие элементы И 36 и 40 и открываютс  соответствующие элементы И 37 и 41..
Кроме того, закрьшаетс  элемент И 5б, блокиру  триггер 48 и первые триггеры регистрюв 49 адреса по единичным входам, что исключает установку в единичное состо ние других триггеров после переключени  в единичное состо ние одного из этих триггеров в результате последовательного опроса элементов И 44 счетчиком 6.
Переключение выбранного в результате опроса триггера вызывает форми рование одиночного импульса соответствующим одновибратором 16. Этот импульс через соответствующий элемент ИЛИ 10 поступает.на нулевой вход триггера 5 регистра 4 числа, хран щего первую единицу кода, и переключает этот триггер в нулевое состо ние , уменьша  на одну единицу записанный в регистр числа код
Если .в коде, записанном в регистр

Claims (2)

1.Авторское свидетельство СССР № 607276, кл. G 11 С П/ОО, 1978.
2.Авторское свидетельство СССР по за вке (f 2791171/18-2,
кл. G 11 С П/ОО, 1979 (прототип).
iS.
a го2i 12гзmг5Z6 27n29 0з
J2. 35.
3
36
w
52./
3J
Й -Я.г
т
Ш
Ш
5i
52./7
SU802938840A 1980-06-09 1980-06-09 Запоминающее устройство с резервированием SU963088A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU802938840A SU963088A1 (ru) 1980-06-09 1980-06-09 Запоминающее устройство с резервированием

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU802938840A SU963088A1 (ru) 1980-06-09 1980-06-09 Запоминающее устройство с резервированием

Publications (1)

Publication Number Publication Date
SU963088A1 true SU963088A1 (ru) 1982-09-30

Family

ID=20901360

Family Applications (1)

Application Number Title Priority Date Filing Date
SU802938840A SU963088A1 (ru) 1980-06-09 1980-06-09 Запоминающее устройство с резервированием

Country Status (1)

Country Link
SU (1) SU963088A1 (ru)

Similar Documents

Publication Publication Date Title
SU963088A1 (ru) Запоминающее устройство с резервированием
SU842955A1 (ru) Запоминающее устройство
SU858095A1 (ru) Запоминающее устройство
SU972599A1 (ru) Запоминающее устройство с блокировкой неисправных чеек
SU1180898A1 (ru) Устройство дл контрол логических блоков
SU1120326A1 (ru) Микропрограммное устройство управлени
SU1734251A1 (ru) Двухканальна резервированна вычислительна система
RU2117978C1 (ru) Программируемое устройство для логического управления электроприводами и сигнализацией
SU1539783A1 (ru) Устройство дл контрол дискретной аппаратуры с блочной структурой
SU1522219A1 (ru) Устройство дл согласовани сигналов в цифровых системах
SU1166120A1 (ru) Устройство дл контрол цифровых узлов
SU1151960A1 (ru) Микропрограммное устройство управлени
SU936034A1 (ru) Резервированное запоминающее устройство
SU1024925A1 (ru) Устройство дл диагностики неисправностей цифровых блоков
SU1137539A2 (ru) Устройство дл контрол блока пам ти
SU857984A1 (ru) Генератор псевдослучайной последовательности
SU1026143A1 (ru) Устройство дл контрол дискретных объектов
SU1661770A1 (ru) Генератор тестов
SU1129657A1 (ru) Резервированное запоминающее устройство
SU1640740A1 (ru) Устройство дл контрол блоков посто нной пам ти
SU938283A1 (ru) Микропрограммное устройство управлени
SU1141572A1 (ru) Кодовый трансмиттер
SU1125616A1 (ru) Устройство дл ввода информации
SU1030854A1 (ru) Устройство дл контрол многоразр дных блоков пам ти
SU942159A1 (ru) Запоминающее устройство