SU1125616A1 - Устройство дл ввода информации - Google Patents
Устройство дл ввода информации Download PDFInfo
- Publication number
- SU1125616A1 SU1125616A1 SU833632275A SU3632275A SU1125616A1 SU 1125616 A1 SU1125616 A1 SU 1125616A1 SU 833632275 A SU833632275 A SU 833632275A SU 3632275 A SU3632275 A SU 3632275A SU 1125616 A1 SU1125616 A1 SU 1125616A1
- Authority
- SU
- USSR - Soviet Union
- Prior art keywords
- input
- output
- counter
- inputs
- block
- Prior art date
Links
Landscapes
- Storage Device Security (AREA)
Abstract
УСТРОЙСТВО ДЛЯ ВВОДА ИНФОРМАЦИИ , содержащее блок коммутационных элементов, первый элемент И, генератор тактовых импульсов, первый и второй счетчики, блок пам ти и коммутатор, инвертирующий выход которого подключен к первому входу элемента И, второй вход которого подключен к выходу генератора тактовых импульсов, а выход - к счетному входу первого счетчика, выходы которого соединены с адресными входами коммутатора и информационными входами .блока пам ти, адресные входы которого подключены к выходам второго счетчика, отличающеес тем, что, с целью повышени надежности устройс;тва путем защиты от сбоев , электропитани , в него введены формирователь сигналов, триггер, дешифратор, второй и третий элементы И, первый и второй элементы ИЛИ и блок элементов ИЛИ, первые входы блока элементов ИЛИ подключены к информационным выходам блока коммутационных элементов, вторые входы - к выходам дешифратора, управл ющий вход которого подключен к неинвертирующему выходу триггера, а информационные входы - к вькодам второго счетчика и к адресным входам .второго блока пам ти, выходы блока элементов ИЛИ подключены к информационным входам коммутатора, адресные входы которого и информационные входы блока пам ти подключены к выходам счетчика , инвертирующий выход коммутатора соединен с первым входом второго элемента И, первый вход третьего i элемента И подключен к выходу генератора тактовых импульсов, неинвер (Л тирующий выход кок|мутатора соединен с вторым входом третьего элемента И, третий вход которого соединен С;неинверТирующим выходом триггера, а § выход - с первым входом первого эле|мента ИЛИ, выход которого подключен к счетному входу второго счетчика,, второй вход - к выходу BTopoio о :л элемента И, второй вход которого подключен к инвертирующему выходу 9д триггера, выход переполнени второго счетчика Соединен с первым управл ющим входом триггера, второй управл ющий вход которого подключен к выходу формировател сигналов и к первому входу второгоэлемента ИЛИ, второй вход которого подключен к управл ющему выходу блока коммутационных элементов, а выход второго элемента ИЛИ соединен с входом установки второго счетчика.
Description
Изобретение относитс к вычислительной технике и может быть исполь зовано в вычислительных устройствах дл ввода информации. Известно устройство дл ввода информации, содержащее генератор тактовых импульсов, элемент И, счет чик, блок ввода информации и коммутатор с их св з ми Л . Недостатком устройства вл етс низка надежность. Наиболее близким к изобретению по технической сущности вл етс устройство дл ввода информации, со держащее блок коммутационных элемен тов, первьй элемент И, генератор тактовых импульсов, первьм счетчик, блок пам ти и коммутатор, инвертирующий выход которого подключен к первому входу элемента И, второй вход которого подключен к выходу генератора тактовых импульсов, а вы ход - к счетному входу первого счет чика, выходы которого соединены с адресными .входами коммутатора и информационным входом блока пам ти, адресные входы которого подключены к выходам второго счетчика 2j. Недостатком известного устройства вл етс низка надежность из-за незащищенности устройства от колебаний электропитани . Целью изобретени вл етс повышение надежности устройства путем защиты от сбоев электропитани . Указанна цель достигаетс тем, что в устройство дл ввода информации , содержащее блок коммутационных элементов, первый элемент И, генератор тактовых импульсов, первый и второй счетчики, блок пам ти и коммутатор , инвертирующий выход которо го подключен -к первому входу элемента И, второй вход которого подключен к выходу.генератора тактовых импульсов, а выход - к счетному вхо ду первого счетчика, выходы которо:го соединены с адресными входами коммутатора и информационными входа ми блока пам ти, адресные входы кот рого подключены к выходам второго счетчика, введены формирователь сиг налов, триггер, дешифратор, второй и третий элементы И, первый и второ элементы ИЛИ и блок элементов ИЛИ, первые входы блока элементов ИЛИ подключены к информационным выходам блока кo yтaциoнныx элементов, -вто рые входы - к выходам дешифратора, управл ющий вход которого подключен к неинвертирующему вькоду триггера, а информационные входы - выходам второго счетчик.а и к адресньп входам второго блока пам ти, выходы блока элементов ИЛИ подключены к информационным входам коммутатора, адресные входы которого и информационные входы блока пам ти подключены к выходам счетчика, инвертирующий выход коммутатора соединен с первым входом второго элемента И, первый вход третьего элемента Иподключен к вькоду генератора тактовых импульсов , неинвертирующий выход коммутатора соединен с вторым входом третьего элемента И, третий вход которого соединен с неинвертируюпщм выходом триггера, а выход - с первым входом первого элемента ИЛИ, выход которого подключен к счетному входу второго счетчика, второй вход - к выходу второго элемента И, второй вход которого подключен к инвертирующему . выходу триггера, выход переполнени второго счетчика соединен с первым управл ющим входом триггера, второй управл ющий вход которого подключен к выходу формировател сигналов и к первому входу второго элемента ИЛИ, второй вход которого подключен к управл ющему выходу блока коммутационных элементов, а выход второго элемента ИЛИ соединен с входом установки второго счетчика. На чертеже приведена схема устройства . Устройство содержит блок 1 коммутационных элементов, коммутатор 2, первьй элемент ИЗ, генератор 4 тактовых Импульсов, первый счетчик 5, блок 6 пам ти, второй счетчик 7, дешифратор 8, триггер 9, первый элемент ИЛИ 10, второй и третий элементы И 11 , формирователь 13 сигнаов , второй элемент ИЛИ 14, блок 15 элементов ИЛИ. Устройство работает следующим образом . После подачи напр жени питани или после несанкционированного отключени питани на вькоде формировател 13 формируетс сигнал, поступающий на второй вход триггера 9 и через второй элемент ИЛИ 14 на установочный вход счетчика 7. Счетчик 7 устанавливаетс в исходное состо
ние и выдает начальньй адрес на адресные входы блока 6 пам ти и входы дешифратора 8, Сигнал с пр мого выхода триггера 9 разрешает работы дешифратора 8. На выходе дешифра1;ора 8 в соответствии с заданной программой установки блока пам ти в определен.ное состо ние по вл етс сигнал, поступающий в блок 15 зле .ментов ИЛИ на второй вход элемента ИЛИ блока 15, первый вход которого подключен к тому выходу блока 1, по которому поступает сигнал, соответсвующий необходимому дл записи знаку . С одного из выходов блока 15 элементов ИЛИ сигнал поступает на соответствующий информационный вход коммутатора 2 о Если состо ние счетчика 2, свидетельствующее об информации , поступающей на адресные входы коммутатора 2, не соответствует номеру информационного входа, на который подан сигнал, то на инверсном выходе стоит сигнал, поступающи на первый вход эле.мента И 3 и разрешающий прохождение на вход счетчика 5 импульсов с выхода генератор 4 тактовых импульсов. Импульсы на вход счетчика 5 поступают до установки на адресных шинах коммутатора 2 адреса информационной шины, на которую поступает сигнал с выхода
блока 15 элементов ИЛИ, т.е. до установлени на выходе счетчика 5, адресных входах коммутатора 2 и йнформационных входах блока 6 пам ти кода символа ivm знака, которьш записываетс по начальному адресу. На пр мом выходе коммутатора 2 устанавливаетс сигнал, разрешающий прохождение через третий элемент И 12 тактового импульса с выхода генератора 4 тактовых импульсов и далее через первьй элемент ИЛИ 10 на вход счетчика 7. Счетчик 7 измен ет свое состо ние и вьздает следующий адрес на адресные входы блока 6 пам ти и входы дешифратора 8. В зависимости от заданной программы дешифратор 8 мен ет или не мен ет состо ние своих выходов. ЕсНи состо ние выходов не мен етс , т.е. по следующему адресу должна быть записана та же информаци , что и по предьщущему, состо ние на входах и выходах коммутатора 2 и счетчика 5 не измен етс и по установленному адресу в блок 6 пам ти записываетс информаци , код которой устанавливаетс на информационных входах. Если состо ние выходов дешифратора 8 измен етс (т.е. информаци , записываема по данному адресу, отличаетс от записанной по предыдущему), то с выхода блока 15 элементов ИЛИ поступает сигнал на другой информационный вход комг-утатора 2, на и нверсном выходе которого , по вл етс сигнал, разрешающий прохождение тактовых импульсов через элемент И 3 на вход счетчика 5, и происходит поиск необходимого дл записи кода и запись его в запоминающем устройстве аналогично описанному способу.
После записи необходимой информации по всем адресам блока 6 пам ти на выходе переполнени счетчика 7 по вл етс сигнал, поступающий на первьй вход триггера 9, на пр мом выходе которого устанавливаетс сигнал , запрещающий работу дешифратора 8.
Процесс установки блока 6 пам ти в заданное состо ние завершаетс ,
В режиме обычного ввода и хранени информации устройство работает следующим образомо
С выхода установки начального адреса блока 1 через второй элемент ИЛИ 14 на вход установки счетчика 7 поступает сигнал, устанавливающий счетчик 7 в исходное состо ние. Затем с одного из информационных выходов блока 1 через соответствующий элемент блока 15 элементов ИЛИ поступает сигнал на один из информационных входов коммутатора 2. При несовпадении кода на адресных входах с номером информационного входа на инверсном выходе - коммутатора 2 устанавливаетс сигнал, разрешающий прохождение тактовых импульсов через элемент И 3 на вход счетчика 5, который переключаетс до совпадени кода на адресных входах коммутатора 2 с номером информационного входа. После совпадени на инверсном выходе коммутатора 2 устанавливаетс сигнал закрывающий элемент ИЗ,
После сн ти сигнала с выхода блока 1 на инверсном выходе коммутатора 2 устанавливаетс сигнал, который через открытый по второму входу второй элемент И и первый элемент ИЛИ поступает на первый вход счетчика 7 и устанавливает на его выходе
S
следующий адрес. Затем поступает следзпоций сигнал с одного из выходов блока 1 ti т.д.
Устройство можно выполнить на элементах серии К155, а также на. элементах других серий, аналогичных по функциональному назначению (К561, К555 и т.д.).
Блок 1 представл ет собой набор переключателей, выходы которых подключены через блок схем ИЛИ к входам коммутатора. Формирователь представл ет собой одновибр1атор, выполненный на логических .элементах. Счетчики 5 и 7 - двоич1а 1е .счетчики. Блок 6 пам ти статического типа. Ген .ератор тактовых импульсов выполнен на лoгичeckиx элементах.
Использование изобретени позвол ет повысить надежностьустройства
I66
путем исключени аварийных ситуаций, возникающих из-за установки блока пам ти в произвольное состо ние после подачи напр жени питани или
после несанкционированного отключени питани . Например, в вычислительных устройствах предварительную установку блока пам ти можно примен ть дл перевода вычислител
в режим ожидани или выполнени какой либо другой подпрограм мы .
Б калибраторах и измерительных приборах посто нного и переменного тока и напр жени применение предлагаемого устройства позволит избежать установки ЦАП и А/Щ в аварийные состо ни и обеспечит безопасность работы с ними.
Claims (1)
- УСТРОЙСТВО ДЛЯ ВВОДА ИНФОРМАЦИИ, содержащее блок коммутационных элементов, первый элемент И, генератор тактовых импульсов, первый и второй счетчики, блок памяти и коммутатор, инвертирующий выход которого подключен к первому входу элемента И, второй вход которого подключен к выходу, генератора тактовых импульсов, а выход - к счетному входу первого счетчика, выходы которого соединены с адресными входами коммутатора и информационными входами блока памяти, адресные входы' которого подключены к выходам второго счетчика, отличающееся тем, что, с целью повышения надежности устройства путем защиты от сбоев электропитания, в него введены формирователь сигналов, триггер, дешифратор, второй и третий элементы И, первый и второй элементы ИЛИ и блок элементов ИЛИ, первые входы блока элементов ИЛИ подключены к инфор мационным выходам блока коммутационных элементов, вторые входы - к выходам дешифратора, управляющий вход которого подключен к неинвёртирующему выходу триггера, а информационные входы - к выходам второго счетчика и к адресным входам второго блока памяти, выходы блока элементов ИЛИ подключены к информационным входам коммутатора, адресные входы которого и информационные входы блока памяти подключены к выходам счетчика, инвертирующий выход коммутатора соединен с первым входом второго элемента И, первый вход третьего элемента И подключен к выходу генератора тактовых импульсов, неинвер— тирующий выход котцмутатора соединен с вторым входом третьего элемента И, третий вход которого соединен с.неинвертирующим выходом триггера, а выход - с первым входом первого элемента ИЛИ, выход которого подключен к счетному входу второго счетчика,, второй вход - к выходу второго- элемента И, второй вход которого подключен к инвертирующему выходу триггера, выход переполнения второго счетчика соединен с первым управляющим входом триггера, второй управляющий вход которого подключен к выходу формирователя сигналов и к первому входу второго'элемента ИЛИ, второй вход которого подключен к управляющему выходу блока коммутационных элементов, а выход второго элемента ИЛИ соединен с входом установки второго счетчика.а» .SU. αΐ) 1 1 25616
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU833632275A SU1125616A1 (ru) | 1983-07-03 | 1983-07-03 | Устройство дл ввода информации |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU833632275A SU1125616A1 (ru) | 1983-07-03 | 1983-07-03 | Устройство дл ввода информации |
Publications (1)
Publication Number | Publication Date |
---|---|
SU1125616A1 true SU1125616A1 (ru) | 1984-11-23 |
Family
ID=21078146
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU833632275A SU1125616A1 (ru) | 1983-07-03 | 1983-07-03 | Устройство дл ввода информации |
Country Status (1)
Country | Link |
---|---|
SU (1) | SU1125616A1 (ru) |
-
1983
- 1983-07-03 SU SU833632275A patent/SU1125616A1/ru active
Non-Patent Citations (1)
Title |
---|
1. Авторское свидетельство СССР № 875625,.кл. Q 06 F 3/02, 1973.2. Технический отчет (R 0473166210. Невинномысск, 1980 (прототип). * |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
SU1125616A1 (ru) | Устройство дл ввода информации | |
SU1741135A1 (ru) | Устройство дл отладки специализированных микроЭВМ | |
SU1755284A1 (ru) | Устройство дл контрол информации | |
SU1661770A1 (ru) | Генератор тестов | |
SU997027A1 (ru) | Устройство дл определени минимального числа | |
SU1179348A1 (ru) | Устройство дл автоматического контрол блоков | |
SU1591076A2 (ru) | Устройство для контроля блоков оперативной памяти | |
SU926640A1 (ru) | Устройство дл ввода информации | |
SU1444744A1 (ru) | Программируемое устройство дл вычислени логических функций | |
SU1649547A1 (ru) | Сигнатурный анализатор | |
SU600739A1 (ru) | Счетное устройство,сохран ющее информацию при перерывах питани | |
SU1179346A1 (ru) | Устройство дл контрол логических блоков | |
SU1166093A1 (ru) | Устройство дл ввода информации | |
SU809168A1 (ru) | Устройство дл сравнени чисел | |
SU1156050A1 (ru) | Устройство дл ввода информации | |
SU450156A1 (ru) | Распределитель импульсов | |
SU1644168A1 (ru) | Самодиагностируемое парафазное асинхронное логическое устройство | |
SU650071A1 (ru) | Устройство дл группового сравнени двоичных чисел | |
SU1714604A1 (ru) | Устройство дл контрол двоичных последовательностей | |
SU1211741A1 (ru) | Устройство управлени регенерацией пам ти в двухмашинной системе | |
SU1660150A1 (ru) | Формирователь длительности импульсов | |
SU741321A1 (ru) | Посто нное запоминающее устройство | |
SU1410013A1 (ru) | Устройство дл ввода информации | |
SU1297050A1 (ru) | Устройство дл контрол срабатывани клавиш наборного пол | |
SU1151945A1 (ru) | Устройство дл ввода информации |