SU1660150A1 - Формирователь длительности импульсов - Google Patents
Формирователь длительности импульсов Download PDFInfo
- Publication number
- SU1660150A1 SU1660150A1 SU884424766A SU4424766A SU1660150A1 SU 1660150 A1 SU1660150 A1 SU 1660150A1 SU 884424766 A SU884424766 A SU 884424766A SU 4424766 A SU4424766 A SU 4424766A SU 1660150 A1 SU1660150 A1 SU 1660150A1
- Authority
- SU
- USSR - Soviet Union
- Prior art keywords
- inputs
- input
- output
- group
- pulse
- Prior art date
Links
Landscapes
- Storage Device Security (AREA)
Description
Изобретение относится к импульсной технике и может быть использовано в устройствах, входящих в состав систем автоматического управления, для получения циклов импульсов с регулируемым количеством импульсов в цикле и регулируемой
2
длительностью каждого импульса и паузы между импульсами в этом цикле. Цель изобретения - расширение функциональных возможностей за счет обеспечения двух режимов (автономного и программируемого) работы. Устройство содержит счетчики 1 и 2 импульсов, генератор 3 тактовых импульсов, элементы 4 и 5 задержки. Введение шин 9 данных шин 10 адреса, шин 11 режимов, элемента 6 задержки и блока 8 программирования, содержащего коммутатор 12, блок 13 управления и запоминающего устройства 14 позволяет обеспечить кроме режима жесткой привязки количества импульсов и обеспечение их параметров, возможность их изменения программным способом без конструктивных изменений. 1 з.п. формулы,
Изобретение относится к импульсной технике и может быть использовано в системах формирования импульсных сигналов.
Цель изобретения - расширение функциональных возможностей за счет обеспечения двух режимов (автономного и программируемого) работы.
На чертеже представлена электрическая функциональная схема формирователя.
Формирователь длительности импульсов содержит два счетчика 1 и 2 импульсов, генератор 3 тактовых импульсов, три элемента 4-6 задержки, выходную шину 7, блок 8 программирования, шины 9 данных, шины 10 адреса и шины 11 режимов, причем выход генератора 3 тактовых импульсов соединен со счетным входом счетчика 1 импульсоа, выход которого соединен с первым входом блока 8 программирования, через элемент 4 задержки - с его же входом записи и, через элемент задержки 6 - ео счетным входом счетчика 2 импульсов, выход переноса которого соединен через элемент 5 задержки с его же входом записи, информационные входы - с информационными входами счетчика 1 импульсов и выходами блока 8 программирования соответственно, выходы - с первой группой входов блока программирования, а младший разряд еще с выходной шиной 7, вторая группа входов блока 8 программирования соединена с соответствующими шинами 10 адреса, третья группа входов · с соответствующими шинами 11 режима, четвертая группа входов - с соответствующими шинами 9 данных.
Блок 8 программирования содержит коммутатор 12, блок 13 управления и запоминающее устройство 14, причем информационные входы коммутатора 12 соединены
IV 0510991
1660150
с первой группой входов блока 8 программирования, вход стробирования - с первым выходом блока 13 управления, адресные входы с второй группой входов блока 8 программирования, а выходы - с адресными входами запоминающего устройства 14, информационные входы которого соединены с четвертой группой входов блока 8 программирования, выходы - с соответствующими выходами блока 8 программирования, а входы управления записью и считыванием - с соответствующими выходами блока 13 управления, первый вход которого соединен с первым входом блока 8 программирования, а остальные'входы с третьей группой входов блока программирования соответственно.
Устройство работает следующим образом.
Работа устройства производится в два этапа. На первом этапе задают параметры формируемого цикла импульсов и второй этап - формирование параметров импульсов в заданной последовательности.
В ячейку ЗУ 14 с нулевым.адресом записывают двоичный код суммарного количества импульсов и пауз в цикле, в ячейку ЗУ 14 с адресом, равным этому коду, записывают в двоичном коде параметры длительности первого импульса в цикле, по адресу на единицу меньше - двоичный код длительности паузы, и так до ячейки с адресом 1, в которую записываются параметры длительности последней паузы цикла.
Алгоритм записи информации в ЗУ 14 следующий.
В первом условном такте внешним устройством на шинах 11 режимов устанавливается признак "Запись", во втором такте на шинах 10 адресов устанавливается двоичный код адреса ячейки ЗУ 14, в которую будет записываться информация длительности, а на шинах 9 данных устанавливается код этой длительности, в третьем такте на шинах 11 режимов выставляется признак "Готовность". По признаку "Запись" блок 13 управления устанавливает в ЗУ 14 режим записи и подает сигнал на коммутатор 12, который коммутирует сигналы на шинах 10 адреса на адресные входы ЗУ 14. По поступлению фронта признака "Готовность" блок 13 вырабатывает импульс записи ка ЗУ 14, по поступлению которого происходит запись в ячейки, адрес которых установлен ка адресных входах ЗУ 14, информации находящейся на входах данных ЗУ 14.
Запись>последующих параметров происходит в два условных такта, по первому из них убирается признак "Готовность" и устанавливается новый адрес и новая информация данных, по второму такту - выставляется признак "Готовность". Признак "Запись" сохраняется во все время записи и является признаком, что формирователь работает с внешним устройством, по окончанию работы которого признак "Запись" убирается.
Отсутствие признака "Запись” свидетельствует о том, что устройство работает в режиме формирования длительностей импульсов и пауз в цикле. При снятии признака "Запись" триггеры счетчиков 1 и 2 могут находиться в произвольном состоянии. При этом, блок 13 вырабатывает на коммутатор управляющий сигнал, по которому устанавливается на все время работы в этом режиме коммутация разрядных выходов счетчика 2 с адресными входами ЗУ 14, и ЗУ 14 переводится в режим считывания информации, в котором на выходах ЗУ 14 присутствует информация ячейки, адрес которой установлен на адресных входах ЗУ 14.
Предположим, что все разряды счетчика 2 установились в "0", при этом "0"-й адрес поступает на ЗУ 14, а на выходе заема счетчика 2 появляется сигнал, который задерживается в элементе задержки 5 на суммарное время, необходимое для распространения кода с выхода счетчика 2 через коммутатор 12 в ЗУ 14 и установки кода на его выходе, а затем и на установочных входах счетчика 2, с выхода элемента задержки 5 сигнал поступает на вход предварительной установки счетчика 2, устанавливая в нем код длительности цикла. Этот код поступает на ЗУ 14, которое по этому адресу выставляет на входы установки счетчиков 1 и 2 код длительности первого импульса.
Счетчик 1 меняет свое состояние по каждому заднему фронту импульса, поступающего на его счетный входе выхода генератора 3. и в какой-то момент времени все его разряды установятся в "0", на его выходе появится сигнал заема, который через элемент 4 задержки поступает на его вход записи и установит в счетчике 1 информацию длительности первого импульса, после окончания установки импульс заема со счетчика 1 снимается, возникает задний фронт импульса, который поступает на счетный вход счетчика 2, через элемент 6 задержки.
Элемент 4 задержки предназначен для задержки сигнала установки счетчика 1 на. время, необходимое для надежной установки начальной информации.
Задний фронт импульса на входе счетчика 2 устанавливает его младший разряд в "1", эта "1" поступает на выходную шину 7 устройства, начинается процесс форми1660150
рования длительности первого импульса в
цикле.
Уменьшенный на единицу код со счетчика 2 поступает на ЗУ 14, в результате чего на его выходе появляется код длительности паузы между импульсами, который поступает на установочные входы обоих счетчиков 1 и 2.
На счетчик 1 поступает частота следования импульсов, длительность периода которых заранее известна, по поступлению каждого из импульсов записанное содержимое счетчика 1 уменьшается на единицу и при поступлении количества импульсов, код которого был задан в счетчике, содержимое счетчика 1 станет равно "0". На его выходе заема появится импульс, который запишет в счетчик код длительность паузы, а задний фронт с выхода заема счетчика 1 уменьшит содержимое счетчика 2 на единицу и установит его младший разряд в "0”, закончен процесс формирования длительности импульса, начато формирование длительности паузы между импульсами. Полученная . длительность равна произведению двоичного кода длительности на длительность периода частоты генератора импульсов.
Аналогично получают длительность па, узы между импульсами и так до последней длительности импульса, по окончании которой устанавливают длительность последней паузы, а затем в счетчике 2 устанавливают
снова код длительности цикла.
Если после перехода на режим формирования длительности разряда счетчика 2 не в нуле, то возможен режим формирования одного несанкционированного цикла, если такой режим не допускается, то после перехода на режим формирования длительностей необходимо обнулить счетчик 2 одним из известных способов.
В предлагаемом техническом решении запоминающее устройство может быть реализовано в виде постоянного запоминающего устройства, перепрограммируемого постоянного запоминающего устройства, оперативного запоминающего устройства.
Постоянное запоминающее устройство может быть реализовано на микросхемах, например КР 556 РТ4, До использования микросхем в ЗУ предлагаемого формирователя в микросхемы записываются параметры цикла, который должен вырабатывать формирователь, конкретно для КР 556 РТ4 - методом прожигания. Для 'других параметров цикла необходимо иметь дополнительный комплект таких микросхем, а конструкция ЗУ предусматривает смену микросхем, в описываемом ЗУ, на входах выбора кристалла микросхем постоянно установлен
разрешающий потенциал. По каждому изменению кода адреса на адресных входах микросхем, который поступает непосредственно с разрядных выходов счетчика 2, на выходах микросхем устанавливается записанная по этим адресам информация, которая поступает на установочные входы счетчиков 1 и 2 и записывается в один из них. Для счетчика 2 учитывается быстродействие смены информации в ЗУ с помощью элемента 5 задержки, с выхода которого обеспечивается запись информации в счетчик 2 после окончания процесса смены информации.
Постоянное запоминающее устройство ке требует защиты информации при смене кода адреса, отпадает необходимость и в элементе 6 задержки.
Предлагаемый формирователь длительности импульсов с ЗУ постоянного типа существенно проще, обладает возможностью использовать для реализации элементную базу с высокой степенью интеграции, что упрощает конструкцию формирователя, обладает возможностью формирования циклов импульсов с существенно большим количеством импульсов в цикле.
Предлагаемый формирователь длительности импульсов с ЗУ перепрограммируемого типа обладает более широкими функциональными возможностями, заключающиеся в том. что устройство может работать как в автономном режиме, так и под воздействием внешнего устройства, например, ЭВМ, микропроцессора, кодового формирователя импульсной посылки. При этом, код количества импульсов в цикле однозначно соответствует выражению количества импульсов с двоичной системе, а задаваемая длительность аналогично также соответствует двоичному выражению длительности импульсов или кратна этому выражению, что упрощает и ускоряет подготовку информации внешним устройством, облегчает тестирование формирователя при проверке его работоспособности.
Кроме того, предполагается, что внешнее устройство может быть снабжено устройством внешнего ввода информации с клавиатуры или другим аналогичным устройством. Информация устройства внешнего ввода посредством шин внешнего устройства может быть введена в запоминающее устройство, что обеспечивает выполнение функции изменения количества импульсов в цикле, требуемых длительностей импульсов и пауз между ними с помощью оператора. После окончания изменения информации в запоминающем устройстве формирователь длительности
1660150 8
импульсов автономно вырабатывает одинаковые циклы импульсов, параметры которых записаны в запоминающем устройстве. Т.е. с помощью предлагаемого устройства может быть достигнута функция изменения параметров импульсов в цикле и цикла оператором и автономность формирования этих циклов.
. Ϊ
Claims (2)
- Формулаизобретения ! Формирователь длительности импульсов, содержащий выходную шину, генератор тактовых импульсов, выход которого соединен со счетным входом первого счетчика импульсов, выход которого через первый элемент задержки соединен с его же входом записи, второй счетчик импульсов, выход которого через второй элемент задержки соединен с его же входом записи, отличающийся тем, что, с целью расширения функциональных возможностей за счет обеспечения двух режимов (автономного и программируемого) работы, в него введены третий элемент задержки, шины адреса, шины режимов, шины данных и блок программирования, причем выход третьего элемента задержки соединен со счетным входом второго счетчика импульсов, а вход - с входом первого элемента задержки и входом блока программирования, первая группа входов которого соединена с соответствующими выходами второго счетчика импульсов, вторая группа входов - с соответствующими шинами адреса, третья группа входов - с соответствующими шинами режимов, четвертая группа входов - с соответствующими шинами данных, а выходы - с соответствующими информационными входами первого и второго счетчиков импульсов, выходная шина соединена с выходом младшего разряда второго счетчика импульсов.
- 2. Формирователь по п,! о т л и ч ающий с я тем, что блок программирования содержит запоминающее устройство, блок управления и коммутатор, информационные входы которого соединены с первой группой входов блока программирования, управляющие входы -- с второй группой входов блока программирования; вход стробирозания - с первым выходом блока управления, а выходы - с соответствующими адресными входами запоминающего устройства, выходы которого соединены 1 с соответствующими выходами блока программирования, информационные входы - с четвертой группой входов блока программирования, а входы управления записью и считыванием - с соответствующими выходами блока управления, первый вход которого соединен с входом блока программирования, а остальные входы - с третьей группой входов блока программирования.ю 11
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU884424766A SU1660150A1 (ru) | 1988-05-11 | 1988-05-11 | Формирователь длительности импульсов |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU884424766A SU1660150A1 (ru) | 1988-05-11 | 1988-05-11 | Формирователь длительности импульсов |
Publications (1)
Publication Number | Publication Date |
---|---|
SU1660150A1 true SU1660150A1 (ru) | 1991-06-30 |
Family
ID=21374724
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU884424766A SU1660150A1 (ru) | 1988-05-11 | 1988-05-11 | Формирователь длительности импульсов |
Country Status (1)
Country | Link |
---|---|
SU (1) | SU1660150A1 (ru) |
-
1988
- 1988-05-11 SU SU884424766A patent/SU1660150A1/ru active
Similar Documents
Publication | Publication Date | Title |
---|---|---|
SU1660150A1 (ru) | Формирователь длительности импульсов | |
SU1753475A1 (ru) | Устройство дл контрол цифровых устройств | |
SU1388921A1 (ru) | Устройство дл контрол числа циклов работы оборудовани | |
SU993260A1 (ru) | Устройство дл логического управлени | |
SU1536365A1 (ru) | Устройство дл ввода информации | |
SU1383299A1 (ru) | Устройство дл ввода информации в ЧПУ станка | |
SU1005285A2 (ru) | Устройство дл умножени частоты следовани периодических импульсов | |
SU1086407A1 (ru) | Устройство дл допускового контрол параметров | |
SU1451832A1 (ru) | Генератор импульсов управл емой частоты | |
SU1762298A1 (ru) | Программное временное устройство | |
SU1125616A1 (ru) | Устройство дл ввода информации | |
SU1160260A1 (ru) | "cпocoб дeфektaции пoдшипhиkob kaчehия" | |
SU1112365A1 (ru) | Устройство формировани сигнала прерывани | |
RU2047920C1 (ru) | Устройство для программирования микросхем постоянной памяти | |
RU1793442C (ru) | Устройство дл анализа частоты использовани блоков информации в вычислительных комплексах | |
SU1718252A1 (ru) | Устройство дл считывани графической информации | |
RU1798901C (ru) | Однотактный умножитель частоты | |
SU1129723A1 (ru) | Устройство дл формировани импульсных последовательностей | |
SU993234A1 (ru) | Устройство дл ввода информации | |
SU1647655A1 (ru) | Оперативное запоминающее устройство с самоконтролем | |
SU951342A1 (ru) | Устройство дл многотоновой регистрации информации | |
SU959058A1 (ru) | Устройство дл ввода информации | |
SU1140179A1 (ru) | Устройство дл контрол оперативной пам ти | |
SU732873A1 (ru) | Устройство дл формировани адресов датчиков | |
SU1160373A1 (ru) | Устройство дл контрол цифровых объектов |