SU955197A1 - Запоминающее устройство с обнаружением ошибок - Google Patents
Запоминающее устройство с обнаружением ошибок Download PDFInfo
- Publication number
- SU955197A1 SU955197A1 SU813234971A SU3234971A SU955197A1 SU 955197 A1 SU955197 A1 SU 955197A1 SU 813234971 A SU813234971 A SU 813234971A SU 3234971 A SU3234971 A SU 3234971A SU 955197 A1 SU955197 A1 SU 955197A1
- Authority
- SU
- USSR - Soviet Union
- Prior art keywords
- inputs
- elements
- register
- outputs
- group
- Prior art date
Links
Landscapes
- Error Detection And Correction (AREA)
Description
Изобретение от}юситс к запомина1ощим устройствам. ; ;
Известно- запоминающее устройство с обнаружением ошибок, содержащее накопитель, соединенный с входным, выходным и адресным регистрами, перв;ый и второй блоки сверток по модулю два, входыкоторых подключены соответственно к входам адресного и входного регистров, а выходы - к входам первого сумматора, третий и четвертый блоки свёрток по МОДУЛ1Э два, входда коиорлх соединены соответственно с входом адресного и с выходом выходного регистров, а выходы - с входами второго сукматора, причем выход каж догр .сумматора соединен с входом соотдётствуквдёго счетчика, а выходы счетчиков подключены к входам клчитател 1.
Недостатками этого устройства вл ютс невозможность контрол более чем одного массива информаш1и и большое количество оборудовани .
Из известных запоминающих уст ройств . наиболее близким техническим решением к предлагаемому вл етс запомйнак цее устройство с об наруже-, нием ошибок, содержащее накопитель, входы которого подключены к, выходам
адресного регистра и входного -информационного регистра, а выходы - к входам выходного информационного регистра , первый и второй блоки сверток по модулю два, выходы которых соединены с входами сумматора, а вход первого из них соединен с входом адресного регистра, вл ющимс одним из входов устройства, другим вхо10 дом которого вл етс вход входного информационного регистра, счетчик, вход которого подключен к выходу сумматора, а первый выход - к одному из входов вычитател. , выход которого
15 вл етс выходом устройства, элементы ИЛИ и контрольный регистр, вход которого подключен к второму выходу счетчика, а выход - к другому входу вычитател , входы элементов ИЛИ под20 ключены к выходу выходного информационного регистра и входу входного информационного регистра, а выходы к входам второго блока, свертки по модулю два 2 . .
25
Недостатками этого устройства вл ютс невозможность контрол более чем одного массива информгщии и большое количество оборудовани ,, что
30 снижает его надежность.
Цель изобретени - повышение на- дежности устройства
Поставленна цель достигаетс тем, что в запоминающее устройство с обнаружением ошибок, содержащее накопитель, регистр слова, адресный регистр, выходной регистр, первую группу элементов ИЛИ, сумматоры по модулю два и счетчик, причем входы накопител подключены соответственно к выходам регистра слова и адресного регистра, а .выходы - к входам выход ного регистре, выходы которого соединены с первыми входами элементов ИЛИ первой, группы, входы первого и второго сум - аторов по два подключены соответственно к входу адресного регистра и к выходам элементов ИЛИ первой группы, выходы первого и второ го сумматоров по модулю два соединены соответстве«но с входами третьего сумматора по модулю два, вторые входы элементов ИЛИ первой группы, входы адресного регистра и один из выходов счетчика вл ютс соответственно информационньзми и гщресными входайи и контрольным выходом устройства, введены втора группа элементов ИЛИ, группа элементов И, элемент НЕ и эле мент И, первый и второй входы которого подключены соответственно к выходу третьего сумматора по модулю два и к выходу элемента НЕ, вход которого соединен с первыми входами элементой И группы и вл етс управл ющим входом устройства, вторые входы элементов И группы подключены к выходам выходного регистра, а выходы соединены с одними из входов счетчика, другой вход которого подключен к выходу элемента И, а другие выходы соединены с первыми входами элементов ИЛИ второй группы , вторые входы которых подключены к вторым входам элементов ИЛИ первой группы, а выходы - к входам регистра слова.
На чертеже представлена функциональна схема предлагаемого устройства.
Устройство содержит накопитель 1, регистр 2 слова, выходной регистр 3, адресный регистр 4, первую 5 и вторУю б группы элементов ИЛИ, первый 7, второй 8 и третий 9 сумматоры по модулю два, элемент И 10, элемент НЕ 11, группу элементов И 12 и счетчик 13 реверсивного типа. На чертеже обозначен управл 1С14ий вход 14 устройства .
Устройство работает следующим образом ,
в исходном состо нии регистры -2-4 а также реверсивный счетчик 13 обнулены . В режиме записи код адреса и код записываемого слова подаютс соответственно на входы регистра 4 и, через группу элементов ИЛИ 6, на входы регистра 2 и производитс запись слова в соответствуквдую чейку накопител 1.Одновременно код адреса и код записываемого слова подаютс соответственно на сумматор 7 и, через элементы ИЛИ 5 на с:;/мматор 8, которые вырабатывают биты четности адреса и записываемогослова. Биты четности объедин ютс сумг)атором 9 в результирующий бит. С управл ющего входа 14 на вход элемента НЕ 11 при этом поступает нулевой сигнал. Следовательно , на выходе элемента НЕ 11 при этом будет единичный уровень. В случае единичного значени результирующего бита он через элемент И 10 поступает на вход реверсивного счетчика 13. Содержимое счетчика 13 увеличиваетс на единицу, так как при записи информации он работает как суммирующий . Таким образом, к концу записи всего массива информации в накопитель 1 счетчик 13 зафиксирует количество результирующих одиночных битов, равных 1. Зафиксированное , счетчиком 13 число (контсрольный код), передаетс через элементы ИЛИ 6 s регистр 2 и записываетс в накопитель 1 где сохран етс до тех пор, пока соответствующий массив информации находитс в накопителе 1. Аналогично производитс запись любого другого массива информации.
Перед считыванием массива информации соответствуихаий контрольный код из накопител 1 поступает на регистр 3. При подаче единичного сигнала на вход 14 через элементы И 12 группы происхйдит запись контрольного кода в счетчик 13. В режиме считывани массива информации в каждом такте обращени число, соответствующее коду адреса, извлекаетс из накО пител 1 и поступает через регистр 3 на выход устройства . Одновременно код адреса и код считанного слова подаютс соответственно на сумматор 7 и, через элементы ИЛИ 5, на сумматор 8, которые как и при записи вырабатьзвают биты четности адреса и считываемого слова, объедин емые суг иатором 9 в результирующий бит. При. этом на вход 14 подаетс нулевой сигналi Результирующий бит через элемент И 1Q поступает на вход счетчика 13, который при считывании работает как вычитающий. После считывани последнего числа массива информации в счетчике 13 будет зафиксировано количество ошибок. Если во врем записи или считывани в запоминающем устройстве возникали ошибки, искажакйдие адресную или числовую информацию; то в счетчике 13 формируетс код суммарного количества ошибок, отличный от нул . Если зафиксированное количество ошибок недопустимо велико , то считывание массива информации производитс повторно, при этом в счетчик 13 вновь предварительно
Claims (1)
- Формула изобретения ·Запоминающее устройство с обнаружением ошибок, содержащее накопитель, регистр слова, адресный регистр, выходной регистр, первую группу элементов ИЛИ, сумматоры по мо- 20 дулю два и счетчик, причем входы накопителя подключены соответственно к. выходам регистра слова и адресного регистра, а выходы - к входам выходного регистра, выходы которого соединены с первыми входами элементов ИЛИ первой группы, 'входа первого и Второго сумматоров по модулю два подключены соответственно к входу- адресного регистра и к. выходам элементов ИЛИ первой группы, выходы первого и второго сумматоров по моду г· - 5» два соединены соответственно с входами третьего сумматора по модулю’ два, вторые входы элементов ИЛИ первой группы, входы адресного счетчика и один из выколов счетчика являются соответственно информационными и адресными входами и контрольным выходом устройства, отличающееся тем, что, с целью повышения надежности устройства, оно содержит вторую группу элементов ИЛИ, группу элементов И, элемент НЕ и элемент И, первый и второй входа которого подключены соответственно к выходу третьего сумматора по модулю два и к выходу элемента НЕ, вход которого соединен с первыми входами элементов и группы и является управляющим входом устройства, вторые входы элементов И группы подключены к выходам выходного регистра, а выходы соединены с одним из входом счетчика, другой вход которого подключен к выходу элемента И, а другие выходы соединены с первыми входами элементов ИЛИ второй группы, вторые входа которых подключены к вторым входам элементов ИЛИ первой группы, а выходы - к входам регистра слова.
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU813234971A SU955197A1 (ru) | 1981-01-14 | 1981-01-14 | Запоминающее устройство с обнаружением ошибок |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU813234971A SU955197A1 (ru) | 1981-01-14 | 1981-01-14 | Запоминающее устройство с обнаружением ошибок |
Publications (1)
Publication Number | Publication Date |
---|---|
SU955197A1 true SU955197A1 (ru) | 1982-08-30 |
Family
ID=20938331
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU813234971A SU955197A1 (ru) | 1981-01-14 | 1981-01-14 | Запоминающее устройство с обнаружением ошибок |
Country Status (1)
Country | Link |
---|---|
SU (1) | SU955197A1 (ru) |
-
1981
- 1981-01-14 SU SU813234971A patent/SU955197A1/ru active
Similar Documents
Publication | Publication Date | Title |
---|---|---|
SU955197A1 (ru) | Запоминающее устройство с обнаружением ошибок | |
SU1034070A1 (ru) | Запоминающее устройство с обнаружением ошибок | |
SU1081669A1 (ru) | Запоминающее устройство с автономным контролем | |
SU1088073A2 (ru) | Запоминающее устройство с обнаружением ошибок | |
JP2818628B2 (ja) | メモリカードにおけるデータ記録方法およびメモリカードシステム | |
SU922880A1 (ru) | Запоминающее устройство с самоконтролем 1 | |
SU1164791A1 (ru) | Запоминающее устройство с обнаружением ошибок | |
SU875471A1 (ru) | Запоминающее устройство с автономным контролем | |
SU1483494A2 (ru) | Запоминающее устройство с обнаружением ошибок | |
SU881876A1 (ru) | Запоминающее устройство с обнаружением ошибок | |
SU1277215A1 (ru) | Запоминающее устройство с обнаружением ошибок | |
SU1034069A1 (ru) | Буферное запоминающее устройство | |
SU1575240A1 (ru) | Посто нное запоминающее устройство с контролем | |
JPS5963015A (ja) | 回転体磁気記憶装置 | |
SU1649614A1 (ru) | Запоминающее устройство с самоконтролем | |
SU1073798A1 (ru) | Устройство дл коррекции ошибок в блоках пам ти | |
SU329578A1 (ru) | Магнитное запоминающее устройство | |
SU1010654A1 (ru) | Запоминающее устройство | |
SU448480A1 (ru) | Запоминающее устройство | |
SU452860A1 (ru) | Запоминающее устройство с автономным контролем | |
SU1129655A1 (ru) | Запоминающее устройство с обнаружением ошибок | |
SU1297117A1 (ru) | Оперативное запоминающее устройство с обнаружением ошибок | |
JPS6226120B2 (ru) | ||
SU1130897A2 (ru) | Запоминающее устройство с обнаружением ошибок | |
SU855730A1 (ru) | Запоминающее устройство с самоконтролем |