SU892447A1 - Устройство дл диагностировани логических узлов - Google Patents

Устройство дл диагностировани логических узлов Download PDF

Info

Publication number
SU892447A1
SU892447A1 SU792830896A SU2830896A SU892447A1 SU 892447 A1 SU892447 A1 SU 892447A1 SU 792830896 A SU792830896 A SU 792830896A SU 2830896 A SU2830896 A SU 2830896A SU 892447 A1 SU892447 A1 SU 892447A1
Authority
SU
USSR - Soviet Union
Prior art keywords
input
output
register
inputs
control
Prior art date
Application number
SU792830896A
Other languages
English (en)
Inventor
Игорь Алексеевич Баранов
Александр Юрьевич Веревкин
Original Assignee
Военный Инженерный Краснознаменный Институт Им. А.Ф.Можайского
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Военный Инженерный Краснознаменный Институт Им. А.Ф.Можайского filed Critical Военный Инженерный Краснознаменный Институт Им. А.Ф.Можайского
Priority to SU792830896A priority Critical patent/SU892447A1/ru
Application granted granted Critical
Publication of SU892447A1 publication Critical patent/SU892447A1/ru

Links

Landscapes

  • Test And Diagnosis Of Digital Computers (AREA)

Description

(54) УСТРОЙСТВО ДЛЯ ДИАГНОСТИРОВАНИЯ ЛОГИЧЕСКИХ УЗЛОВ
1
Изобретение относитс  к вычислительной технике и может быть использовано в системах технического диагностировани  дискретных узлов.
Известны устройства.дл  диагностировани  логических узлов, содержащие генератор воздействий, блок сравнени , пам ти и блок индикации 13.
Однако поиск неисправностей в диокретных узлах при помощи этого ycrpoftства св зан с большими затратами и требует большого объема пам ти дл  размещени  информации диагностических словарей или диагностических программ .
Наиболее близким по технической сущности к преалагаем( «1у  вл етс  устройство дл  двагностировани  логине- ских узлов, содержащее блок пам ти, адресный вход которого подключен к выходу первого коммутатора, перы б информационный выход - к первому входу формировател  стро импульсов, второй информационны выход - к входу задатчика
времени контрол , третий информационный выход - к входу регистра последовательности контрол , четвертый информационный выход - к входу первого регистра , а синхровход - к синхровходу адресного коммутатора, к синхровходу генератора стимулов и к выходу блока синхронизации , выход регистра последовательности контрол  и первый выход задатчика времени контрол  подсоединены к соответствующим входам генератора ст мулов , выход которого подключен к первому входу второго коммутатора, второй которого соединен с первым выходом первого регистра, второй вход которого
fS подключен к первсму входу блока сравнени , выходы второго ксммутатора  вл ютс  контрольными выходами устройства, второй выход задатчика времени контрол  соединен с временным входом формироваX тел  строб-импульсов, выход которого подключен к первому входу формировател  кодов, второй вход которого соединен с выходом блока пороговых элементов, входы которого  вл ютс  контрольными входами устройства, выход фор цфовател  кодов соединен -со вторым входом блока сравнени  Г2.
Недостатком устройства  вл етс  огра- ииченное быстродействие и сложность, завис щие от необходимости обработки большого массива информации, содержащегог с  в таблице функций неисправностей (ТФН).
Цель изобретени  - потаьпиение быстродействи  устройства и его упрощение.
Указанна  цель достигаетс  тем, что устройство содержит группу блоков суммировани  логических произведений и сдвиговый регистр, информационный вход которого соединен с выходом блока сравнени , синхровход - с выходом блока си хрониэашш , а выходы - с входами группы блоков суммировани  логических произведений , выходы которых  вл ютс  входами вторсто регистра, синзфовход которого соединен с ылхоасм блока сиюсроивзадив, а выход подключен к выходу ннаикацив устройства, вход управлени  которого со единен с входс л первого коммутатора.
На фиг. 1 представлена схема устройства; на фиг. 2 .- возможное выполнение блока управлени .
В основу предложени  положен переход от кодов, заключенных в сто/йцах ТФН, к двоичным кодам, шестнадцатиричное представление которых однозначно указывает номер столбца. В этом случае дл  поиска неис фавностей отпадает необходимость в использовании габлниы функций неисправностей ().
Коды, однозначно указывающие на номер неисправности, содеркатс  в так н« Функции F, i (1)3 имеют вид:.
Pi-Ma M- ;
Fn G 3sNC5., F3-(5n65 v6aSj
зываемой таблице минимальных кодов неисправностей , перва  строка которой представл ет последовательность чередук щихс  цифр О и 1, втора  - ОО и 11, треть  - ОООО и 1111, четверта  ОООО ОООО к 1111 1111 и т.д. Первый столбец такой таблицы представл ет код нул , второй - единицы, третийчисла два и т.д. Если обозначить через m число неисправностей (число столбцов) ТФН, то число строк соответствующей таблицы минимальных кодов неисправностей равно Sotff m , увеличенному до ближайшего целого.
Дл  любой ТФН, содержащей попарно различимые .столбцы, можно найти логическиефункции F, Prj , Pn такие,
что комбинаци  их значений Р„(л))р,.
(V) ) F (V) на некотором коде
указывает в таблице минимальных кодов неисправностей номер соответствующей неисправности.
Здесь г - число строк в таблице мини- мальных кодов неисправностей;
V - код, представл ющий собой одностолбцовую матрицу, элемент которой равен нулю, если реакци  узла на элементарном тесте (стимулирующем воздействии) совпала с эталонным значением, и единице в противном случае; F:J(A)), 1(1) - значение двоичного разр да кода номера неисправности.
Простейша  ТФН представлена в таблице
Если в результате диагностироваив  получен код -j) 101001, то
F() FI(A) F ( V ) 000 О (узел не содержит неисправностей), и еспи, например, V -lOlOlO, то FjCV ) Fij( V )
F(V)-11O 6 (вузле содержитс  неисправность ).
Предлагаемое устройство содержит блок 1 пам ти, первый и второй коммутаторы 2 и 3, регистр 4 последовательности контрол , зацатчик 5 времени контрол  блок 6 синкронизации, первый и второй регистры 7 и 8, сдвиговый регистр 9, генератор 10 стимулов, блок 11 сравнени , формирователь 12 строб-импульсов , блок 13 пороговых элементов, формирователь 14 кодов, блок 15 суммировани  логических произведений, ш 1ходы 16 и 17 управлени  и индикации устройства , блок 18 управлени , генератор 19 тактовых импульсов (ГТИ), первый 2О и второй 21 счетчики, дешифратор 22.
Блок 1 служит дл  хранени  тестовой информации, включающей охгасани  стимулирующих воздействий и эталонных реакций узла .
Регистр 4, задатчик 5 и блок 6 совместно с генератором 1О предназначены дл  формировани  и посылки в диагностируемый узел через кс мутатор 3 стимулирующих воздействий, а также дл  синхронизации работы всех функциональных элементов устройства.
Регистр 7 предназначен дл  расстановки разр дов комбинаций необходимой длины и последовательности. Конструктивно он выполнен в виде регистра пам ти с управл емыми входами записи 1 и установки О.
Формирователь 12, блок 13 и формирователь 14 предназначены дл  приема и контрол  выходных сигналов логического узла и формировани  из них кода реакции.
Блок 11 предназначен дл  поразр дного сравнени  кода реакции с эталонным кодом. Он представл ет собой схему, выполн ющую операцию отрицани  равнозначности и формирующего признак результата . Последний равен едкиице, если коды le совпадают, и нулю в противиом случае.
Сдвиговый регистр 9 предназначен . дл  формировани  кода V На один вход регистра 9 подаетс  признак результата, вырабатываемый в блоке 11, а иа Другой - сигнал сдвига из блока 6.
Блоки 15 по коду) фс Е мируют нкют , представл ющие сумму логических произведений.
Регистр 8 предназначен дл  ивдшсашш номера обнаруженной неисправности.
Установка регистра 8 в ноль и управление записью в него кода осуществл етс  блоком 6. Воетложный вариант реализации блока 18 представлен на фиг. 2, где генератор 19, счетчик 20, дешифратор 22 образуют блок б, счетчик 21с предварительной установкой начального
значени  из блока 1 пам ти совместно с ГТЙ 19 образует задатчик 5, регистр 4 представл ет собой регистр с в одной логикой .
Устройство работает следующим образом .
Генератор 10 по команде из блока 1 вырабатывает последовательность сигналов , которые через коммутатор 3 подаютс  на входы объектов диагностировани .
Начальный адрес команды блока 1 устанавливаетс  с панели управлени  через ксммутатор 2. Формирователь 12, блок 13 и формирователь 14 формируют реакцию объекта в виде многоразр дного кода , который посылаетс  в блок 11. Пооледний сравнивает этот код с кодом эталонной реакции и формирует признак результата , записываемый в младший разр д сдвигового регистра 9.
После посылки в диагностируемый объект всей последовательности стимулирующих воздействий и записи со сдвигом на один разр д .в регистр 9 признаков результатов, вырабатываемых блоком 11,
в сдвиговом регистре 9 образуетс  код/.
На выходах блоков 16 формируютс  логические значени  сигналов, которые по сигналу блока 18 занос тс  в регистр 8. Код, полученный в регистре 8, однозначно определ ет номер содержащейс  в объекте неисправности либо, подмножест ва подозрюваемых неисправностей, св занных отношением эквивалентности.
Таким образом, устройство позвол ет
находить неисправности за врем , равное времени контрол  логического узла, что сокращает врем  локализации неисправностей в 3-5 раз а исключение обращени  к ТФН - уменьшить в 4-6 раз объем пам ти, занимаемой диагностической инфо1 1а1щей. Так, дл  диагностировани  узла, имеющего 30 входов и 30 шлходов и 1ООО потенциально возможных неис1 равностей , как правило, требует около 50 проверок с объемом пам ти, занимаемым диагностическими таблицами около 8 Кбайт. Предложенному устройству потребл етс  пам ть объемом 1,5 кбайта .
55

Claims (2)

  1. Формула изобретений
    Устройство дл  диагностировани  ло гических узлов, содержащее блок пам ти. адресный вход которого подключен к выходу первого коммутатора, первый информационный выход - к входу формировател  сгроб-импульсов, второй информаш1О1 ный выход - к входу зааатчика времени контрол , третий информационный выхо/ь к входу регистра последовательности контрол , четвертый информационный вы ход - к вхоцу пе( регистре, а синхровход - к синхровходу адресного ком- мутатчзра, к синхровходу генератора стимулов и к выходу блока синхронизации, выходы регистра последовательности конт рол  и перы}1й выход задатчнка времени контрол  подсоединены t соответствующим входам генератора стимупоъ, выходкоторого подключен к первому входу второго коммутатора, второй вход которого соединен с первым выходе первого регистра , второй вход которого подключен к первсчлу входу блока сравнени , выходы второго коммутатора  вл ютс  конт рольными выходеми устройства, второй выход за датчика времени контрол  соеш нен с временным входом формировател  cTpofr-импульсов, выход которого подклк чен к первому входу фо|э«{ировател  кодов , второй вход которого соединен с вы ходом блока пороговых элементов, входы которого  вл ютс  контрольными входами устройства, выход формировател  кодов соединен со вторым входом блока сра&нени , отличающеес  т&л, что, с целью повышени  быстродействи  устройства и его упрощени , оно содерэв т группу блоков суммировани  логических произведений и сдвиговый регистр, информационный вход которого соединен с выходом блока сравнени , синхровход - с выходом блока синхронизации, а выходыс входами блоков суммировани  логичеоких произведений группы, выходы которых соединены со входами второго регистра, синхровход которого соединен с выходом блока синхронизации, а выход подключен к выходу индикации устройства, вход yitравлени  которого соединен с входом первого коммутатора Источники информации, прин тые во внимание при экспертизе 1.Авторское свидетельство N 469971, кл. q 06 F 11/00, 1977.
  2. 2.Авторское свидетельство СССР Ne 613324, кл. Q 06 F 11/О4, 1978 (прототип).
    .
    Q f-H I
    Ю Ж
    2f
SU792830896A 1979-10-23 1979-10-23 Устройство дл диагностировани логических узлов SU892447A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU792830896A SU892447A1 (ru) 1979-10-23 1979-10-23 Устройство дл диагностировани логических узлов

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU792830896A SU892447A1 (ru) 1979-10-23 1979-10-23 Устройство дл диагностировани логических узлов

Publications (1)

Publication Number Publication Date
SU892447A1 true SU892447A1 (ru) 1981-12-23

Family

ID=20855448

Family Applications (1)

Application Number Title Priority Date Filing Date
SU792830896A SU892447A1 (ru) 1979-10-23 1979-10-23 Устройство дл диагностировани логических узлов

Country Status (1)

Country Link
SU (1) SU892447A1 (ru)

Similar Documents

Publication Publication Date Title
SU892447A1 (ru) Устройство дл диагностировани логических узлов
US4295220A (en) Clock check circuits using delayed signals
SU1149265A1 (ru) Устройство дл формировани тестов диагностики дискретных блоков
SU744582A2 (ru) Устройство дл диагностики неисправностей в логических схемах
SU406197A1 (ru) УСТРОЙСТВО дл ДИАГНОСТИКИ НЕИСПРАВНОСТЕЙ В ЛОГИЧЕСКИХ СХЕМАХ
SU388288A1 (ru) Всесоюзная
SU762014A1 (ru) Устройство для диагностики неисправностей цифровых узлов 1
SU1270761A1 (ru) Устройство дл обработки диагностических сигналов
SU1175022A1 (ru) Устройство дл контрол серий импульсов
SU1166120A1 (ru) Устройство дл контрол цифровых узлов
SU840817A1 (ru) Устройство дл диагностики системАВТОМАТичЕСКОгО упРАВлЕНи
SU548862A1 (ru) Устройство дл диагностики неисправностей в логических схемах
RU1824638C (ru) Устройство дл контрол логических блоков
SU809211A1 (ru) Устройство дл диагностикииНжЕНЕРНОгО ОбОРудОВАНи
SU637819A1 (ru) Устройство дл диагностировани аппаратуры передачи данных
SU1725221A1 (ru) Устройство дл обработки реакции логических блоков
SU841061A1 (ru) Устройство дл контрол блоковпАМ Ти
SU1370754A1 (ru) Устройство дл контрол импульсов
RU8136U1 (ru) Имитатор ир-60-500 для отладки корабельных цифровых управляющих систем
SU496561A1 (ru) Устройство дл диагностики неисправностей
SU858117A1 (ru) Устройство дл контрол регистра сдвига
SU813431A2 (ru) Устройство дл контрол логическихузлОВ
SU370629A1 (ru) УСТРОЙСТВО дл АВТОМАТИЧЕСКОЙ ПРОВЕРКИ ПРЕОБРАЗОВАТЕЛЕЙ «УГОЛ — КОД»
SU728134A1 (ru) Устройство дл контрол логических схем
SU824178A1 (ru) Генератор потоков случайных событий