SU744582A2 - Устройство дл диагностики неисправностей в логических схемах - Google Patents

Устройство дл диагностики неисправностей в логических схемах Download PDF

Info

Publication number
SU744582A2
SU744582A2 SU782599008A SU2599008A SU744582A2 SU 744582 A2 SU744582 A2 SU 744582A2 SU 782599008 A SU782599008 A SU 782599008A SU 2599008 A SU2599008 A SU 2599008A SU 744582 A2 SU744582 A2 SU 744582A2
Authority
SU
USSR - Soviet Union
Prior art keywords
faults
circuit
diagnosed
block
output
Prior art date
Application number
SU782599008A
Other languages
English (en)
Inventor
Александр Павлович Белов
Анатолий Анатольевич Бычковский
Николай Андреевич Дробязко
Николай Тимофеевич Калашник
Вячеслав Васильевич Портнов
Original Assignee
Харьковское Высшее Военное Командное Училище Им.Маршала Советского Союза Крылова Н.И.
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Харьковское Высшее Военное Командное Училище Им.Маршала Советского Союза Крылова Н.И. filed Critical Харьковское Высшее Военное Командное Училище Им.Маршала Советского Союза Крылова Н.И.
Priority to SU782599008A priority Critical patent/SU744582A2/ru
Application granted granted Critical
Publication of SU744582A2 publication Critical patent/SU744582A2/ru

Links

Landscapes

  • Tests Of Electronic Circuits (AREA)

Description

(54) УСТРОЙСТВО ДЛЯ ДИАГНОСТИКИ НЕИСПРАВНОСТЕЙ В ЛОГИЧЕСКИХ СХЕМАХ
1 ,
Изобретение относитс  к автоматике и вычислительной технике.
Известно устройство дл  диагностики неисправностей в логических схемах, содержащее тактовый генератор , выход которого подключен ко входу счетчика импульсов , св занного выходами со входами эталонной и диагностируемой логических схем, выходы которых подключены через блок вычислени  синдрома к дешифратору, соединенному выходами через логические схемы ИЛИ со счетчиками по числу возможных неисправностей в схеме, блок идентификации неисправностей , соединенный входами со счетчиками , а выходами - с тактовым.генератором 1.
Недостатком данного устройства  вл етс  его низка  диагностическа  способность, об Тсловленна  тем, что все множество возможных одиночных неисправностей в диагностируемой схеме разбиваетс  данным устройством на подмножества неразличимых неисправностей только по выходным значени м эталонной и диагностируемой схем.
, Предлагаемое устройство отлича- . етс  тем, что в него введен элемент
И, соединенный с тактовым генерато- .
ром и блоком идентификации неисправностей , а входами - с выходами счетчика импульсов, который дополнительно соединен выходами с блоком вычислени  синдрома.
Введение элемента И позвол ет повысить различимость неисправностей в диагностируемой логической схеме.
10 Анализ блоком вычислени  синдрома кроме выходных реакций диагностируёмой и эталонной логических схем входных тестовых наборов позвол ет повысить точность определени  места
15 неисправности в диагностируемой схеме.
Схема устройства представлена на чертеже.. -
Устройство содержит тактовый генератор 1, счетчик 2 импульсов, эталонную схему 3, диагностируемую схему 4, блок 5 вычислени  синдрома, дешифратор 6, схемы ИЛИ 7, счетчики 8, блок 9 идентификации неисправностей, эле.мент И 10.
Тактовый генератор 1 и счетчик 2 импульсов зсщают последовательности двоичных комбинаций, которые  вл ютс  входными воздействи ми как дл 
30 эталонной 3, так и дл  диагностируемой 4 схем, В казвдый момент времени выходные воздействи  эталонной и диагностируемой схем образуют двоичную комбинацию у; , УЗ , .. ., , Х, , У, .. ., УО , поступающую в блок 5. Принимаем, что в процессе диагностики выходные комбинации У ° , ..., У схемы 3 имеют правильные значени  и  вл ютс  функци ми входных воздействий У , Х , . .., Х, . Выходные комбинации схемы 4у , V г ..., УП также  вл ютс  функци ми входных воздействий /-д , X , ..., У., но могут иметь любые возможные значени , определ емые характером одиночных неисправностей в диагностйруёМой схеме .
Блок 5 вычислени  синдрома предназначен дл  обнаружени  и последующей классификации возможных одиночных неисправностей в диагностируемой схеме по выходным реакци м v, 1 ..., УП эталонной 3 и диагностируемой 4 схем и входным тестовым наборам х, Xjf г Выходные последовательности У , , .. . / Urn ч I блока 5  вл ютс  функци ми выходных последовательностей , , .. . /
У° У-., У , . ..f Уг, Yi эталонной и диагностируемой схем, исход  из того, что различным неисправноет м в диагностируемой схеме должны соответствовать различные выходны последовательности у , Ui - V т блока 5. В. остальном выбор Од , Ji. , ,..,Jrn дл  каждого вида неисправности произволен.
На этапе построени  блока 5 долже быть выбран вид соответстви  между номером (или несколькими номерами) первичной неисправности диагнойтируемой схемы и выходной последовательностью (синдромом) блока вычислени  синдрома. Значение синдрома в кажды§ момент времени соответствует нулевым последовательност м R; . / Ua f Vim 00.. .0 при отсутствии неисправности в диагностируемой схеме или последовательност м и/1 Ua / . / Um отличным от нулевых при наличии неисправности в диагностируемой схеме.
Количество разр дов синдрома, необходимых дл  диагностики заданного множества неисправностей, определ етс  неравенством
,N,
где К - количество разр дов, необходимых дл  диагностики неисправностей;
Н - количество различных одиночных неисправностей и сочетаний одиночных неисправностей которые привод т к одинаковым реакци м У {у л/У14/ У|т . Дешиф)Ьатор б, в зависимости от выходных значений R. {U;t Ua,-yUK} блока 5, обеспе хивает формирование выходных сигналов, каждому из которых соответствует одна или несколько неразличимых неисправностей диагностируемой схемы 4.
Схемы ИЛИ 7 производ т коммутацию сигналов дешифратора б по счетчикам 8, причем каждому из счетчиков 8 соответствует одна из неисправностей провер емой схемы.
Блок 9 идентификации неисправностей осуществл ет сравнение значений счетчиков 8 до того момента аремени , пока содержимое одного из них не превысит содержимого остальных, при этом выдаетс  сигнал на индикацию номера счетчика 8 с максимальным заполнением. Зафиксированный номер счетчика 8 соответствует номеру неисправности диагностируемой логической схемы 4. В блоке 9 вьфабатываетс  сигнал Останов 1
дл  прекрашени  подачи тактовых импульсов.
Элемент И Ю предназначен дл  формировани  сигнала Останов 2 по максимальному заполнению счетчика 2.- При этом данный сигнал запрещает работу генератора 1 и разрешает в блоке 9 выдачу на индикацию номеров счетчик ов 8 с максимальными и равными заполнени ми.
Зафиксированные номера счётчиков 8 соответствуют группе неразличимых неисправностей схемы 4. Работа устройства происходит следующим образом.
Генератор 1 и счетчики 2 задают последовательность двоичных комбинаций , которые  вл ютс  входными воздействи ми Х { / а эталонной 3 и диагностируемой 4 схем блока 5 и элемента И 10. . ,
В каждый момент времени, соответствующий изменению значени  счетчика 2, эталонна  3 и диагностируема  4 схемы образуют выходные реакции
vM,Vv...,. как функцию от воздействи  ,...,х..,, поступающие в блок 5. Причем у имеют правильные значени , а у, могут иметь любые возможныезначени , определ емые характером одиночных неисправностей в схеме 4.
Анализиру  поступающие входные воздействи  у.° и у-, блок 5 формирует выходные значени  Р , как функцию у- , У; и с . Причем значение синдрома R дл  всех входных тестовых наборов Х; соответствует нулевым последовательност м
Я } ,Ua { О О О/ при отсутствии неисправности в схеме
4 или последовательност м (U2, отличным от нулевых на некоторых тестовых наборах Х-, , при наличии, неисправности в той же схеме 4.
Из блока 5 синдромы.R,, как результат воздействи  одного из тестовых наборов X, , обнаруживающих неисправность, поступает на дешифратор 6,
выходной сигнал которого соответствует одной или группе неразличимых между собой одиночных неисправностей схемы 4. -С помощью, схем ИЛИ 7 сигнал дешифратора б, если он соответствует одной различимой одиночной неисправности , поступает на закрепленные за ней счетчик 8, а дл  группы неразличимых неисправностей - на несколько счетчиков 8 одновременно. Причем каждый из счетчиков 8 закреплен за одной из возможных неисправностей схемы 4,
Содержимое счетчиков 8 поступает в блок 9, где эти данные сравниваютс  друг с другом до того момента времеци, когда содержимое одного из них не превысит содержимого остальных . В этот момент времени в блоке 9 вырабатываетс  сигнал Останов 1 запрещающий подачу импульсов из тактового генератора 1 на счетчик 2. Этим же сигналом из блока 9 выдаетс  на индикацию номер счетчика 8 с максимальным заполнением, по которому определ етс  неисправность схемы 4. Если в схеме существует неисправность , относ ща с  к группе неразличимых неисправностей диагностируемой схемы 4, то дл  каждого из входных тестовых наборов, обнаруживающих данную неисправность, сигнал с деимфратора 6 будет поступать на несколько одних и тех же счетчиков 8 одновременно.
А это значит, что сигнал Останов 1 выработан не будет. Тогда окончание проверки будет осуществ.лено по сигналу Останов 2, который вырабатываетс  элементом И 10 по максимальному заполнению счетчика 2, т.е. завершению генерации всех входных тестовых наборов.
Кроме того, этим сигналом в блоке 9 идентификации неисправностей выдаютс  на индикацию номера счетчиков 8 с одинаковым и максимальным их содержимым , что соответствует полмиожеству нгразличимых неисправностей диагностируемой логической схемы.
На этом диагностика схемы заканчиваетс .
Таким образом, введение элемента И позвол ет повысить различимость
5 одиноко про вленных неисправностей в диагностируемой логической схеме.

Claims (1)

1. Авторское свидетельство СССР № 406197, кл. G 06 F 11/00, 1972 (прототип) .
SU782599008A 1978-04-03 1978-04-03 Устройство дл диагностики неисправностей в логических схемах SU744582A2 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU782599008A SU744582A2 (ru) 1978-04-03 1978-04-03 Устройство дл диагностики неисправностей в логических схемах

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU782599008A SU744582A2 (ru) 1978-04-03 1978-04-03 Устройство дл диагностики неисправностей в логических схемах

Related Parent Applications (1)

Application Number Title Priority Date Filing Date
SU406197 Addition

Publications (1)

Publication Number Publication Date
SU744582A2 true SU744582A2 (ru) 1980-06-30

Family

ID=20757224

Family Applications (1)

Application Number Title Priority Date Filing Date
SU782599008A SU744582A2 (ru) 1978-04-03 1978-04-03 Устройство дл диагностики неисправностей в логических схемах

Country Status (1)

Country Link
SU (1) SU744582A2 (ru)

Similar Documents

Publication Publication Date Title
RU2618495C1 (ru) Цифровое реле частоты вращения с функцией реконструктивной диагностики
SU744582A2 (ru) Устройство дл диагностики неисправностей в логических схемах
RU2707420C1 (ru) Четырехканальное цифровое реле с функцией реконструктивной диагностики
SU1149265A1 (ru) Устройство дл формировани тестов диагностики дискретных блоков
SU406197A1 (ru) УСТРОЙСТВО дл ДИАГНОСТИКИ НЕИСПРАВНОСТЕЙ В ЛОГИЧЕСКИХ СХЕМАХ
SU762014A1 (ru) Устройство для диагностики неисправностей цифровых узлов 1
SU892447A1 (ru) Устройство дл диагностировани логических узлов
RU2137148C1 (ru) Устройство для проверки электронных схем
SU1088111A1 (ru) Информационно-измерительное устройство
SU911531A1 (ru) Система дл контрол и диагностики цифровых узлов
SU388288A1 (ru) Всесоюзная
SU809211A1 (ru) Устройство дл диагностикииНжЕНЕРНОгО ОбОРудОВАНи
SU579658A1 (ru) Устройство дл контрол блоков пам ти
SU1071979A1 (ru) Устройство дл диагностики цифровых узлов
SU1589278A1 (ru) Сигнатурный анализатор
SU1725221A1 (ru) Устройство дл обработки реакции логических блоков
SU1644168A1 (ru) Самодиагностируемое парафазное асинхронное логическое устройство
SU841125A1 (ru) Счетчик импульсов с контролем ошибок
SU1667242A2 (ru) Устройство контрол исправности счетчика
SU896628A1 (ru) Устройство дл группового поиска кратных дефектов в комбинационных логических блоках
SU746629A1 (ru) Устройство дл отображени информации
SU902263A1 (ru) Устройство дл проверки триггеров
SU1481773A1 (ru) Устройство дл диагностики неисправностей цифровых узлов
SU362333A1 (ru) УСТРОЙСТВО дл АВТОМАТИЧЕСКОЙ ПРОВЕРКИ
SU1251189A2 (ru) Устройство дл контрол полупроводниковой пам ти