RU1824638C - Устройство дл контрол логических блоков - Google Patents
Устройство дл контрол логических блоковInfo
- Publication number
- RU1824638C RU1824638C SU914901940A SU4901940A RU1824638C RU 1824638 C RU1824638 C RU 1824638C SU 914901940 A SU914901940 A SU 914901940A SU 4901940 A SU4901940 A SU 4901940A RU 1824638 C RU1824638 C RU 1824638C
- Authority
- RU
- Russia
- Prior art keywords
- input
- output
- block
- inputs
- outputs
- Prior art date
Links
Landscapes
- Tests Of Electronic Circuits (AREA)
Abstract
Изобретение относитс к вычислительной технике и может быть использовано дл диагностировани логических блоков. Цель изобретени - повышение быстродействи . Поставленна цель достигаетс за счет одновременного контрол информации на всех входах и выходах провер емого логического блока. 2 ил.
Description
Изобретение относитс к вычислительной технике и может быть использовано дл диагностировани логических блоков.
Цель изобретени - повышение быстродействи устройства.
Функциональна схема устройстве представлена на фиг.1; на фиг.2 - временна ди фамма по сн юща его работу.
Устройство дл контрол логических блоков содержит генератор тактовых импульсов 1, генератор тестов 2, счетчики 3, 4, блок 5 задани входов и выходов, мультивибратор 6, формирователь импульсов 7. мультиплексоры 8,9, элемент ИЛИ 10, мультивибратор 11, мультиплексоры 12, 13, блок анализа 14 тестовых воздействий, блок анализа реакций 15, группу 16 входов/выходов, элементы НЕ 17,18, элемент И 19, формирователь импульсов 20, элементы ИЛИ 21-23, счетчики 24, 25, блок 26 посто нной пам ти, триггер 27. индикатор 28, элемент задержки 29, элемент запрета 30 и вход пуска 31, На фиг.1 показан также контролируемый логический блок 32.
Устройство работает следующим обра-
зом.
Перед началом работы на блоке 5 включением тумблеров устанавливаютс призна- ки входов и выходов провер емого логического блока 32. Признаком входа блока вл етс низкий уровень сигнала на соответствующих входах блоков 0 и 12, а признаком выхода блока 28 - высокий уро- вень. Установленный на группе выходов генератора 2 код вл етс адресом информации о количестве входов и выходов контролируемого блока, хран щейс в блоке 26.
По приходе сигнала Пуск (фиг.2,а) генератор 2, блоки 14, 15 и счетчики 24, 25 обнул ютс . При этом на выходах заема счетчиков 24,25 по вл ютс единичные сигналы (фиг.2, б), которые перевод т в состо ние хранени блоки 14, 15, осуществл ют блокировку ждущих мультивибраторов 6, 11, останов генератора 1, а также установку первого теста в блоке 2. По фронту единичного сигнала с выхода элемента И 19 (фиг.2,б) импульс, сформированный форми (Л
С
со ND
Јь 0 OJ 00
рователем 20 и задержанный на первом выходе блока на воем , достаточное дл срабатывани блоков 2, 24, 25, 19, 14, 15, обнул ет счетчики 3, 4 и осуществл ет запись информации из блока 26 в счетчики 24, 25 (фиг.2,а и б); в счетчик 24 записываетс число выходов, а в счетчик 25 - число входов блока 32, тем самым разреша прием информации в блоки 14, 15, На этом подготовка устройства к работе заканчиваетс .
Работу устройства рассмотрим на следующем примере.
Пусть провер емый блок 32 содержит шесть контактов, из которых первый, второй и п тый контакты - входы, а 3-й, 4-й и 6-й - выходы блока 32 Тогда в соответствии с признаками входов и выходов, установленными в блоке 5, на выходах мультиплексоров 8 и 12 будет присутствовать сигнал низкого уровн (подключен 1-й контакт бло- ка 32) и с инверсного выхода триггера 27 поступит разрешающий сигнал на мультиплексор 13 (фиг.2.3). Таким образом, первый вход блока 32 будет подключен к блоку анализа тестов 14 Информаци с этого входа будет зарегистрирована в блоке 14 с приходом синхроимпульса (фиг.2,а,в). Нулевой уровень г выхода блока 8 запрещает прохождение сигнала через мультиплексор 9 и поступает на вход мультивибратора 6, осу- ществл ющего генерацию импульсов с периодом t. задержанных на врем г(на выходе мультивибратора устанавливаетс лини задержки на врем т), где г- опреде
л етс временем сраоатывани счетчика
3, мультиплексора 8 и элемента запрета
30 (Т t3 +18 +130 ИЛИ Г 14 + t12 + 12)(ФИГ.2,Г).
Мультивибратор формирует последовательность импульсов при наличии низкого уровн на входе А (фиг.1) и изменении сигнала на входе В с 0 на 1 (фиг.2, г), а также при наличии высокого уровн на входе В и изменении сигнала на входе А с 1 в 0. Таким образом, на выходе мультивибратора П. через врем г возникает импульс, по фронту которого счетчик 3 помен ет свое состо ние , тем самым подключив следующий вход мультиплексора 8 (фиг.2.4). Если на выходе мультиплексора 8 нулевой уровень не изменитс , то мультивибратором 6 генерируетс следующий импульс, выбирающий очередной контакт блока 32. Так как третий контакт вл етс выходом блока 32, то на выходе мультиплексора 8 возникнет высокий уровень сигнала, запрещающий прохождение импульсов через элемент запрета 30 (фиг.2,г), останавливающий генерацию импульсов мультивибратором 6 и обеспечивающий прохождение сигнала через
5 0 5 0
5
® 5 0 5
мультиплексор 9 (фиг.2,г). С приходом синхроимпульса реакци с третьего контакта блока 32 будет зафиксирована блоком 15.
Пуск генератора 1 осуществл етс со второго выхода формировател 20 (фиг.2,а и б) импульсом, задержанным на врем прохождени теста в блоке. Формирователь 20 представл ет собой одновибратор, формирующий по фронту входного сигнала импульс , который задерживаетс на первом выходе на врем срабатывани блоков 2, 14, 15, 19, 24, 25, а на втором выходе - на врем прохождени теста.
По фронту первого синхроимпульса в блоках 14, 15 будут зарегистрированы соответственно тест на первом контакте и реакци на тест на третьем контакте блока 32 (фиг.2,в и г). Содержание счетчиков 24, 25 уменьшитс на единицу, а на счетчиках 3 и 4 соответственно будут установлены номера контактов 4 и 2. Таким образом, на выходах мультиплексоров 13 и 9 будут присутствовать тест на 4-м контакте и реакци на тест на 2-м контакте. Информаци с выходов мультиплексоров 13 и 9 регистрируетс с приходом следующего синхроимпульса . При этом в счетчиках 3 и 4 будут хранитьс числа 5 и 3 соответственно. П тый контакт вл етс пходом блока 32, поэтому дл определени следующего выхода мультивибратор 6 будет формировать импульсы до тех пор, пока на выходе мультиплексора 8 по витс единичный сигнал, запрещающий прохождение импульсов через элемент запрета 30. Третий контакт, адрес которого установлен на адресных входах мультиплексоров 12 и 13, вл етс выходом блока 32, поэтому на выходе мультиплексора 12 присутствует единичный сигнал , фиксируемый триггером 27 по фронту синхроимпульса с задержкой т через элемент задержки 29 (фиг.2.3). При наличии сигнала высокого уровн на входе В и изменении сигнала на входе 1 в 0 мультивибратор 11 формирует последовательность импульсов (фиг.2.3) до тех пор, пока низкий уровень на выходе мультиплексора 12 установит в нулевое состо ние триггер 27, который вырабатывает сигнал Стоп высокого уровн на инверсном выходе на вход А блока 11. Низкий уровень на выходе мультиплексора 12 свидетельствует о подключении п того контакта провер емого блока 32
Триггер 27 используетс дл устра -е ни дребезга контактов при переключении мультиплексора 12. Формирователь 7 при мен етс дл формировани импульса п фронту сигнала с выхода элемента НЕ 17 (при записи информации в счетчик 251 и записи в триггер 27 признака вы/ода (логичеека 1), если выходом окажемс 1-й ОНТРК- блока 32.
Таким образом, за грм такта будрг г г бранэ информаци с тпех выхоаов и тре
Чхоцов ЛПкд 3 По фрСН V вГ 1 /,i.,
роимпульса 9/i - ortHvw Tr-) t единичный fiiftir ji ЧЛЧМР ; И 9 гфиг. 2) ооуше тчит генррчиию НОР гг те1 т-т грмер гопор 2 ириггтзнавлипа rj. м« прп-ождениг ста генератор. 1 Чикп Гфг,г; nuJnpMSMi in поптор е(ст до . п.ID noiri будут исчерпаны се TPCIM При
ЭГОМ РЛИНИЧ11 |Л гм Р 1/1 г Г,Ы ОДЭ ГРПРЧЭТО
ра 7 г ipLT ii -ерзц чо импульсов гене- рато ом 1, атдкжг поступит на индикатор 73 дл гпобщр., оператору о (5 окончании проперг.
Ф i р н л а изобретени Устройство дл контрол логических Олоков содрр кащсе генератор гзктовм имг ульгоп, первый счетчик, два мульти плс -сора, блок анализа тестовых во дсйст пии блок анализа реакций, блок задани признаков входов и выходов, элемент И, перги й элемент НЕ и генератор тестоп пор rnq гоуппа выходов которые соединена с гр/ппий имфорг1 Циочных пдодон Ьлока за д.иш призмаког i и , перва гр/пгл выходов oTOpi io г, с группой информационных входов первого мультиплексора , втора группа выходов блока коммутации соединена с группой иьформа- ин жн лх входов второго мультиплексора и образует группу входов-выходов устройст- иа дл подключени к входам-выходам кон- ;уолир/емсго блока, группа разр дных ОЧУОДЭО с - стч1 ча СОРДИНРН с i р/ пагли ад ресных первого и оторс.го мульш плс1 соров, вь.ход второго ч/льтиплаксора со дичон с информационным входом блока анализа ие.зкций, отличающеес IGM, что, с целью повышени быстродействи R него Boe ei bi три счетчика, два мультиплексора , два мулынпибратора. Два формировател импульсов, блок посто нной пам ти, индикатор, тритер. элемент aanpeia, второй элемент НЕ четыре элемента ИЛИ и элемент задержки, причем вход начальной установки генератора тестов и входы сброса второю и третьего счетчиков, блока анализа тестовых воздействий и блока анализа реакций образуют вход пуска устройства, выход конца работы генератора тестов соединен с входом индикатора и с первым вхо- доч первою элемента ИЛИ, выход которого соединен с входом останова гчнерагора тактовых импульсов выход которого соединен с первыми входами второго и -фетьего элемемтор ИЛИ. г Чогчига-ощчми входами
тrI) и гротьР п °иi i / uviri
ВХОЛЗМИ pMOvq анЯЛШП ТП О fi- ,n,- I
нин и анллшт реакций г г т одом четперго о элемента ИЛИ пи од ко r) fHiinro соединен члгг.тт п гржки (. ,ё ючым входом трчкера, nt-i о; которого соединен с и ходом рт WUJP ) и третьего мультиплексора и с в одамь сброса и разрешени первого мультивибра
0 тор , р.ыход которого соединем с вторым ободом четвертого ЭЛРМРНГЯ И/1И .i с вю- рым в/одом фртьею элемента ИЛИ, выход которого соединен с тактоиим входом чет пертого счетчика, группа выходов которого
5 соединена с группой адресных входов третьрю и четвертого мулыиплексопоп. выход последнего из которых соединен с ин версным входом сброса и с. информационным входом триггера перва
0 группа выходов блока задани признаков входов и выходов соединена с группой ин формационных входов четвертого мульти- пленсора и с группой адресных входов блока посто нной пам ти, перва группа
5 выходов которого соединена с группой ин формационных входов второго счетчи ка, нпход ззема которого соединен с пер .ым входом элемента И, с инверсным в/идом разрешени первого счетчика и
0 через первый элемент НЕ - с входом разрешени блока анализа реакции и с входом блокировки второго мультивибратора, выход которого соединен с пр мым входом элемента запрета, выход которого соединен
5 с вторым входом второго элемента ИЛИ, выход которого соединен с тактовым входом перЕЮго счетчика, втора группа выходов блока посто нной пам ти соединена с группой информационных входов третьего
0 счетчика, выход которого соединен с вторым входом элемента И, с, инверсным входом разрешени четвертого счетчика и через второй элемент НЕ - с входом первого формировател импульса, с входом блоки5 ровки первого мультивибратора и с входом разрешени блока анализа тестовых воздействий , информационный вход которого подключен к выходу третьего мультиплексора , группа информационных входов которо0 го подключена к второй группе выходов блока задани признаков входов и выходов, выход элемента И соединен с тактовым входом генератора тестов, с вторым входом первого элемента ИЛИ и с входом второго
5 Формировател импульсов, первый выход которого соединен с входом пуска генератора тактовых импульсов, второй выход второго формировател импульсов соединен с. входами сброса neosoto и четвертого счетчиков и с тактовыми входами второго и
сметчиков, выход первого мультиплексора соединен с входами сброса и разрешени второго мультивибратора, с инверсным входом элемента запрета и с
входом разрешени второго мультиплексора , выход первого формировател импульсов соединен с третьим входом четвертого элемента ИЛИ.
(pt/ef
Яугк
а
вй/Х 5/7 /
вь/х ЈпИ
8b/X Ь/7 6
0А/Х. 5/7 30
Дых fa 9 вы. 5л. tf
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU914901940A RU1824638C (ru) | 1991-01-11 | 1991-01-11 | Устройство дл контрол логических блоков |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU914901940A RU1824638C (ru) | 1991-01-11 | 1991-01-11 | Устройство дл контрол логических блоков |
Publications (1)
Publication Number | Publication Date |
---|---|
RU1824638C true RU1824638C (ru) | 1993-06-30 |
Family
ID=21555278
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU914901940A RU1824638C (ru) | 1991-01-11 | 1991-01-11 | Устройство дл контрол логических блоков |
Country Status (1)
Country | Link |
---|---|
RU (1) | RU1824638C (ru) |
-
1991
- 1991-01-11 RU SU914901940A patent/RU1824638C/ru active
Non-Patent Citations (1)
Title |
---|
Авторское свидетельство СССР N 830391, ю,. G06F 11/26, 1979. Авторское свидетельство СССР № 1231504, кп. G06F 11/26, 1984. * |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
RU1824638C (ru) | Устройство дл контрол логических блоков | |
SU1649547A1 (ru) | Сигнатурный анализатор | |
SU1175022A1 (ru) | Устройство дл контрол серий импульсов | |
SU840817A1 (ru) | Устройство дл диагностики системАВТОМАТичЕСКОгО упРАВлЕНи | |
SU1605208A1 (ru) | Устройство дл формировани контрольных тестов | |
SU570055A1 (ru) | Устройство дл контрол импульсных схем | |
SU496561A1 (ru) | Устройство дл диагностики неисправностей | |
SU1213465A1 (ru) | Многоканальный измеритель временных интервалов | |
SU641657A1 (ru) | Делитель частоты следовани импульсов | |
SU1471206A1 (ru) | Устройство дл счета штучных изделий | |
SU1508213A1 (ru) | Устройство дл фиксации сбоев | |
SU1705874A1 (ru) | Устройство дл контрол оперативных накопителей | |
SU1510101A1 (ru) | Устройство дл акустического диагностировани радиостанций | |
RU1807454C (ru) | Устройство дл контрол параметров | |
SU1705875A1 (ru) | Устройство дл контрол оперативной пам ти | |
SU407376A1 (ru) | Адаптивный коммутатор системы тел еизмерен ии | |
SU762014A1 (ru) | Устройство для диагностики неисправностей цифровых узлов 1 | |
SU1282088A1 (ru) | Устройство дл контрол цифровых блоков | |
SU934553A2 (ru) | Устройство дл контрол пам ти | |
SU1129723A1 (ru) | Устройство дл формировани импульсных последовательностей | |
SU1406589A1 (ru) | Устройство дл ввода информации | |
SU1416964A1 (ru) | Устройство дл инициативного ввода адреса | |
SU869052A1 (ru) | Устройство дл контрол последовательности импульсов | |
SU1465868A1 (ru) | Устройство дл измерени N временных интервалов | |
SU1444744A1 (ru) | Программируемое устройство дл вычислени логических функций |