SU496561A1 - Устройство дл диагностики неисправностей - Google Patents

Устройство дл диагностики неисправностей

Info

Publication number
SU496561A1
SU496561A1 SU1978508A SU1978508A SU496561A1 SU 496561 A1 SU496561 A1 SU 496561A1 SU 1978508 A SU1978508 A SU 1978508A SU 1978508 A SU1978508 A SU 1978508A SU 496561 A1 SU496561 A1 SU 496561A1
Authority
SU
USSR - Soviet Union
Prior art keywords
inputs
outputs
fault
sensors
output
Prior art date
Application number
SU1978508A
Other languages
English (en)
Inventor
Анатолий Петрович Самойленко
Борис Владимирович Городецкий
Original Assignee
Таганрогский Радиотехнический Институт
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Таганрогский Радиотехнический Институт filed Critical Таганрогский Радиотехнический Институт
Priority to SU1978508A priority Critical patent/SU496561A1/ru
Application granted granted Critical
Publication of SU496561A1 publication Critical patent/SU496561A1/ru

Links

Landscapes

  • Testing Or Calibration Of Command Recording Devices (AREA)
  • Testing And Monitoring For Control Systems (AREA)

Description

1
Изобретение относитс  к устройствам .контрол  и диагностики технических объектов , например, автоматических систем преобразовани  и передачи информации.
Известно устройство дл  диагностики неисправностей , содержащее коммутационное наборное поле, входные шины которого сое динены через соответствующие формировате ли с датчиками пр;.знаков неисправностей и матричным распределителем, а выходные ши шы с первыми входами ключевых элементов , вторые входы которых подключены к другому матричному распределителю, блок управлени , соединенный с управл ющими входами матричных распределителей, поро говый элемент, схемы И , запоминающее устройство и .третий матричный распредели- тель, первый управл ющий вход которого соединен с объединенными выходами ключе«-. |вых элементов, второй - с блоком управле ни , а выходы через соответствующие схемы И с сигнальными входами запоминающего устройства, управл ющий вход кото-jporo подключен к блоку управлени ; вторые входы схемы И через пороговый элемент
подсоединены к объединенному выхо/iy клк.
чевых элементов.
Однако избыточный опрос датчиков признаков неисправностей з 1ачителыю снижает
быстродействие устройстн .
изобретени  - повышеешс быстро- действи  устройства.
Достигаетс  это благодар  тому, что устройство дополнительно содержит 1иифра-
; тор, второе и третье коммутаиио( пол , причем входы порвого коммутационного пол  г оДключены к выходам датчиков признаков неисправностей, а его выходы - к входам элемента ИЛИ и распределител , выходы которого coi-динены с соответствую шими входами шифратора и второго коммутационного пол , В111ходьг последнего через элементы И подключены к входам третьего коммутационного пол , выход элемента
ИЛ11 подключен к входу .запуска блока , управлени , сигнальные входы запоминаюшог блока соответственно подключенык выходам шифратора и треть-счо коммутационного по- I л , а выходь соединены с классификатором, На фиг, 1 мредставлена функциональна  схема устройства; °на фйг. 2 ; функциональна  схема распределител . Коммутационные наборные пол  1, 2 и 3 предназначены дл  установлени  соедине НИИ входами (горизонтальными шинами ) и выходами (вертикальными шинами) согласно соответствию между признаками и неисправност ми: каждый класс неисправ- ности отображаетс  группой, признаков (сиг налами датчиков признаков 4). На первом коммутационном поле 1 устанавливаютс  соединени  таким образом, что первый выход пол  соедин етс  с выходами всех дат|чиков признаков 4 первой неисправности и первыми входами соответствующих схем И 5, второй выход - с выходами датчиков признаков 4 второй неисправности и первыми входами соответствующих схем И 5 и т. д. На коммутационном наборном поле 2 уста новлены соединени  таким обра- зом, что i «-ый выход адаптивного распре- дегаггел  7 подключен к входам схем И 5 каналов датчиков npn3jiaKOBf t -го класса неисправностей, где I 2,..., к пор дковые номера классов диагностируемь1х неисправностей. Коммутационные соединени  пол  3 подключают выходы схем И 5 каналов датчиков 4 первого призна|ка всех классов неисправностей к первому выходу пол  3, выходы схем И 5 каналов датчиков 4 второго признака всех кла сов неисправностей - ко второму выходу и т. д. На чертеже дана также схема ИЛ 6 и адаптивный распределитель 7, состо щий из двоичных т|1иггеров 8 (по количеству классов неисправностей), логических И 9-11 и ИЛИ 12. Единичные входы триггеров 8 образуют входы адаптивного распределител  7, выходы схем И 10  вл ютс  его, выходами, а объединенные входы схем И 11 - управл ющим его входом. Запоминающее устройство 14 служит дл  записи как кода номера класса диагно стируемой неисправности, так и подмножества его признаков с учетом значени  при знака и его места в подмножестве. Это значит,что в  чейку ЗУ-14 записываетс  единица только в том , если имеет место сигнал с датчика, в случае отсутстви  сигнала - единица не записываетс . Классификатор 15 предназначен дл  определени  адреса неисправности в диагности .( аувмом объекте, блок управлени  16. Устройство работает следующим обра .,зом. При отсутствии сигналов признаков неисправностей, адаптивный распределитель 7, запоминающее устронсгво 14, блок управлени  16 наход тс  в исхо 1.ом нулевом состо нии. Над возникшими сигналами признаков неисправностей на выходах датчиков 4 посредством коммутационных соединений наборного пол  . осу- шествл етчз  логическа  операци  дизъюнкци  с учетом их принадлежности к под-f множествам соответствую дих классов не исправностей. Например, на первом выходе (вертикальной шине) полк по вл етс  интегральный сигнал операции дизъюнкци  над сигналами датчиков признаков 4, при- надлежащих первому классу неисп;1авностей, . на L -выходе - интегральный сигнал . | дизъюнкщ{  над сигналами признаков датчиков 4, принадлежа1Ш1х I -классу неисправности ( i 1, 2, ..., к - пор дковый номер класса неисправностей). Эти сигналы посту-, пают как на импульсные единичные входы соответствующих триггеров 8 например на входы третьего, п того и ( i -1) триггеров 8, адаптивного распределител  7, так и через схему ИЛИ 6 на вход запуска блока управлени  16. Блок управлени  16 подает управл ющие импульсы в определе«- ные моменты времени на соответствующие входы адаптивного распределител  7 и запоминающего устройства 14, элементы пам ти которого фиксируютс  в исходном состо нии перед каждым тактом работы. Адаптивный распределитель 7 работает следующим образом. До поступлени  тактового импульса на управл ющий вход распределител  7 третий триггер 8 (с наименьшим пор дковым номером среди триггеров, например 3 и ( t-1), зафиксировавших сигналы неисправ костей) прерывает последовательную цепь схем И 9 подачей нулевого потенциала на вход схемы И 9 своей цепи,-а также подготавливает к работе схемы И 10 и 11 своей цепи. Таким образом, -единичный сигнал с выхода схемы ИЛИ 12, проход  через первую и вторую схемы И 9, через третью схему И 10, поступает на третий выход адаптивного распределител  7, тем самым посредством коммуташюнныхсоединений наборного пол  2,, соответствующих схем И 5 одновременно опрашивает состо ние всех датчиков признаков 4 третьего класса неисправностей. Это подмножество признаков третьей неисправности с по- мо1дью пол  /3 фиксируетс  соответствующими элементами пам ти ЗУ 14. Одновременно сигнал с третьего выхода адаптивного распределител  7 поступает на (соответствующий вход кодера 13 и в виде двоичного кода номера класса неисправности так- ; же фиксируетс  в ЗУ. 14. Когушлексный. сиг-5
нал, состо щий из кода номера класса не- -. испровнести и утилита(ного кода 1.,:;изЕ1аков этой неисправности, поступает на вход классификатора 15, которым определ етс  адрес возможного источнтса неисправности диагностируемого объекта. С поступлением ;первого тактового имлу ьса на управп юрд й вход распределител  7 третий тригтер 8 перебрасываетс  в исходное нулевое состо ние , элементы запоминающего устройства 14 соответствующим импульсом блока управлени  16 также привод тс  в исходное состо ние .
Аналогично описанному по вл етс  единичный сигнал на п том выходе распредели- тел  и опрашиваютс  датчики признаков 4 п того класса неисправности с последующим определением адреса неисправности и т, д.
Если длительность полного цикла предлагаемого устройства Т и известного Т ,
соответственно определ ютс , как
KNt
Т
Т.
Я -- -и25
К - общее число классов неисправностей;
N - общее число датчиков признаков; математическое ожидание числа
классов одновременно возникаюших до неисправностей;
- длительность опроса одного датчика признака неисправ юсти, выигрыш в быстродействии предлагаемоб
отно ;;ительно известного со- КК
(раз).
Предмет изобретени 
Устройство дл  диагностики неиспрйвно стей , содержащее датчики признаков неиспраностей , первое коммутационное поле, эле- ,менты И, первые входы которых подкл1ОI чены к выходам датчиков признаков неис правностей , распределитель, элемент ИЛИ запоминающий бпок, блок управлени , под- включенный к управл ющим входам распреде лител  и запоминающего блока, и классифи- катор, отличающеес  тем, что, |с целью повыщени  быстродействи  устройства , оно дополнительно содержит шифратор второе и третье коммутационные пол , причем входы первого коммутационного пол  подключены к выходам датчиков признаков неисправностей, а его выходы - к входам элемента -ИЛИ и распределител , выходы которого соединены с соответствующими входами шифратора и второго коммутационного пол , выходы которого через элементы ; И подключены к входам третьего коммутационного пол , выход элемента ИЛИ подключен к входу запуска блока управлени , сигнальные вхощ  запоминающего блока соответственно подключены к выходам шифра- тора и третье1о коммутационного пол , а выходы соединены с классификатором.
/б |-
Фиг./
SU1978508A 1973-12-17 1973-12-17 Устройство дл диагностики неисправностей SU496561A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU1978508A SU496561A1 (ru) 1973-12-17 1973-12-17 Устройство дл диагностики неисправностей

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU1978508A SU496561A1 (ru) 1973-12-17 1973-12-17 Устройство дл диагностики неисправностей

Publications (1)

Publication Number Publication Date
SU496561A1 true SU496561A1 (ru) 1975-12-25

Family

ID=20570206

Family Applications (1)

Application Number Title Priority Date Filing Date
SU1978508A SU496561A1 (ru) 1973-12-17 1973-12-17 Устройство дл диагностики неисправностей

Country Status (1)

Country Link
SU (1) SU496561A1 (ru)

Similar Documents

Publication Publication Date Title
SU496561A1 (ru) Устройство дл диагностики неисправностей
SU809211A1 (ru) Устройство дл диагностикииНжЕНЕРНОгО ОбОРудОВАНи
RU1824638C (ru) Устройство дл контрол логических блоков
SU451083A1 (ru) Устройство дл контрол функциональных элементов дискретных систем
SU840817A1 (ru) Устройство дл диагностики системАВТОМАТичЕСКОгО упРАВлЕНи
SU1599859A1 (ru) Устройство дл контрол однотипных блоков
SU1515175A2 (ru) Устройство дл диагностики неисправностей технических объектов
SU1059594A1 (ru) Устройство дл контрол числа циклов работы оборудовани
SU433642A1 (ru)
SU1260941A1 (ru) Программируема логическа матрица с контролем
SU399854A1 (ru) В пт&
SU1089599A1 (ru) Устройство дл сигнализации состо ни рассредоточенных объектов
SU541150A1 (ru) Устройство дл локализации отказов радиоэлектронных систем
SU441546A1 (ru) Управл ющее устройство дл автоколебательной системы
SU407376A1 (ru) Адаптивный коммутатор системы тел еизмерен ии
SU404089A1 (ru) УСТРОЙСТВО дл ПОЛУАВТОМАТИЧЕСКОГО КОНТРОЛЯ ЦИФРОВЫХ УПРАВЛЯЮЩИХ СИСТЕМ
SU744582A2 (ru) Устройство дл диагностики неисправностей в логических схемах
SU762014A1 (ru) Устройство для диагностики неисправностей цифровых узлов 1
SU1175022A1 (ru) Устройство дл контрол серий импульсов
SU1236506A1 (ru) Устройство дл диагностики неисправностей технических объектов
SU807306A1 (ru) Устройство дл диагностики объек-TOB
SU1589286A1 (ru) Устройство дл сопр жени датчиков аналоговых сигналов с вычислителем
SU613501A1 (ru) Многоканальный преобразователь кода во временной интервал
SU390549A1 (ru) Всесоюзная i
SU406197A1 (ru) УСТРОЙСТВО дл ДИАГНОСТИКИ НЕИСПРАВНОСТЕЙ В ЛОГИЧЕСКИХ СХЕМАХ