SU879655A1 - Запоминающее устройство с самоконтролем - Google Patents

Запоминающее устройство с самоконтролем Download PDF

Info

Publication number
SU879655A1
SU879655A1 SU802904754A SU2904754A SU879655A1 SU 879655 A1 SU879655 A1 SU 879655A1 SU 802904754 A SU802904754 A SU 802904754A SU 2904754 A SU2904754 A SU 2904754A SU 879655 A1 SU879655 A1 SU 879655A1
Authority
SU
USSR - Soviet Union
Prior art keywords
inputs
outputs
control
drives
self
Prior art date
Application number
SU802904754A
Other languages
English (en)
Inventor
Владимир Ефимович Хавкин
Евгений Иванович Жуков
Original Assignee
Организация П/Я Х-5263
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Организация П/Я Х-5263 filed Critical Организация П/Я Х-5263
Priority to SU802904754A priority Critical patent/SU879655A1/ru
Application granted granted Critical
Publication of SU879655A1 publication Critical patent/SU879655A1/ru

Links

Landscapes

  • Hardware Redundancy (AREA)

Description

(54) ЗАПОМИНАЩЕЕ УСТРОЙСТВО С САМОКОНТРОЛЕМ
Изобретение относитс  к области числительной техники, а именно, к з поминающим устройствам. Известно запоминающее устройство с самоконтролем pj, которое осу ществл ет контроль сравнением в каж дом такте считываемой из двух идентичных накопителей информации, образованием сверток дл  каждого накопител  в случае несравнени  хот  бы по одному из разр дов и отключением накопител , в котором свертка не совпала с информацией в контроль ном разр де. Недостатком этого устройства  вл етс  недостаточно высока  надежность системы пам ти, определ ема  выбранным методом общего резервировани .. Из известных устройств наиболее близким к изобретению  вл етс  запо минающее устройство с самоконтролем ZJ, в котором реализуетс  мето аналогичный методу раздельного резе вировани  по зонам (группам) большой интегральной схемы (БИС). Это устройство содержит накопителЬ} блоки поразр дного сравнени , блою. формировани  сигнала отказа, блоки контрол , блок задержки строба считывани , группы дешифраторов, регистры и схемы сравнени  адресов, причем адресные входы депшфраторов соединены с адресными шинами, управл ю1цие входы дешифраторов первой группы соединены соответственно с выходами блоков контрол  и четвертыми входами схем поразр дного сравнени , выходы дешифраторов первой группы соединены соответственно с входами регистров, выходы которых подключены к первым входам схем сравнени  адресов, вторые входа которых соединены соответственно с выходами дешифраторов второй группы, выходы схем сравнени  адресов соединены с п тыми входами схем поразр дного сравнени  и третьиNJH входами блока формировани  сигнала отказа.
Недостатком этого устройства  вл етс  недостаточно высока  надежность , так как раздельным резервированием охвачены группы БИС, составл ющие зоны адресов, например 16 ВИС.
Целью изобретени   вл етс  повьппение надежности запоминающего устройства .
Поставленна  цель достигаетс  тем, что в запоминаю щее устройство с самоконтролем , содержащее накопители, информационные выходы каждого из которых подключены к соответствующим входам схем сравнени  и ко входам соответстсвующего блока контрол , управл ющий выход каждого из накопителей подключен к первому управл ющему входу соответствующего блока контрол , выход которого подключен к соответствующему управл ющему входу формировател  сигналов отказа, первый выход формировател  сигналов отказа подключен ко вторым управл ющим входам блоков контрол , а второй выход формировател  сигналов отказа подключен ко входу блока задержки, первый выход которого подключен к первым управл ющим входам схем сравнени , дополнительно введены регистры, первые входы каждого из которых подключены к соответствующим выходам схем сравнени , первые выходы - к соответствующим управл ющим входам схем сравнени , а управл ющие входы каждого из регистров подключены к выходу со.отв&тствующего блока контрол , дополнительные накопители, входы каждого из которых подключены ко вторым выходам соответствующего регистра, а выходы ко вторым входам соответствующего регистра , и блок управлени , вход которого подключен ко второму уйравл ющем выходу блока задержки, а управл ющие выходы блока управлени  подключены к соответствующим управл ющим входам дополнительных накопителей.
На чертеже изображена блок-схема П8 едложенного устройства.
Устройство содержит накопители 1, схемы сравнени  2, формирователь сигналов отказа 3, блоки контрол  4, блок задержки 5. дополнительные накопители 6,регистры 7, блок управлени  8, адресные шины 9, шину начальной установки 10, щину записьсчитывание 11, щину запрос 12, выходные шины устройства 13.
Устройство работает следующим образом.
При подготовке к работе в дополнительные накопители 6 записываютс ,
например, программным путем все О (все 1), представл ющие собой информацию об отсутствии неисправных  чеек в обоих накопител х 1. Дл  этого от ЭВМ на входы дополнительных накопителей 6 подаютс  последовательно все сочетани  старших разр дов адреса по адресным шинам 9, на входы блока управлени  8 - сигналы запроса.по шине 12, начальной установки по шине 10 и команды запись по шине 1 1 , на входы регистров 7 - сигналы запроса . При этом регистры 7 сбрасываютс  .в исходное состо ниеJустройство управлени  8 подает сигнгшзаписи на
0 .дополнительные накопители 6 в момент времени, последуюший за установкой регистров 7 в исходное состо ние. Содержимое регистров, соответствующее отсутсвию неисправных  чеек накопителей 1, записываетс ,таким образом, в каждом такте в соответствующие адреса дополнительныхнакопителей до полного их заполнени .
В начале -работы на входы двух накопителей 1
одновременно подаютс  сигналы кода адреса, числа, записи считывани , запроса. После того, как записана необходима  информаци , в такта х считывани  при исправной работе обоих накопителей 1 информаци  на их выходах совпадает, поэтому с выходов схем сравнени  2, провод щих поразр дное сравнение, считанна  информаци  поступает на выход устройства . Одновременно в каждом уакте происходит считывание начально записанной информации из дополнительных накопителей 6 в регистры 7 и ее перезапись обратно по тем же адресам.
Дл  осуществлени  этого услови  дополнительные накопители 6 должны обладать большим быстродействием, чем накопители 1, а блок управлени  8 должен вырабатывать из сигнала запрос ЭВМ второй, сдвинутый во времени , запрос дополнительных накопителей 6. Возможно также использование в качестве дополнительных накопителей БИС ОЗУ, в которых предусмотрен дополнительный режим работы считывание-модификаци -запись.

Claims (2)

1.Авторское свидетельство СССР № 696545, кл. Q П С 29/00, 1977.
2.Авторское свидетельство СССР
№ 758257 кл. Q 1-1 С 29/00, 1978 (проТОТИП
SU802904754A 1980-03-24 1980-03-24 Запоминающее устройство с самоконтролем SU879655A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU802904754A SU879655A1 (ru) 1980-03-24 1980-03-24 Запоминающее устройство с самоконтролем

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU802904754A SU879655A1 (ru) 1980-03-24 1980-03-24 Запоминающее устройство с самоконтролем

Publications (1)

Publication Number Publication Date
SU879655A1 true SU879655A1 (ru) 1981-11-07

Family

ID=20887445

Family Applications (1)

Application Number Title Priority Date Filing Date
SU802904754A SU879655A1 (ru) 1980-03-24 1980-03-24 Запоминающее устройство с самоконтролем

Country Status (1)

Country Link
SU (1) SU879655A1 (ru)

Similar Documents

Publication Publication Date Title
SU879655A1 (ru) Запоминающее устройство с самоконтролем
JP2802672B2 (ja) アレイディスクおよびそのデータ復元方法
SU1056274A1 (ru) Запоминающее устройство с самоконтролем
SU970480A1 (ru) Запоминающее устройство с самоконтролем
JPH061445B2 (ja) マイクロコンピュータにおけるチェックサム回路
SU1215133A1 (ru) Трехканальное резервированное запоминающее устройство
SU1536446A1 (ru) Запоминающее устройство с контролем
SU1392594A1 (ru) Одноразр дное стековое запоминающее устройство
SU834770A1 (ru) Запоминающее устройство с автоматичес-КиМ ВОССТАНОВлЕНиЕМ РАбОТОСпОСОбНОСТи
SU1005060A2 (ru) Устройство дл контрол информационного тракта "запоминающее устройство команд-процессор
JPH045213B2 (ru)
SU936033A1 (ru) Запоминающее устройство с автономным контролем
SU1070608A1 (ru) Резервированное запоминающее устройство
SU942164A1 (ru) Запоминающее устройство с автономным контролем
SU1089627A1 (ru) Запоминающее устройство с самоконтролем
SU1709396A1 (ru) Оперативное запоминающее устройство с коррекцией ошибок
SU1635224A1 (ru) Запоминающее устройство
SU1439598A1 (ru) Устройство дл контрол дуплексно вычислительной системы
SU951406A1 (ru) Запоминающее устройство с самоконтролем
SU849304A1 (ru) Посто нное запоминающее устройство сКОРРЕКциЕй иНфОРМАции
SU972599A1 (ru) Запоминающее устройство с блокировкой неисправных чеек
SU983752A1 (ru) Резервированное запоминающее устройство
SU836682A1 (ru) Запоминающее устройство с само-КОНТРОлЕМ
SU1088073A2 (ru) Запоминающее устройство с обнаружением ошибок
SU765886A1 (ru) Устройство дл коррекции ошибок в блоке пам ти