SU822293A1 - Буферное запоминающее устройство - Google Patents

Буферное запоминающее устройство Download PDF

Info

Publication number
SU822293A1
SU822293A1 SU792789396A SU2789396A SU822293A1 SU 822293 A1 SU822293 A1 SU 822293A1 SU 792789396 A SU792789396 A SU 792789396A SU 2789396 A SU2789396 A SU 2789396A SU 822293 A1 SU822293 A1 SU 822293A1
Authority
SU
USSR - Soviet Union
Prior art keywords
input
inputs
output
counter
address
Prior art date
Application number
SU792789396A
Other languages
English (en)
Inventor
Валерий Матвеевич Гриць
Виктор Семенович Лупиков
Original Assignee
Предприятие П/Я А-3756
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Предприятие П/Я А-3756 filed Critical Предприятие П/Я А-3756
Priority to SU792789396A priority Critical patent/SU822293A1/ru
Application granted granted Critical
Publication of SU822293A1 publication Critical patent/SU822293A1/ru

Links

Landscapes

  • Techniques For Improving Reliability Of Storages (AREA)

Description

Изобретение относитс  к вычисли тельной технике и может быть исполь зовано при построении буферных запоминающих устройств каналов и уст ройств обмена. Известно буферное запоминающее устройство, содержащее блок пам ти, блок формировани  адреса и блок анализа степени заполнени  объема Однако данное устройство обладает малой надежностью из-за возможности получени  недостоверной информации. Наиболее близким к изобретению  вл етс  буферное запоминающее устройство , содержсцдее накопитель,регистр числа, счетчики адресов записи и чтени , дешифратор, счетчик объема и блок управлени  2. Недостатком этого .устройства  вл етс  отсутствие контрол  функциони ровани  управл ющих схем, в частности счетчиков адресов записи и чтени  и счетчика объема, что снижа ет надежность работы устройства. Цель изобретени  - повышение надежности устройства. Поставленна  цель достигаетс  тем что в устрюйство дополнительно введе мы сумматор, схема сравнени  и блок анализа состо ни  накопител , причем входы сумматора подключены к выходам счетчика адреса чтени  и счетчика объема накопител , а выход - к схеме сравнени , второй вход которой соединен со счетчиком адреса записи, первый вход блока анализа состо ни  накопител  подключен к блоку управлени , а второй, третий и четвертый  вл ютс  выходами схемы сравнени ; блок анализа состо ни  накопител  содержит четыре логических элемента И, два инвертора и логический элемент ИЛИ, причем первые входы первого и второго логических элементов И подключены к первому входу блока анализа состо ни  накопител , а первые входы третьего и четвертого логических элементов И соединены с выходом первого инвертора, вход которого подключен к первому входу блока анализа состо ни  накопител , вторые входы логических элементов И. подключены к выходу второго инвертора, вход которого подключен ко второму входу блока анализа состо ни  накопител ,третьи входы первого и третьего элементов И соединены с третьим входом блока анализа состо ни  накопител , третьи входы второго и четвертого элеентов И подключены к четвертому вхоу блока анализа состо ни  накопите , выход первого логического элеента И соединен с первым вьлходом лока анализа состо ни  накопител , ыход четвертого элемента И соединен о вторым.выходом блока анализа сото ни  накопител , а выходы второго третьего элементов И подключены к соответствующим входам элемента ИЛИ, выход которого  вл етс  третьим выходом блока анализа состо ни  накопител .
На фиг.1 изббражена структурна  схема буферного запоминающего устройства; на фиг.2 - структурна  схема блока анализа состо ни  накопител .
Буферное запоминающее устройство содержит накопитель 1, входы которого подключены к одному из выходов блока 2 управлени , выходу входного регистра 3 числа и выходу элементов 4 И-ИЛИ по числу разр дов в адресе, выход накопител  1 подключен к входу выходного регистра 5 числа, входы элементов 4 И-ИЛИ подключены к в1ыходам счетчика 6 адреса записи и счетчика 7 адреса чтени , входы которых подключены к соответствующим выходам блока 2 управлени  и входам счетчика 8 объема накопител . Выходы счетчика 7 адреса чтени  и счетчика 8 объема накопител  подключены к соответствующим входам сумматора 9, выход которого соединен со входом схемы 10 сравнени , другой вход которой подключен к выходу счетчика 6 адреса записи. Первый вход блока 11 анализа состо ни  -накопител  через шину 12 признака операции (Пр.Оп. соединен с блоком 2 управлени  и другим входом элементов 4 И-ИЛИ, а второй , третий и четвертый входы блока 11 анализа состо ни  накопител   в-л ютс  выходами схемы 10 сравнени . Блок 2 управлени  соединен с входом счетчика 6 адреса записи и первым (суммирующим) входом счетчика 8 объема накопител  шиной 13 модификации адреса записи, а шина 14 модификации адреса чтени  подключает к блоку 2 управлени  вход счетчика 7 адреса чтени  и второй (вычитающий) вход счетчика 8 объема накопител . Входы блока 2 управлени  соединены с шиной 15 запроса записи и с шиной 16 запроса чтени  соответственно.Блок 11 анализа состо ни  накопител  содержит четыре логических элемента 17 И, два инвертора 18 и логический элемент 19 ИЛИ, причем первые входы первого и второго логических элементов 17 И подключены к первому входу блока 11 анализа состо ни  накопител , а первые входы третьего и четвертого логических элемента 17 И соединены с выходом первого инвертора 18, вход которого подключён к
первому входу блока 11 анализа состо ни  накопител . Вторые входы логических элементов 17 И подключены к выходу второго инвертора 18,вход которого подключен ко второму входу блока /11 анализа состо ни  накопител , третьи входы первого и третьего элементов 17 И соединены с третьим входом блока 11 анализа состо ни  накопител , третьи входы второго и четвертого элементов 17 И подключены к четвертому входу блока 11 анализу состо ни  накопител . Выход первого логического элемента 17 И соединен с первым выходом блока 11 анализа состо ни  накопител , выход четвертого элемента 17 И соединен со вторым выходом блока 11 а.нализа состо ни  накопител , а выходы- второго и третьего элементов 17 И подключены к соответствующим входам элемента 19 ИЛИ, выход которого  вл етс  третьим выходом блока 11 анализа состо ни  накопител .Причем второй, третий, и четвертый входы блока 11 анализа состо ни  накопител  соответственно подключены к выходам равно, меньше, больше схемы 10 сравнени .
Устройство работает следующим образом .
W. При выполнении операции записи данных (наличие сигнала на шине 15 запроса записи) блок 2 управлени  через элементы 4 И-ИЛИ подключает к адресным входам накопител  1 выходы счетчика 6 адреса записи и осуществл ет запись данных из входного регистра 3 числа в накопитель 1. По окончании записи блок 2 управлени 
0 по шине 13 модификации адреса записи увеличивает, на единицу содержимое счетчика 6 адреса записи и счетчика 8 объема накопител . При выполнении операции чтени  данных (наличие сигнала на шине 16 запроса чтени ) блок 2 управлени  через элементы 4 И-ИЛИ подключает к адресным входам накопител  1 выходы счетчика 7 ещраса чтени  и осуществл ет запись в выходной регистр 5 числа данных , считанных из накопител  1. По окончании чтени  блок 2 управлени  по шине 14 модификации адреса чтени  увеличивает на единицу содержимое счетчика 7 адреса чтени  и уменьшает на единицу содержимое счетчика 8 объема накопител .
Повышение надежности, устройства осуществл етс  ведением посто нного контрол  за выполнением равенства Аэст- Чт+ V(1)
Q где AjQ - содержимое счетчика б адреса записи;
А - содержимое счетчика 7 адреса чтени ;

Claims (2)

1.Авторское свидетельство СССР 439810, кл.С 11 С 11/00, 1975.
2. Авторское свидетельство СССР I 419892, кл.С 11 С 11/00, 1976.
iJLl
I .
/ VМ/
CS.A
зап.
К
CdV
СВ. A If т.
i
rf Ь.
SU792789396A 1979-06-28 1979-06-28 Буферное запоминающее устройство SU822293A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU792789396A SU822293A1 (ru) 1979-06-28 1979-06-28 Буферное запоминающее устройство

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU792789396A SU822293A1 (ru) 1979-06-28 1979-06-28 Буферное запоминающее устройство

Publications (1)

Publication Number Publication Date
SU822293A1 true SU822293A1 (ru) 1981-04-15

Family

ID=20837678

Family Applications (1)

Application Number Title Priority Date Filing Date
SU792789396A SU822293A1 (ru) 1979-06-28 1979-06-28 Буферное запоминающее устройство

Country Status (1)

Country Link
SU (1) SU822293A1 (ru)

Similar Documents

Publication Publication Date Title
SU822293A1 (ru) Буферное запоминающее устройство
SU809350A1 (ru) Запоминающее устройство
SU378832A1 (ru) Устройство ввода информации
SU951399A1 (ru) Устройство дл записи информации в запоминающее устройство
SU1425783A1 (ru) Ассоциативна чейка пам ти
SU1363309A1 (ru) Буферное запоминающее устройство
SU1361633A2 (ru) Буферное запоминающее устройство
SU1213502A1 (ru) Буферное запоминающее устройство
SU1003151A1 (ru) Запоминающее устройство с контролем информации при записи
SU1129655A1 (ru) Запоминающее устройство с обнаружением ошибок
SU737986A1 (ru) Динамическое запоминающее устройство на магнитных дисках
SU842957A1 (ru) Запоминающее устройство
SU1575240A1 (ru) Посто нное запоминающее устройство с контролем
SU1596390A1 (ru) Устройство буферной пам ти
SU809363A1 (ru) Оперативное запоминающее устрой-CTBO
SU955197A1 (ru) Запоминающее устройство с обнаружением ошибок
SU951406A1 (ru) Запоминающее устройство с самоконтролем
SU1387001A1 (ru) Устройство дл определени частот обращени к программам
SU1619282A1 (ru) Запоминающее устройство
SU1285453A1 (ru) Двухканальное устройство дл ввода информации
SU760194A1 (ru) Динамическое запоминающее устройство с самоконтролем
SU455345A1 (ru) Устройство дл обмена информацией между внешними устройствами и основной пам тью электронной вычислительной машины
SU763898A1 (ru) Микропрограммное устройство управлени
JPS61289449A (ja) 高速メモリ診断処理装置
SU1591074A1 (ru) Буферное запоминающее устройство