SU378832A1 - Устройство ввода информации - Google Patents

Устройство ввода информации

Info

Publication number
SU378832A1
SU378832A1 SU1440197A SU1440197A SU378832A1 SU 378832 A1 SU378832 A1 SU 378832A1 SU 1440197 A SU1440197 A SU 1440197A SU 1440197 A SU1440197 A SU 1440197A SU 378832 A1 SU378832 A1 SU 378832A1
Authority
SU
USSR - Soviet Union
Prior art keywords
inputs
outputs
zone
address
frame
Prior art date
Application number
SU1440197A
Other languages
English (en)
Inventor
В. Галанский Р.
иТС БИБЛ
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed filed Critical
Priority to SU1440197A priority Critical patent/SU378832A1/ru
Application granted granted Critical
Publication of SU378832A1 publication Critical patent/SU378832A1/ru

Links

Landscapes

  • Complex Calculations (AREA)

Description

1
Изобретение относитс  к области устройств дл  обработки цифровых данных и может быть использовано, в частности, в системах подготовки программ дл  станков с числовым программным управлением - интерпол торах.
Известно устройство ввода информации интерпол тора , содержащее входной регистр числа , подключенный к одним входам накопительного блока, другие входы которого подсоединены к регистру адреса и блоку управлени , а выходы - к вычислительному блоку.
В известном устройстве в накопительный блок (НБ) вначале ввод т часть программы, а затем считывают из него по одному кадру (кадр - совокупность нескольких команд) до полного освобождени  НБ, после чего вновь заполн ют его и т. д. При таком режиме работы на выходе устройства получаетс  задержка в формировании сигналов следующего кадра на врем  ввода информации в НБ, что снижает быстродействие устройства.
Описываемое устройство отличаетс  от известного тем, что оно содержит два счетчика, разр дные выходы которых подключены к информационным входам введенных в устройство схем «И, выходы которых через схемы «ИЛИ подсоединены к регистру адреса, два дешифратора, входы которых подключены к разр дным выходам соответствующих счетчиков , а выходы - ко входам введенного в устройство блока местного управлени , соответствующие выходы которого подключены к управл ющим входам схем «И, входам дешифраторов и блоку управленин .
Это позвол ет повысить быстродействие устройства .
На фиг. 1 изображена блок-схема предлагаемого устройства; на фиг. 2 - временна  диаграмма работы устройства.
Устройство содержит входной регистр /, входы которого подключены к источнику сообщени  2, а выходы - к одним входам НБ 3, другие входы которого подключены к регистру адреса 4, блоку управлени  5, а выходы - к
вычислительному блоку 6. Блоки 3, 4 и 5 образуют буферное запоминающее устройство (БЗУ) 7. Кроме того, устройство содержит счетчики 8 и 9, разр дные выходы 10 и 11 которых подключены к информационным входам
12 и 13 схем «И 14 и 15 (показано по одной схеме «И дл  каждого счетчика), выходы которых через схемы «ИЛИ 16 (показана одна схема «ИЛИ) подсоединены к кодовым шинам 17 адреса регистра 4, дешифраторы 18 и
19, входы 20 и 21 которых подключены соответственно к разр дным выходам 10 и 11 счетчиков S и 9. Счетчик 8, схема «И 14 и дешифратор 18 используютс  при записи, а счетчик 9, схема «И 15 и дешифратор 19 - при считыв а НИИ.
Устройство содержит также блок местного управлени  (БМУ) 22, состо щий из схем 23 и 24 соответственно записи и считывани  и схемы 25 пуска и останова. Входы БМУ подключены соответственно к выходам 26, 27 и 28, 29 дешифраторов 18 и 19, а выходы БМУ подсоединены к управл ющим входам 30 и 31 схем «И 14 и 15, входам 32 и 33 счетчиков 8 -  9, входам 34 и 35 блока управлени  5 и входу 36 источника сообщени  2. Остальные св зи блоков показаны на чертеже.
Устройство работает следующим образом.
Пусть БЗУ имеет емкость пам ти, равную М  чейкам. НБ раздел етс  тогда на две зоны MI и М-2, причем MI MZ. В каладой зоне может разместитьс  по нескольку кадров с различным или равным количеством команд. Описываемое устройство позвол ет автоматически переключать зовы при последовательном обращении к  чейкам НБ как при записи, так и при чтении. Переключение зоиы осуществл етс  -при совпадении признака конпа зоны с выхода дещифратора с признаком конца сообщени  (конца кадра). Этот признак пост-упает в конце каждого кадра с перфоленты и записываетс  в одном из разр дов последней команды кадра. Пор док записи кадров в БЗУ соответствует пор дку чтени  из нее (никаких сортировок не производитс ). Запись кадров происходит в пор дке их поступлени  в БЗУ с помощью цепного списка адресов, что определ ет и пор док чтени   чеек НБ. Команды внутри кадра также записываютс  последовательно .
Цепочка адресов формируетс  с помощью счетчиков S и Я один из которых служит дл  чтени , а другой - дл  записи. Пусть в БЗУ поступает информаци  кадрами переменной длины, т. е. в кадре содержитс  переменное количество команд. Кажда  команда занимает одну р-разр дную  чейку. Разр дность команды может быть также переменной, по не должны превыщать р.
Вначале в регистр адреса 4 устанавливаетс  начальный адрес первой зоны НБ, в частности нулевой или первый. Через схему 25 пуска и останова запускаетс  источник сообщени  2 и переписываетс  адрес из счетчика 8 в регистр адреса 4. Через регистр /, в качестве которого может быть и преобразователь кода, перва  команда записываетс  в первую  чейку, затем сигналом из схемы 24 измен етс  адрес в счетчике 8 на единицу и его содержимое вновь переписываетс  в регистр адреса 4, подготавлива   чейку дл  следующей команды и т. д. Когда в счетчике 8 установитс  адрес конца первой зоны MI, па выходе 26 дешифратора 18 формируетс  признак конца зоны. При первом заполнении зоны MI останов источника сообщени  2 не происходит. При заполнении зоны Мг формируетс  сигнал останова источника сообщени  2 «Стоп (см.
фиг. 2 вход 36). Одновременно устанавливаетс  начальный адрес НБ, что подготавливает зопы MI дл  нового заполнени .
Аналогично формируютс  сигналы управлени  в схеме считывани  24.
Дл  записи или считывани  кадров переменной длины в НБ дешифраторы настраиваютс  на адрес конца зоны с упреждением на количество  чеек, равное максимально возможному числу команд в кадре. Только с приходом
сигнала конца зоны формируетс  окончательный сигнал, говор щий о переходе границы зоны. При заполнении второй зоны запись команд производитс  без пропуска  чеек, т. е. между зопами MI и Мо нет свободных  чеек.
Только в конце зоны MZ могут оказатьс  свободные  чейки, количество которых колеблетс  после каждого заполнени  НБ не более величины максимального кадра. Внутри каждой зоны количество кадров может быть переменным .
Предмет изобретени 
Устройство ввода информации, содержащее входной регистр числа, подключенный к одним входам иакопительиого блока, другие входы которого подсоединены к регистру адреса и блоку управлени , а выходы - к вычислительному блоку, отличающеес  тем, что, с целью повышени  быстродействи  устройства, оно содержит два счетчика, разр дные выходы которых подключены к информационным входам введенных в устройство схем «П, выходы которых через схемы «ИЛИ подсоединены к регистру адреса, два дешифратора, входы которых подключены к разр дныд выходам соответствующих счетчиков, а выходы - ко входам введенного в устройство блока местного
управлени , соответствующие выходы которого подключены к управл ющим входам схем «И, входам дешифраторов и блоку управлени .
SU1440197A 1970-05-18 1970-05-18 Устройство ввода информации SU378832A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU1440197A SU378832A1 (ru) 1970-05-18 1970-05-18 Устройство ввода информации

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU1440197A SU378832A1 (ru) 1970-05-18 1970-05-18 Устройство ввода информации

Publications (1)

Publication Number Publication Date
SU378832A1 true SU378832A1 (ru) 1973-04-18

Family

ID=20453137

Family Applications (1)

Application Number Title Priority Date Filing Date
SU1440197A SU378832A1 (ru) 1970-05-18 1970-05-18 Устройство ввода информации

Country Status (1)

Country Link
SU (1) SU378832A1 (ru)

Similar Documents

Publication Publication Date Title
KR0123239B1 (ko) 선입선출방식(fifo) 메모리
US5036460A (en) Microprocessor having miswriting preventing function
KR100275182B1 (ko) 순차 메모리
FR2084903A5 (ru)
US4922457A (en) Serial access memory system provided with improved cascade buffer circuit
JPS61264379A (ja) 記憶回路
GB1118887A (en) Digital data storage system
EP0057096A2 (en) Information processing unit
SU378832A1 (ru) Устройство ввода информации
US3614751A (en) Memory circuit
JP2701323B2 (ja) 半導体外部記憶装置
GB851418A (en) Improvements relating to digital computers
US6928530B2 (en) Method and device for sequential readout of a memory with address jump
SU1476476A1 (ru) Буферное запоминающее устройство
SU1163357A1 (ru) Буферное запоминающее устройство
SU1160472A1 (ru) Буферное запоминающее. устройство
SU964731A1 (ru) Буферное запоминающее устройство
SU1120407A1 (ru) Буферное запоминающее устройство
SU822293A1 (ru) Буферное запоминающее устройство
KR920000401B1 (ko) 데이터 버퍼링회로
SU1472909A1 (ru) Запоминающее устройство с динамической адресацией
SU1257700A2 (ru) Запоминающее устройство
SU842957A1 (ru) Запоминающее устройство
SU1026163A1 (ru) Устройство дл управлени записью и считыванием информации
SU663113A1 (ru) Двоичный счетчик