SU780012A1 - Устройство дл распределени и контрол информации - Google Patents

Устройство дл распределени и контрол информации Download PDF

Info

Publication number
SU780012A1
SU780012A1 SU782690243A SU2690243A SU780012A1 SU 780012 A1 SU780012 A1 SU 780012A1 SU 782690243 A SU782690243 A SU 782690243A SU 2690243 A SU2690243 A SU 2690243A SU 780012 A1 SU780012 A1 SU 780012A1
Authority
SU
USSR - Soviet Union
Prior art keywords
inputs
address
outputs
information
input
Prior art date
Application number
SU782690243A
Other languages
English (en)
Inventor
Владимир Моисеевич Минцкер
Original Assignee
Войсковая Часть 25871
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Войсковая Часть 25871 filed Critical Войсковая Часть 25871
Priority to SU782690243A priority Critical patent/SU780012A1/ru
Application granted granted Critical
Publication of SU780012A1 publication Critical patent/SU780012A1/ru

Links

Landscapes

  • Detection And Correction Of Errors (AREA)

Description

780012 пользуетс  при контроле четности и один выход рабочего регистра зан т обращением к очередному регистру. Недостатком устройства  вл етс  неэффективное использование программоносител  - его информационна  избы точность при контроле четности, за счет чего наибольшее количество рабочих выходов ограничено величиной Е 2(- - 1 ) 2. При оптимальном использовании програкмоносител  С5ез введени  информационной избыточности максимальное число рабочих выходов в устройстве составл ло бы величину Vo.Kc( )2V. Целью, предлагаемого изобретени   вл етс  расширение функциональных .возможностей устройства путейувеличени  разрешенных кодовых комбинаций nporpafvBvuj - числа рабочих выходов в устройстве распределени  информации при контроле правильности считывани  npot-paMNfci. Поставленна  цель достигаетс  тем, что в устройство дл  распределени  и контрол  информации, содержа ( цее блок ввода nporpaNOvffii, дешифратор сщреса, выходы которого соединены Чёрё3 регистр адреса с пёрвЁ Ми входа ми рабочих регистров, введены первый и второй дешифраторы признака адреса первый и второй дешифраторы признака информации, первый, второй, и третий элементы ИЛИ, первый и второй элементы И и первый и второй блоки контрол  четности, входы которых сое динены соответственно с выходами первого и второго элементов ИЛИ и первь№4и входами первого и второго элементов И, вторые входы которых подключены к выходам блока ввода программы и входам первого и второго дешифраторов признака информации, соединенных выходами с входами первого элемента ИЛИ, выходы первого и второго дешифраторов признака адреса подключены к входам второго элемента ИЛИ, выход первого элемента И соединен с вторыми входами рабочих регистров и через первый блок контрол  четности - с первым входом третьего элемента ИЛИ, второй вход которого через второй блок контрол  Ч(етности подключен к выходу второго элемента И и входу дешифратора адре са .. . На чертеже показана блок-схема . устройства распределени  и контрол  информации. Устройство содержит блок 1 ввода программ, первый 2 и второй 3 дешифраторы признака адреса, второй элемент ИЛИ 4, второй блок 5 контрол  четности, второй элемент И 6, дешифратор 7 адреса, регистр 8 с1Дреса рабочие регистры 9,10, первый 11 и второй 12 дешифраторы признака инфор ма,иии,первый элемент ИЛИ 13,второй блок 14 контрол  четности,первый Элемент И 15, .третий элемент ИЛИ 16. Устройство работает следующим образом. Дл  контрол  правильности считывани  программы используют коды признака адреса - дл  контрол  адресной информации и коды признака рабочей информации - дл  контрол  рабочей информации. Специальный разр д программоносител  дл  четности не трубетс . Выбирают по два кода признака адреса и рабочей информации четный и нечетный. Если в программе записываетс  адрес,. содержащий четное число единиц, то код признака адреса также выбирают с четным числом единиц. Если записываетс  адрес с нечётным Числом единиц выбирают код признака адреса с нечетным -числом единиц. Таким образом, сумма единиц кода адреса и кода признака адреса при правильном считы вании nporpaMNKj всегда должна быть четним числом. Аналогично назначают коды признака рабочей информации. При поступлении из блока 1 йа вход дешифраторов признака адреса 2 и 3 на выходе дешифратора 2 при коде с четным числом единиц или на выходе дешифратора 3 при коде с нечетным числом единиц вырабатываетс  сигнал, который через элемент ИЛИ 4 поступает на первый входблока 5 и первый вход элемента И 6. ЭлеMeHT И б открываетс  и пропускает поступающую на его второй вход из блока 1 информацию в дешифратор 7 адреса. Выходы дешифратора 7 адреса подключены к входам регистра 8 адреса, выходы которого подключены к входам разрешени  записи информации рабочих регистров 9, 10. Коды признака рабочей информации поступают с выхода блока 1 на входы дешифраторов 11 и 12. При четном числе единиц в коде на выходе дешифратора 11, а при нечетном - на выходе дешифратора 12 вырабатываетс  сигнал, который через элемент Или 13 поступает на первый вход блока 14 и на первый 0ХОД элемента И 15. Поступающа  на второй вход элемента И 15 последующа  информаци  програм tti направл етс  на иыформациднные входы рабочих регистров 9-10. Дешифратор 7 адреса.и регистр 8 адреса при поступлении на их вход кода адреса включает дл  записи инфс шации ТОЛЬКО-один соответствук ций коду рабочий регистр 9, 10. Рабоча  информаци , поступающа  на информационные входы регистров, записываетс  в соответствующий рабочий регистр. , На второй вход niepBoro блока 5. поступают коды адреса с выхода элемента И 6. При правильном считывании кодов адреса блок 5 вырабатывает

Claims (1)

  1. Формула изобретения
    Устройстве» для распределения и контроля информации, содержащее блок ** ввода программы, дешифратор адреса, выходы которого соединены через регистр адреса с первыми входами рабочих регистров^ отличающееся тем, что, с целью расширения 30 Функциональных возможностей устрой ства, в него введены первый и второй дешифраторы признака адреса, первый и второй дешифраторы признака информации, первый, второй и третий элементы ИЛИ, первый и второй элементы И и первый и второй блоки контроля четности, входы которых соединены соответственно с выходами первого и второго элементов ИЛИ и первыми входами первого и второго элементов И, вторые входы которых подключены к выходам блока ввода программы и входам первого и второго дешифраторов признака информации, соединенных выходами с входами первого элемента ИЛИ, выхода первого и второго дешифраторов признака адреса подключены к входам второго элемента ИЛИ, выход первого элемента И соединен с вторыми входами рабочих регистров и через первый блок контроля четности - с первым входом третьего элемента ИЛИ, второй вход которого через второй блок контроля четности подключен к выходу второго элемента И и входу дешифратора адреса.
SU782690243A 1978-11-29 1978-11-29 Устройство дл распределени и контрол информации SU780012A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU782690243A SU780012A1 (ru) 1978-11-29 1978-11-29 Устройство дл распределени и контрол информации

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU782690243A SU780012A1 (ru) 1978-11-29 1978-11-29 Устройство дл распределени и контрол информации

Publications (1)

Publication Number Publication Date
SU780012A1 true SU780012A1 (ru) 1980-11-15

Family

ID=20795930

Family Applications (1)

Application Number Title Priority Date Filing Date
SU782690243A SU780012A1 (ru) 1978-11-29 1978-11-29 Устройство дл распределени и контрол информации

Country Status (1)

Country Link
SU (1) SU780012A1 (ru)

Similar Documents

Publication Publication Date Title
SU780012A1 (ru) Устройство дл распределени и контрол информации
SU1488876A1 (ru) Буферное запоминающее устройство
SU746677A1 (ru) Устройство дл предотвращени ошибок в системах передачи данных
SU1124272A2 (ru) Устройство дл ввода астрономического времени
SU452860A1 (ru) Запоминающее устройство с автономным контролем
SU928356A1 (ru) Микропрограммное устройство управлени
SU1182506A1 (ru) Устройство дл ввода информации
SU1188735A1 (ru) Микропрограммное устройство управлени
SU376808A1 (ru) Постоянное запоминающее устройство с записью информации геометрическими кодами
SU646373A1 (ru) Ассоциативное запоминающее устройство
SU780011A1 (ru) Устройство дл преобразовани кодов с одного зыка на другой
SU631912A1 (ru) Устройство дл ввода информации
SU1075248A1 (ru) Устройство дл ввода информации
SU1683180A1 (ru) Устройство защиты от ошибок
SU830384A1 (ru) Микропрограммное устройство управ-лЕНи
SU387418A1 (ru) УСТРОЙСТВО дл КОНТРОЛЯ ЗНАНИЙ по КОНСТРУКТИВНЫМ
SU1298803A1 (ru) Полупроводниковое запоминающее устройство
SU1488815A1 (ru) Устройство для сопряжения источника и приемника информации
SU1022216A1 (ru) Устройство дл контрол доменной пам ти
SU913380A1 (ru) Устройство микропрограммного управления 1
SU1075310A1 (ru) Буферное запоминающее устройство
SU959164A2 (ru) Буферное запоминающее устройство
SU377782A1 (ru) Устройство для обработки информации
SU1265860A1 (ru) Запоминающее устройство с самоконтролем
SU1285539A1 (ru) Запоминающее устройство