SU580584A1 - Запоминающее устройство - Google Patents
Запоминающее устройствоInfo
- Publication number
- SU580584A1 SU580584A1 SU7602377591A SU2377591A SU580584A1 SU 580584 A1 SU580584 A1 SU 580584A1 SU 7602377591 A SU7602377591 A SU 7602377591A SU 2377591 A SU2377591 A SU 2377591A SU 580584 A1 SU580584 A1 SU 580584A1
- Authority
- SU
- USSR - Soviet Union
- Prior art keywords
- inputs
- elements
- outputs
- output
- block
- Prior art date
Links
Landscapes
- Bus Control (AREA)
Description
имеющий n входов на разр д 10, /п-входовый приоритетный блок И, п групп 12 по т дополнительных элементов И 13, ши ы 14 ответа на обслуживаиие, п элементов ИЛИ 15 и выходные числовые шины 16. Выходы элементон ИЛИ 15 подключены к одним из входов соответствующих элементов И 7, а входы - к выходам соответствующих дополнительных элементов И 13, входы регистра 9 соединены с первыми входами элементов И 13 и выходами 4 блоков 2, выходы регистра 9 через блок И подключены ко вторым входам соответствующих элементов И 13 и шинам 14, вл ющимс выходами устройства.
При записи информации каждый блок 1 работает независимо- от других, принимает код адреса и числа и передает на шины 14 ответ на обслуживание. При считывании информации одновременно из нескольких блоков 1 (соответственно в несколько различных каналов), каледый из блоков 1 принимает код адреса и запрос из входных щин .3, вырабатывает ответ на обслуживание на выходах 4 блока 2 и выдает выходную информацию из .накопител 5 на входы элементов И 7. Далее блок 8 управлени коммутаторами подключает коммутаторы 6 к шинам 16 в требуемой последовательности . Ответы на обслуживание с выходов 4 блоков 2 .поступают на входы разр дов 10 регистра 9 и запоминаютс в нем. Блок 11 анализирует состо ние регистра 9 и вырабатывает на соответствующем выходе сигнал, соответствующий ответу на входе регистра 9, имеющем более высокий приоритет. Этот сигнал передаетс на шины 14 и поступает на входы элементов И 13. При этом открываетс один из элементов И 13 той группы 12, котора соответствует выбранному в данный момент блоку 1. Сигнал с выхода элемента И 13 через элемент ИЛИ 15 поступает на входы элементов И 7 выбранного в данный момент коммутатора б, чем обеспечиваетс передача информации из накопител 5 к шииам 16. После этого данный блок 1 оперативной .пам ти готов к прнему очередного за.проса. Далее блок управ.ле-ни коммутаторам.и 8 производит передачу на выходные щины 16 информации от остальных
блоков i оперативной пам ти в соответствии с приоритетом.
Техиикогэколомический эффект выражаетс в том, что при использовании описываемого устройства, во-первых, сокращаетс ко.личество 1выходных шин в m раз по сравнению с известным 2 и, во--вторых, соответственно сокращаетс количество оборудовани коммутаторов 6, которые в описываемом устройстве выполнены одноканальными, вместо т-канальных . Это приводит к существенному сокращению объема оборудовани устройства и повышению его надежности при сохранении быстродействи и функциональных возможностей .
Claims (2)
1.ШИРИН А. Г. и Дерюгин А. А. Цифровые вычислительные машины (пам ть ЦВМ). М., «Энерги , 1975, ,с. 495.
2.Патент Великобритании № 1069480, кл. G 4А, 1967.
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU7602377591A SU580584A1 (ru) | 1976-06-28 | 1976-06-28 | Запоминающее устройство |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU7602377591A SU580584A1 (ru) | 1976-06-28 | 1976-06-28 | Запоминающее устройство |
Publications (1)
Publication Number | Publication Date |
---|---|
SU580584A1 true SU580584A1 (ru) | 1977-11-15 |
Family
ID=20667473
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU7602377591A SU580584A1 (ru) | 1976-06-28 | 1976-06-28 | Запоминающее устройство |
Country Status (1)
Country | Link |
---|---|
SU (1) | SU580584A1 (ru) |
-
1976
- 1976-06-28 SU SU7602377591A patent/SU580584A1/ru active
Similar Documents
Publication | Publication Date | Title |
---|---|---|
KR850004684A (ko) | 반도체 기억 장치 | |
SU580584A1 (ru) | Запоминающее устройство | |
KR920009123A (ko) | 셀 스위치 | |
ES457007A1 (es) | Un sistema de elaboracion de datos. | |
SU845811A3 (ru) | Временной коммутатор | |
JPS60258602A (ja) | 動的事象選択回路網 | |
SU1705826A1 (ru) | Устройство приоритета | |
SU560228A1 (ru) | Устройство дл передачи информации из основной пам ти в каналы ввода-вывода | |
SU636676A1 (ru) | Устройство дл управлени блоками пам ти | |
SU1287155A1 (ru) | Микропрограммное устройство управлени | |
SU736086A1 (ru) | Устройство дл сопр жени | |
SU493779A1 (ru) | Устройство управлени передачей информации цифровой вычислительной машины | |
SU989586A1 (ru) | Посто нное запоминающее устройство | |
SU962905A1 (ru) | Устройство дл сопр жени электронных вычислительных машин | |
SU711631A1 (ru) | Буферное запоминающее устройство | |
SU705695A1 (ru) | Асинхронный пространственный коммутатор | |
SU1049968A1 (ru) | Буферное запоминающее устройство | |
SU1200271A1 (ru) | Устройство дл сопр жени ЭВМ с абонентами | |
SU1363238A1 (ru) | Устройство обработки информации | |
SU1180908A1 (ru) | Устройство дл обмена данными между оперативной пам тью и внешним устройством | |
SU1198564A1 (ru) | Устройство дл записи информации в оперативную пам ть | |
SU691831A1 (ru) | Устройство дл обмена данными | |
SU888121A1 (ru) | Устройство дл формировани исполнительных адресов | |
SU618861A1 (ru) | Адаптивный коммутатор | |
SU649153A1 (ru) | Устройство временной коммутации асинхронных низкоскоростных и высокоскоростных каналов |