SU493779A1 - Устройство управлени передачей информации цифровой вычислительной машины - Google Patents

Устройство управлени передачей информации цифровой вычислительной машины

Info

Publication number
SU493779A1
SU493779A1 SU1713380A SU1713380A SU493779A1 SU 493779 A1 SU493779 A1 SU 493779A1 SU 1713380 A SU1713380 A SU 1713380A SU 1713380 A SU1713380 A SU 1713380A SU 493779 A1 SU493779 A1 SU 493779A1
Authority
SU
USSR - Soviet Union
Prior art keywords
input
output
information
transfer
digital computer
Prior art date
Application number
SU1713380A
Other languages
English (en)
Inventor
Антоний Федорович Григорович
Юрий Никифорович Максименко
Александр Анатольевич Попов
Original Assignee
Предприятие П/Я Р-6052
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Предприятие П/Я Р-6052 filed Critical Предприятие П/Я Р-6052
Priority to SU1713380A priority Critical patent/SU493779A1/ru
Application granted granted Critical
Publication of SU493779A1 publication Critical patent/SU493779A1/ru

Links

Landscapes

  • Computer And Data Communications (AREA)
  • Multi Processors (AREA)

Description

1 ;
Изобретение относитс  к области вычислительной техники.
Известны устройства управлени  передачей информации цифровой вычислительной машины (ЦВМ), содержащие регистр номера передающей ЦВМ, выходы которого через первый блок элементов «И соединены с выходами состо ни  устройства, и первый элемент задержки. Выход первого элемента задержки через первый элемент «И св зан с выходом зан тости устройства, первыми входами второго блока элементов «И, вторые входы которого подключены к информационным входам устройства, а выходы соединены с его информационными выходами, и первым входом второго элемента «И, второй вход которого через первый элемент «НЕ подключен к входу синхронизации устройства, а выход соединен с управл ющим входом устройства и нулевым входом триггера зан тости.
Все известные устройства управлени  передачей информации накладывают значительные ограничени  на конфигурацию вычислительных систем из однотипных цифровых вычислительных мащин.
Цель изобретени  - расширение области применени  устройства.
Это достигаетс  тем, что оно содержит соединенные последовательно первый элемент «ИЛИ, второй элемент «НЕ, второй элемент
задержки и третий элемент «И, выход которого соединен с вторыми входами первого блока элементов «И, входом первого элемента задержки и вторым входом первого элемента «И, второй вход подключен к выходу второго элемента «НЕ, третий вход - к единичному выходу триггера зан тости и выходу запроса на передачу собственной ЦВМ устройства , а входы первого элемента «ИЛИ - к
входам запроса на передачу более приоритетных ЦВМ устройства, и последовательно соединенные второй элемент «ИЛИ, третий элемент «НЕ, третий элемент задержки и четвертый элемент «И. Выход последнего соединен с единичным входом триггера зан тости , а второй вход - с входом запроса на передачу собственной ЦВМ. Иервый вход второго элемента «ИЛИ подключен к выходу первого элемента «ИЛИ, а его остальные входы - к входам запроса на передачу менее приоритетных ЦВМ устройства.
Функциональна  схема устройства управлени  передачей информации цифровой вычислительной машины приведена на чертеже.
Устройство содерл.ит триггер 1 зан тости, регистр 2 номера передающей ЦВМ, блоки элементов «И 3 и 4, элементы «И 5-8, элементы «НЕ 9, 10 и 11, элементы 12, 13, 14 задержки, элементы «ИЛИ 15 и 16, выход
17; запроса на передачу собственной ЦВМ,
входы 17i-I7i-i, 17г+1-17и (индекс соответствует номеру ЦВМ, вход щей в систему из п ЦВМ), вход 18 синхронизации, информационные выходы 19, выход 20 зан тости, управл ющий вход 21 (дл  сигнализации о моменте окончани  выдачи информации собственной ЦВМ, на чертеже не показанной), выходы 22 состо ни  (дл  передачи номера ЦВМ, передающей информацию), вход 23 запроса от собственной ЦВМ на передачу информации и информационные входы 24.
При организации системы цифровых вычислительных машин устройства управлени  передачей информации всех ЦВМ системы объединены системой общий шин (на чертеже не показана). Число шин равно количеству ЦВМ в системе. При этом выход 17, подключаетс  к шине с номером i (,2,..., п), а вход 17j (, 2, ...,i-1, t+,-..,«)-к шине с номером /.
Работа устройства управлени  передачей информации состоит из двух циклически повтор ющихс  этапов: этапа запоминани  запроса в триггере 1 зан тости и этапа обслуживани  запомненных запросов.
Запомненные запросы обслуживаютс  приоритетной схемой с жестким приоритетом. При таком обслуживании исключаетс  блокировка запросов с младшими приоритетами при любых интенсивност х запросов со старшими приоритетами. Старший приоритет имеет ЦВМ с меньшим номером в последовательности ЦВМ 1, 2,...,i,...,n.
Этап запоминани  запросов. Запрос на передачу информации, возникший в i-й ЦВМ, поступает через вход 23 запроса от собственной ЦВМ на передачу информации на первый вход элемента «И 7. По окончании обслуживани  последнего запроса из числа запомненных на предыдущем цикле триггеры 1 зан тости всех устройств управлени  передачей информации системы ЦВМ обнул ютс . Следовательно, на всех входах элемента «ИЛИ 15 оказываютс  нулевые уровни, а на выходе элемента «НЕ 9 - единичный уровень . По истечении времени ти задержки сигнала в элементе 14 задержки на втором входе элемента «И 7 по вл етс  единичный уровень , который разрешает запись запроса i-н ЦВМ в г-й триггер зан тости. Поскольку в системе возможно существование группы из / запросов (, 2,...,п), то вс  группа из / запросов записываетс  в соответствующих триггерах зан тости.
Этап обслуживани  запомненных запросов. Предположим, что группа из / запросов запомнилась в соответствующих триггерах зан тости в следующем пор дке: i, i+1, t + 2,..., i+j - 2, i-i-j - 1. Старший приоритет имеет запрос с наименьшим номером /. Совокупность элементов «И 6, «НЕ 10, задержки 12 и «ИЛИ 16 со св з ми образует i-ю схему приоритета. Выходной сигнал t-й схемы приоритета формируетс  на выходе элемента «И 6. Совокупность / схем приоритета вместе с системой общих управл ющих шин (на чертеже не показана), подключенной к выходам 17j запросов на передачу собственной ЦВМ и входам 17.,- запросов на передачу другим ЦВМ системы (, 2,..., i-1, г+1,..., п), образует блок приоритета.
Блок приоритета выбирает из группы / запросов запрос с наименьшим номером t. Выходной сигнал блока приоритета формируетс 
одной из / схем приоритета.
Рассмотрим работу блока приоритета при обслуживании группы из / запросов. Сигналы с единичных выходов триггеров зан тости поступают на первые входы элементов «И 6 и
по входам 17i+j i запросов на передачу другим ЦВМ системы в систему общих шин.
Поскольку i-й запрос  вл етс  самым старшим в группе, то в t-M устройстве управлени  передачей информации по входам 17i-17i i
запросов на передачу другим ЦВМ системы подаютс  нулевые уровни. На выходе элемента «ИЛИ 16 нулевой уровень через элемент «НЕ 10 преобразуетс  в единичный и поступает на второй вход, а через элемент 12 задержки - на третий вход элемента «И 6. Сигнал с выхода элемента «И 6, одновременно  вл ющийс  сигналом с выхода блока приоритета , через блоки элементов «И 3 и 4 и элемент «И 5 управл ет подключением выхода 20 зан тости и выхода 22 состо ни  и информационных выходов 19 к магистральным управл ющим и информационным шинам (на чертеже не показаны). По окончании обслуживани  г-го запроса
на входе 18 синхронизации по вл етс  нулевой уровень, t-й триггер зан тости устанавливаетс  в «О и сигнал на выходе г-й схемы приоритета выключаетс . Управл ющие и информационные магистральные шины занимают исходное нулевое состо ние . С момента обнулени  t-ro триггера зан тости возникают услови  формировани  сигнала на выходе 1Ч-1-й схемы приоритета, так как на входах элемента «ИЛИ 16
схемы приоритета устанавливаютс  нулевые уровни. Дл  того, чтобы подключение t-f-1-го устройства управлени  нередачей информации к магистральным управл ющим и информационным шинам происходило не раньше, чем магистральные шины установ тс  в исходное нулевое состо ние, вводитс  элемент 12 задержки с временем Ti2, больщим чем врем  переходного процесса в магистральных шинах. Этой же цели служат элементы 13 и 14 задержки .
Предмет изобретени 
Устройство управлени  передачей информации цифровой вычислительной машины (ЦВМ), содержащее регистр номера передающей ЦВМ, выходы которого через первый блок элементов «И соединены с выходами состо ни  устройства, и первый элемент задержки , выход которого через первый элемент «И
соединен с выходом зан тости устройства, первыми входами второго блока элементов «И, вторые входы которого подключены к информационным входам устройства, а выходы соединены с его информационными выходами, и первым входом второго элемента «И, второй вход которого через первый элемент «НЕ подключен к входу синхронизации устройства, а выход соединен с управл ющим входом устройства и нулевым входом триггера зан тости, отличающеес  тем, что, с целью расщирени  области применени , оно содержит соединенные последовательно первый элемент «ИЛИ, второй элемент «НЕ, второй элемент задержки и третий элемент «И, выход которого соединен с вторыми входами первого блока элементов «И, входом первого элемента задержки и вторым входом первого элемента
«И, второй вход подключен к выходу второго элемента «НЕ и третий вход подключен к единичному выходу триггера зан тости и выходу запроса на передачу собственной ЦВМ устройства, а входы первого элемента «ИЛИ подключены к входам запроса на передачу более приоритетных ЦВМ устройства, и последовательно соединенные второй элемент «ИЛИ, третий элемент «НЕ, третий элемент задержки и четвертый элемент «И, выход которого соединен с единичным входом триггера зан тости , а второй вход подключен к входу запроса на передачу собственной ЦВМ, первый вход второго элемента «ИЛИ подключен к
выходу первого элемента «ИЛИ, а его остальные входы подключены к входам запроса на передачу менее приоритетных ЦВМ устройства .
18 19 20
22
SU1713380A 1971-11-15 1971-11-15 Устройство управлени передачей информации цифровой вычислительной машины SU493779A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU1713380A SU493779A1 (ru) 1971-11-15 1971-11-15 Устройство управлени передачей информации цифровой вычислительной машины

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU1713380A SU493779A1 (ru) 1971-11-15 1971-11-15 Устройство управлени передачей информации цифровой вычислительной машины

Publications (1)

Publication Number Publication Date
SU493779A1 true SU493779A1 (ru) 1975-11-28

Family

ID=20492686

Family Applications (1)

Application Number Title Priority Date Filing Date
SU1713380A SU493779A1 (ru) 1971-11-15 1971-11-15 Устройство управлени передачей информации цифровой вычислительной машины

Country Status (1)

Country Link
SU (1) SU493779A1 (ru)

Similar Documents

Publication Publication Date Title
US3983540A (en) Rapid bus priority resolution
KR920006858A (ko) 직접 메모리 억세스 테이타 전송중의 버스 중재 최적화 방법 및 장치
SU493779A1 (ru) Устройство управлени передачей информации цифровой вычислительной машины
EP0227311B1 (en) Data processing system in which modules logically "or" number sequences onto control lines to obtain the use of a time shared bus
RU1772803C (ru) Многоканальное устройство приоритета
SU1624449A1 (ru) Устройство дл подключени источников информации к общей магистрали
SU1005055A1 (ru) Многоканальное устройство приоритета
SU1322285A1 (ru) Многоканальное устройство дл подключени абонентов к общей магистрали
SU1128257A1 (ru) Многоканальное устройство дл приоритетного подключени источников информации к общей магистрали
SU1096643A1 (ru) Устройство дл приоритетного опроса
SU1612301A1 (ru) Устройство дл организации очереди
SU1571586A1 (ru) Устройство дл группового обслуживани запросов
SU580584A1 (ru) Запоминающее устройство
SU840906A1 (ru) Многоканальное устройство приоритета
SU903881A1 (ru) Устройство дл приоритетного управлени
SU760074A1 (ru) Устройство для обмена информацией 1
SU1070551A1 (ru) Устройство дл группового обслуживани запросов
SU1471192A1 (ru) Устройство дл приоритетного обслуживани запросов
SU1182518A1 (ru) Многоканальное устройство приоритета
SU862142A2 (ru) Многоканальное приоритетное устройство
SU1432541A1 (ru) Устройство дл подключени абонентов к общей магистрали
SU1176329A1 (ru) Устройство дл динамического приоритета
SU674023A1 (ru) Устройство приоритета
SU868760A1 (ru) Устройство динамического приоритета
SU822168A1 (ru) Устройство дл сопр жени каналовВВОдА-ВыВОдА C уСТРОйСТВОМ упРАВлЕНи ОпЕРАТиВНОй пАМ Тью МНОгОпРОцЕССОР-НОй ВычиСлиТЕльНОй МАшиНы