SU989586A1 - Посто нное запоминающее устройство - Google Patents
Посто нное запоминающее устройство Download PDFInfo
- Publication number
- SU989586A1 SU989586A1 SU813317156A SU3317156A SU989586A1 SU 989586 A1 SU989586 A1 SU 989586A1 SU 813317156 A SU813317156 A SU 813317156A SU 3317156 A SU3317156 A SU 3317156A SU 989586 A1 SU989586 A1 SU 989586A1
- Authority
- SU
- USSR - Soviet Union
- Prior art keywords
- register
- inputs
- outputs
- address
- output
- Prior art date
Links
Landscapes
- Communication Control (AREA)
Description
(5) ПОСТОЯННОЕ ЗАПОМИНАЮЩЕЕ УСТРОЙСТВО
-... : , ; 1 / - - /
Изобретение относитс к .вычислите ьной технике и может быть исполь зовано в устройствах хранени дискретной информации цифровых вычислительных машин.
, Известны запоминающие устройства, в которых используютс элементы с неразрушащим считыванием типа биакс С1 3.
Недостатком этих запоминающих устройств вл етс большой период обращени , так как после очередного обращени нельз начать новое, пока во всех узлах устройства не завершатс процессы, св занные с предыдущим обращением.
Наиболее близким к п|редлагаемому вл етс конвейерное ППЗУ на элемен-i тах типа биакс, содержащее шину тактовых импульсов, регистр адреса, m п-разр дных модулей пам ти, m п-разр дных выходных рег;истров , п мультиплексоров, первый и второй регистры выбора слова. Адресные входы модулей пам ти соединены с выходами регистра адреса, а управл ющие входы адресного регистра, обоих регистров выбора слова и выходных регистров соединены с шиной тактовых импульсов, выходы первого регистра выбора слова соединены с
0 информационными входами второго регистра выбора слова, выходы которого соединены с управл ющими входами мультиплексоров, информационные входы адресного регистра и перврго регист )S pa выбора слова вл ютс входами устройства, информационные входы выходных регистров соединены с выходами модулей пам ти, а выходы - с информационными входами мультиплексо .
20 ров, выходы которых вл ютс выходами устройства.
Claims (2)
- Устройство работает следующим образом .. 39 Адрес обращени к ПЗУ принимаетс по тактовому импульсу в регистр адреса и первый регистр выбора слова и далее поступает на входы модулей пам ти и второго регистра выбора слова . При поступлении импульса опроса на шину опроса и после срабатывани дешифраторов, накопителей, усилителей воспроизведени и регистров числа модулей пам ти на выходах т модулей пам ти вл ютс п-разр дные слова , откуда они по очередному тактово му импульсу принимаютс в выходные регистры и поступают на информационные входы мультиплексоров. Каждый из мультиплексоров в соответствии с кодом, поступающим на его управл ющие входы из второго регистра выбора слова, пропускает на свой выход сигнал того из выходных регистров , номер которого определ етс Управл ющим KOAOM iZ. Недостатком устройства вл етс большое количество аппаратуры, св занное с наличием m выходных регист ров. Цель изобретени - повышение надежности работы устройства за счет использовани только одного выходного регистра вместо m регистров в прототипе. Поставленна цель достигаетс те что в устройстве, содержащем регист адреса, модули пам ти, адресные вхо которых соединены с выходами регист ра адреса, а управл ющие входы - с шиной опроса, мультиплексоры, выход ной регистр, первый и второй регист ры выбора слова, управл ющие входы адресного регистра и регистров выбора слова соединены с шиной тактовых импульсов, выходы первого регистра выбора слова соединены с информационными входами второго регистра выбора слова, выходы которог соединены с управл ющими входами мультиплексоров, информационные вхо ды адресного регистра и первого регистра выбора слова вл ютс вход ми устройства, управл ющий вход выходного регистра соединен с шиной опроса, информационные входы мульти плексоров соединены с выходами моду лей пам ти, а выходы - с информационными входами выходного регистра, выходы которого вл ютс выходами устройства. На чертеже приведена структурна схема предложенного устройства. Устройство содержит шину тактовых импульсов 1, регистр адреса 2, m модулей пам ти 3 щину опроса j ,п .мультиплексоров 5, п-разр дный выходной регистр 6, первый регистр выбора слова 7, второй регистр выбора слова 8. Входы регистра адреса 2 и входы первого регистра выбора слова 7 вл ютс входами устройства. Выходы регистра адреса 2 соединены с адресными входами модулей пам ти 3, выходы первого регистра выбора слова 7 соединены со входами второго регистра выбора слова 8. Управл ющие входы модулей пам ти 3 соединены с шиной опроса k. Информационные входы мультиплексоров 5 соединены с выходами модулей пам ти 3, п ричем одноименные разр ды модулей пам ти соединены с информационными входами соответствующего мультиплексора.Уп равл ющие входы мультиплексоров 5 соединены с выходом второго регистра выбора слова В. Выходы мультиплексоров 5 соединены с информационными входами выходного регистра 6, выходы которого вл ютс выходами устройства . Управл ющие входы регистра адреса 2 и обоих регистров выбора слова 7 и В соединены с шиной тактовых импульсов 1, а управл ющий вход выходного регистра 6 соединен (непосредственно или через элемент задержки ) с шиной опроса . Устройство работает следующим образом . По первому тактовому импульсу адрес принимаетс в регистр адреса 2 и первый регистр выбора слова 7 и поступает оттуда на входы модулей пам ти 3 и второго регистра выбора слова В. После подачи импульса опроса на шину опроса i срабатывают модули пам ти 3, на выходах которых по вл ютс п-разр дные числа. Информаци во второй регистр выбора слова 8 принимаетс по второму тактовому импульсу, после чего выходной код этого регистра поступает на управл ющие входы мультиплексоров 5. I Информаци с выходов модулей пам ти 3 проходит через мультиплексоры 5 и поступает на информационные входы выходного регистра 6, принимаетс в этот регистр по второму импульсу опроса и по вл етс на выходах устройства. 59 Использование изобретени позволи повысить надежность работы устройства , так как количество аппаратуры в предложенном устройстве меньше, чем в прототипе. Уменьшение аппарату ры составл ет т-1 п-разр дных регист ров. Например, если ,,экономи аппаратуры составл ет 18-1)4 х1/|Ц 1008 триггеров. Формула из эбретени Посто нное запоминающее устройство , содержащее регистр адреса, модули пам ти, адресные входы которых соединены с выходами регистра адреса а управл ющие входы - с шиной опроса мультиплексоры, выходной регистр, первый и второй регистры выбора слова , управл ющие входы адресного регистра и регистров выбора слова соединены с шиной тактовых импульсов, выходы первого регистра выбора слова .соединены с информационными входами второго регистра выбора слова, выходы которого соединены с управл ющими входами мультиплексоров, информаци . -1 6 онные входы адресного регистра и первого регистра выбрра слова вл ютс входами устройства, отличающеес тем, что, с целъю пр9Ыен})1Я надежности устройства, уп{ авл|ц|||1 й vV, вход выходного регисрра соединён с . шиной опроса, информационные входы мультиплексоров соединены с выходами модулей пам ти, а выходы - с информационными входами вынодного регистра , выходы которого вл ютс выходами устройства. Источники информации, прин тые во внимание при Э ксг1е1 ти8в 1.Визун Ю.И,, Зыков Н.Б, Кико П.С. Пахомов В.Н. Конструктивно-техно о- гические особенности серийно-способного накопител большой емкости на биаксах.- ВНТК Дальнейшее развитие техники запсйчинающих устройств. Тезисы докл. под.ред.Л.П.Крайзмера и Е.А.Брика. Тбилиси, 1976.
- 2.Брик Е.А.,МозгуHOB А.В., Щидловский Р.П. Конвейерные ЛПЗУ ка микробиаксах .-ВНТК Развитие теории и . техники средств хранени ииформа- / ции. Тезисы докл. под.ред.Е.А.Брика Москва-Рига, 1980 (прототип).
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU813317156A SU989586A1 (ru) | 1981-07-13 | 1981-07-13 | Посто нное запоминающее устройство |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU813317156A SU989586A1 (ru) | 1981-07-13 | 1981-07-13 | Посто нное запоминающее устройство |
Publications (1)
Publication Number | Publication Date |
---|---|
SU989586A1 true SU989586A1 (ru) | 1983-01-15 |
Family
ID=20969001
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU813317156A SU989586A1 (ru) | 1981-07-13 | 1981-07-13 | Посто нное запоминающее устройство |
Country Status (1)
Country | Link |
---|---|
SU (1) | SU989586A1 (ru) |
-
1981
- 1981-07-13 SU SU813317156A patent/SU989586A1/ru active
Similar Documents
Publication | Publication Date | Title |
---|---|---|
KR880000967A (ko) | 듀얼 포오트 반도체 기억 장치 | |
KR840001731A (ko) | 순차적인 워어드가 정열된 어드레스 지정장치 | |
KR940007649A (ko) | 디지탈 신호 처리장치 | |
SU989586A1 (ru) | Посто нное запоминающее устройство | |
SU1709293A2 (ru) | Устройство дл ввода информации | |
SU743030A1 (ru) | Запоминающее устройство | |
SU1660008A1 (ru) | Устройство адресации оперативной памяти | |
SU741321A1 (ru) | Посто нное запоминающее устройство | |
SU1264239A1 (ru) | Буферное запоминающее устройство | |
SU1120326A1 (ru) | Микропрограммное устройство управлени | |
SU1705826A1 (ru) | Устройство приоритета | |
SU391559A1 (ru) | Устройство для отображения буквенно- цифровой информации | |
SU1361722A1 (ru) | Преобразователь кодов | |
SU1377853A1 (ru) | Генератор случайного полумарковского процесса | |
SU1075260A1 (ru) | Устройство дл суммировани @ -разр дных последовательно поступающих чисел | |
RU1817114C (ru) | Устройство дл распознавани образов | |
SU1092494A2 (ru) | Устройство дл сортировки чисел | |
SU1285470A1 (ru) | Микропрограммное устройство управлени | |
SU675418A1 (ru) | Устройство дл ввода информации | |
SU1536383A1 (ru) | Устройство дл обслуживани запросов | |
SU437072A1 (ru) | Микропрограммное устройство управлени | |
SU1764053A1 (ru) | Многоканальное устройство дл управлени обслуживанием за вок в пор дке поступлени | |
SU1378038A1 (ru) | Пространственно-временна цифрова коммутационна система | |
SU888204A1 (ru) | Запоминающее устройство | |
SU560228A1 (ru) | Устройство дл передачи информации из основной пам ти в каналы ввода-вывода |