SU526940A1 - Устройство дл приема последовательного кода - Google Patents
Устройство дл приема последовательного кодаInfo
- Publication number
- SU526940A1 SU526940A1 SU2061266A SU2061266A SU526940A1 SU 526940 A1 SU526940 A1 SU 526940A1 SU 2061266 A SU2061266 A SU 2061266A SU 2061266 A SU2061266 A SU 2061266A SU 526940 A1 SU526940 A1 SU 526940A1
- Authority
- SU
- USSR - Soviet Union
- Prior art keywords
- output
- input
- information
- pulse
- logical
- Prior art date
Links
Landscapes
- Dc Digital Transmission (AREA)
Description
1
Устройство относитс к области автоматики и вычислительной техники.
Известны устройства дл приема информации , содержащие триггеры, элементы «И- НЕ, «ИЛИ 1.
Однако такие устройства сложны и имеют низкую надежность.
Наиболее близки.м по технической сущности к изобретению вл етс устройство дл приема последовательного кода, содержащее первый и второй элементы «И-НЕ, выход каждого из которых подключен к перво.му входу другого и к соответствующему входу первого разр да регистра сдвига, второй вход второго элемента «И-НЕ подключен к шине тактовых импульсов, соединенной с соответствующим входом каждого разр да регистра сдвига 2.
Однако в таком устройстве, если импульс информации опережает импульс сдвига, то первый же импульс информации до при.хода импульса сдвига записываетс в первый разр д и с приходом первого импульса сдвига переписываетс во второй. Таким образом, дл данного случа следует подавать импульс сдвига на один меньше, чем импульсов информации . Тот же эффект имеет место в случае потенциальной передачи информации.
Это создает определенные трудности при проектировании аппаратуры цифровой обработки информации в быстродействующих системах , где разные длины линий св зи между абонентами и аппаратурой синхронизации создает услови разного временного соотношени между импульсами информации и сдвига, тем более, что учет этого временного рассогласовани на этапе конструировани очень затруднен . Разные временные соотношени между импульсами информации и сдвига привод т к
тому, что дл разлнчны.х условий одной н той же аппарат}ры необходимо разное количество импульсов синхронизации (сдвигов).
Цель изобретени - упрощение устройства и повышение надежности его работы.
Это достигаетс тем, что в нредлагае.мое устройство введены элементы «И-НЕ, «НЕ, «2И-4И-2ИЛИ-НЕ и /-/(-триггер, разр д регистра сдвига выполнен на /-/(-триггере, причем информационный вход
устройства соединен с первыми входами третьего элемента «И-НЕ, первого элемента «И элемента «2И-4И-2ИЛИ-НЕ, шина тактовых импульсов подключена к С-входу /-Ктриггера , инверсный выход которого соединен
соответственно с вторым входо.м первого и первым входом второго элементов «И элемента «2И-4И-2НЛИ-НЕ, пр мой выход /-/(-триггера подключен к второму входу третьего элемента «И-НЕ, выход которого
соединен с S-входом /-/(-триггера первого
разр да регистра, шина установки в ноль нодключена к второму входу второго элемента «И элемента «2Й-4И-2ИЛИ--Н1:;, к / входам /-К-тркггера и /-/С-трнггеров каждого разр да регистра, выходы первого и второго элементов «И-НЕ присоединены соответственно к /(-входу /-/(-триггера и третьему входу второго элемента «И элемента «2И-4И-2ИЛИ-НЕ, выход которого через элемент «НЕ подключен к четвертому входу второго элемента «2И-4И-2ИЛИ-НЕ, выход элемента «2И-4И-2ИЛИ-НЕ соединен с вторым входом первого элемента «И- НЕ, выходы первого и второго элементов «И-НЕ подключены соответственно к / и /(-входам /-/(-триггера первого разр да регистра , пр мой и инверсный выходы /-/(триггера каждого разр да регистра соединены соответственно с У и /(-входами /-/(-триггера последующего разр да регистра.
На фиг. 1 показана блок-схема предлагаемого устройства, где 1 - элемент «Pi-НЕ, 2 - элемент «2И-4И-2ИЛИ-НЕ, 3 - элемент «НЕ, 4 - /-/(-триггер, 5 - элемент «И-НЕ, 6 - второй элемент «И-НЕ, 7 - вход устройства, 8- шина установки в нуль, 9 - шина тактовых импульсов, 10 - выход элемента «Н-НЕ 1,11- выход элемента «2И-4И-2ИЛИ-НЕ, 12- пр мой выход /-/(-триггера, 13 - инверсный выход /-/(-триггера, 14 - выход элемента 5 «И- НЕ, 15 - выход элемента 6 «И-НЕ, 16 - пр мой выход первого разр да /-/(-триггера, 17 - пр мой выход второго разр да /-/(триггера .
На фиг. 2-7 приведены временные диаграммы работы.
Исходным состо нием устройства принимаетс нулевое состо ние триггеров сдвигаюидего регистра. В этом случае на единичных выходах 12, 16, 17, а на выходе 14 присутствует логический «О (низкий уровень потенциала ), а на выходах 10, 11, 13, 15- логическа «1 (высокий уровень потенциала). Информационные импульсы положительной пол рности поступают на вход 7 устройства приема последовательного кода информации, а импульс сдвига той же пол рности на вход 9.
Рассмотрим несколько случаев приема информации .
Информационный импульс поступает и заканчиваетс до прихода импульса сдвига (фиг. 2). С входа 7 информаци поступает на вход элемента «И элемента «2Й--4И - -2ИЛИ-НЕ, на выходе 11 при этом по вл етс логический «О, а на выходе 14 - логическа «1. С окончанием информационного импульса такое состо ние элемента сохран етс . Оно измен етс только с по влением импульса сдвига. Нричем с его началом на выходе 15 по вл етс логический «О, на выходе 11 - логическа «, а с окончанием /-/Стриггер первого разр да регистра переключаетс , записыва на выходе 16 логическую на выходе 12 также по вл етс «1. Записанна информаци с приходом следуюихего импульса сдвига переписываетс во второй разр д .
Информационный импульс поступает до начала импульса сдвига, а заканчиваетс до окончани последнего (фиг. 3).
Ииформациоиный импульс вызывает по вление на выходе 11 логического «О, а на выходе 14 - логической «1. С приходом сдвнгового импульса потенциалы этих выходов не мен ютс , а на выходе 15 по вл етс логический «О. С окончанием информационного импульса потенциал на выходе 11 мен етс с «О на «1, с окончанием сдвигового импульса
на выходах 12, 15 по вл етс логическа «1, на выходе 14 - логический «О, на выходе 16 - логическа «I.
Импульсы сдвига иерекрывают ииформациоииый импульс по переднему и заднему
фронтам (фиг. 4).
Информационный имиульс поступает на вход 7, на выходе 11 но вл етс логический «О, который подаетс на вход элемента «И-НЕ 5, вызыва по вление на входе 14
логической «1, а на выходе 15 - логического «О. Но окончании имнульса сдвига переключаетс триггер первого разр да регистра, т. е. по вл етс на выходе 16 - логическа «1.
Триггер на элементах 5, 6 по окончании импульса сдвига возвраш,аетс в первоначальное состо ние.
Информационный имнульс С01и1адает с импульсом сдвига (фиг. 5).
С приходом информационного и сдвигового имнульсов на выходе 11 по вл етс логический «О, который подаетс на вход элемента «И-НЕ 5, на выходе 14 по вл етс логическа «1, а на выходе 15 - логический «О.
Вследствие этого по окончании импульса сдвига в иервый разр д регистра записываетс поданна информаци .
Информационный имнульс поступает после начала импульса сдвига, а заканчиваетс но
окончании имнульса сдвига (фиг. 6).
На выходе 11 логический «О по вл етс с приходом информационного импульса и вызывает по вление на выходе 14 логической «Ь, а на выходе 15 - «О. По окончании сдвигового импульса переключаютс триггер первого разр да регистра (на выходе 16 записываетс «1) и /-/(-триггер схемы приема информации . Логический «О с выхода 13 поступает на вход элемента «И элемента «2И-
-4И-2ИЛИ-НЕ и несмотр на то, что информаци присутствует на входе 7, на выходе 11 по вл етс логическа «1. В результате элементы 5, 6 возвращаютс в первоначальное состо ние. Логическа «1 с выхода 12
поступает на вход элемента «И-НЕ 1. По вившийс на выходе 10 логический «О присутствует до окоичани импульса информации и подтверждает «1, записанную в первом разр де регистра.
Случай, когда информационный импульс перекрывает импульс сдвига, не рассматриваетс , так как он целиком укладываетс в описанные выше случаи.
Информационный имиульс поступает после окончани импульса сдвига (фиг. 7). С окончанием импульса сдвига /-К-триггер устр йства приема последовательного кода информации переключаетс , и логическа «1 с выхода 12 поступает на вход элемента 1, па выходе 10 которого с приходом информационного импульса по вл етс логический «О, который, поступа на вход /-/С-триггера первого разр да регистра переключает этот триггер и на выходе 16 записываетс «1. С окончанием информационного импульса на выходе 10 потенциал мен етс с «О на «1, а заиисанна единица хранитс триггером до поступлени следующего сдвигающего импульса , который сдвигает ее во второй разр д.
Таким образом, из рассмотренных случаев видно, что информаци , независимо от ее временной расстановки относительно импульса сдвига, записываетс в первый разр д регистра , поэтому на устройство приема последовательного кода информации в любом случае можно подавать одинаковое количество импульсов сдвига, что упрощает формировапие пачки импульсов сдвига.
Такое устройство особенно необходимо в быстродействуюншх системах, где разные длины линий св зи между абонентами и аппаратурой синхронизапии приводит к разному временному соотношению между импульсами сдвига и информации.
Ф о р м } л а изобретени
Устройство дл приема последовательного кода, содержащее первый и второй элементы «И-НЕ, выход каждого из которых подключен к первому входу другого и к соответствующему входу первого разр да регистра сдвига , второй вход второго элемента «И-НЕ подключен к шине тактовых импульсов, соединенной с соответствуюишм входом каждого
разр да регистра сдвига, отличающеес тем, что, с целью упрощени устройства и повышени надежности его работы, в него введены элементы «Н-НЕ, «НЕ, «2Н-
-4И-2ИЛИ-НЕ, и /-/(-триггер, каждый разр д регистра сдвига выполнен на /-Ктриггере , причем информационный вход устройства соединен с первыми входами третьего элемента «И-НЕ, первого элемента «И.
элемента 2И-4И-2ИЛИ-НЕ, шина тактовых импульсов подключена к С-входу /-Ктриггера , инверсный выход которого соединен соответственно с вторым входом первого и первым входом второго элементов «И элемента
«2И-4И-2ИЛИ-НЕ, пр мой выход I-Kтриггера подключен к второму входу третьего элемента «И-НЕ, выход которого соединен с 5-входом /-/С-триггера первого разр да регистра , шина установки в ноль подключена к
второму входу второго элемента «И элемента 2И-4Н-2ИЛИ-НЕ, к / -входам 1 -Ктриггера и /-/С-триггеров каждого разр да регистра, выходы первого и второго элементов «И-НЕ присоединены соответственно к Квходу /-/С-триггера и третьему входу второго элемента «И элемента «2Н-4И-2ИЛИ- -НЕ, выход которого через элемент «НЕ подключен к четвертому входу второго элемента «2И-4И-2ИЛИ-НЕ, выход элемепта «2И-4И-2ИЛИ-НЕ соединен с вторым входом первого элемента «И-НЕ, выходы первого и второго элементов «РТ-НЕ подключены соответственно к / п /С-входам /-Ктриггера первого разр да регистра, пр мой и
инверсный выходы /-К-триггера каждого разр да регистра соединены соответственно с / и К-входами /-К-триггера последующего разр да регистра.
Источники информации, прин тые во внимание при экспертизе:
1.Каган Б. М. и Каневский М. М. Цифровые вычислительные машины и системы. .М., «Энерги , 1974.
2.Авт. св. № 378930. G 08С 19/28. 26.10.70 (прототип).
10
11
2
{
Л
17
1
16
if
fuz.i
Риг.З
7 //
П
10
/
fUZ.
ftUZ.f
IT
n и
/7
Фиг.6
TL
1 t1Ь
10
1о 17
puг.
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU2061266A SU526940A1 (ru) | 1974-09-13 | 1974-09-13 | Устройство дл приема последовательного кода |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU2061266A SU526940A1 (ru) | 1974-09-13 | 1974-09-13 | Устройство дл приема последовательного кода |
Publications (1)
Publication Number | Publication Date |
---|---|
SU526940A1 true SU526940A1 (ru) | 1976-08-30 |
Family
ID=20596434
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU2061266A SU526940A1 (ru) | 1974-09-13 | 1974-09-13 | Устройство дл приема последовательного кода |
Country Status (1)
Country | Link |
---|---|
SU (1) | SU526940A1 (ru) |
-
1974
- 1974-09-13 SU SU2061266A patent/SU526940A1/ru active
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US3150324A (en) | Interleaved delay line with recirculating loops for permitting continuous storage and desired delay time | |
SU526940A1 (ru) | Устройство дл приема последовательного кода | |
US3753241A (en) | Shift register having internal buffer | |
KR940001556B1 (ko) | 디지탈신호처리장치 | |
SU913367A1 (ru) | Устройство для сравнения двоичных чисел 1 | |
SU896619A1 (ru) | Устройство дл вычислени экспоненциальной функции | |
SU1001092A1 (ru) | Цифровой функциональный преобразователь | |
SU387524A1 (ru) | Распределитель импульсов | |
SU978349A1 (ru) | Кольцевой распределитель импульсов | |
SU961151A1 (ru) | Недвоичный синхронный счетчик | |
SU1246091A1 (ru) | Устройство дл извлечени квадратного корн | |
SU369715A1 (ru) | Троичный потенциальный триггер | |
SU769629A1 (ru) | Регистр сдвига | |
SU476601A1 (ru) | Устройство сдвига цифровой информации | |
SU475616A1 (ru) | Распределитель сигналов | |
SU395988A1 (ru) | Десятичный счетчик | |
SU362490A1 (ru) | Реверсивный счетчик | |
SU454696A1 (ru) | Цифровой веро тностный распределитель импульсов | |
SU1203693A1 (ru) | Пороговый элемент | |
SU364964A1 (ru) | Всесоюзная пат?111110-1шяп?! | |
SU466508A1 (ru) | Устройство дл сравнени двоичных чисел | |
SU375789A1 (ru) | Коммутирующее устройство | |
SU452827A1 (ru) | Устройство дл сравнени двоичных чисел | |
SU849470A1 (ru) | Триггерна лини | |
SU382146A1 (ru) | Устройство для сдвига чисел |