SU454696A1 - Цифровой веро тностный распределитель импульсов - Google Patents

Цифровой веро тностный распределитель импульсов

Info

Publication number
SU454696A1
SU454696A1 SU1950074A SU1950074A SU454696A1 SU 454696 A1 SU454696 A1 SU 454696A1 SU 1950074 A SU1950074 A SU 1950074A SU 1950074 A SU1950074 A SU 1950074A SU 454696 A1 SU454696 A1 SU 454696A1
Authority
SU
USSR - Soviet Union
Prior art keywords
numbers
pulse distributor
distributor
registers
shift
Prior art date
Application number
SU1950074A
Other languages
English (en)
Inventor
Виктор Григорьевич Кирий
Петр Николаевич Кирицев
Original Assignee
Иркутский политехнический институт
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Иркутский политехнический институт filed Critical Иркутский политехнический институт
Priority to SU1950074A priority Critical patent/SU454696A1/ru
Application granted granted Critical
Publication of SU454696A1 publication Critical patent/SU454696A1/ru

Links

Landscapes

  • Analogue/Digital Conversion (AREA)

Description

1
Изобретение относитс  к вычислительной технике и может найти применение при моделировании сложных веро тностных систем.
Известен цифровой веро тностный (1,«Jнолюсник , содержащий сдвигающие регистры со случайным сдвигом единицы, триггеры которых соединены с вентил ми генераторов случайных импульсов, св занные через вентили с двум  счетчиками, триггеры которых подключены к вентил м, инверторы, коммутатор и равноверо тные 1/2-полюсники.
Однако в известном распределителе нет управл емости по каждому выходу распределител .
Целью изобретени   вл етс  расщирение функциональных возможностей распределител .
Дл  этого выход генератора тактов соединен с шиной сдвига каждого из сдвигающих регистров и счетным входом каждого генератора CJi yчaйныx знаков, выходы которых через соответствующий сумматор подключены к входам сравнивающей схемы, а второй вход каждого сумматора соединен с единичным выходом триггера младшего разр да соответствующего сдвигающего регистра.
На чертеже приведена блок-схема распределител .
Цифровой веро тностный распределитель импульсов содержит генератор токов 1, сдвигающие регистры 2 (п регистров), генераторы случайных знаков (ГСЗ) 3 (/г генераторов), сумматоры 4 (п сулгматоров). схему сравлепи  чисел 5.
Распределитель работает следующим образом .
Генератор случайных двоичных знаков 3 за л тактов генерирует множество случайных чисел в диапазоне от О до 2 с равномерным законом распределени , причем каждое число в данном случае представлено в последовательном виде и поступает на сумматор 4 младшими разр дами вперед.
Каждый из сумматоров 4 осуществл ет операцию сложени  числа, записанного в сдвигающем регистре 2, со случайным числом, иостунившим от ГСЗ 3 за г тактов (г - число разр дов сдвигающего регистра 2). Это приводит к сдвигу равномерного закона распределени  на число, записанное в управл ющем регистре.
Занос  в сдвигающие регистры 2 разные числа, мы тем самым измен ем возможные законы распределени  чисел на выходе сумматора 4.
Получаемые на выходе су.мматора 4 числа, имеющие одинаковые (при разных числах в регистрах) или разные законы распределени , поступают на схему сравнени  чисел 5, котора , начина  с младших разр дов, определ ет , какое из поступающих чисел  вл етс  минимальным (максимальным) и к какому каналу генерировани  оно принадлежит. Номер соответствующего канала возбуждает выход схемы сравнени  5.
Например, если в сдвигающем регистре первого канала устанавливаетс  число, близкое к максимальному, а в остальных регистрах числа равны нулю, то  сно, что веро тность по влени  чисел, больших по величине в первом канале, будет выше, чем во всех других. Таким образом, измен   числа в управл ющих регистрах , можно легко перестраивать закон распределени  веро тностей по влени  событий на выходах распределителей.
Предмет изобретени 
Цифровой веро тностный распределитель импульсов, содержащий генератор тактов, сдвигающие регистры, генераторы случайных знаков, отличающийс  тем, что, с целью расширени  функциональных возможностей, выход генератора тактов соединен с шиной сдвига каждого из сдвигающих регистров и счетным входом каждого генератора случайных знаков, выходы которых через соответствующий сумматор подключены к входам сравнивающей схемы, а второй вход каждого сумматора соединен с единичным выходом триггера младшего разр да соответствующего сдвигающего регистра.
п...
J I
ч h
U
j
« I&
;
Lir
,
SU1950074A 1973-07-27 1973-07-27 Цифровой веро тностный распределитель импульсов SU454696A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU1950074A SU454696A1 (ru) 1973-07-27 1973-07-27 Цифровой веро тностный распределитель импульсов

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU1950074A SU454696A1 (ru) 1973-07-27 1973-07-27 Цифровой веро тностный распределитель импульсов

Publications (1)

Publication Number Publication Date
SU454696A1 true SU454696A1 (ru) 1974-12-25

Family

ID=20561802

Family Applications (1)

Application Number Title Priority Date Filing Date
SU1950074A SU454696A1 (ru) 1973-07-27 1973-07-27 Цифровой веро тностный распределитель импульсов

Country Status (1)

Country Link
SU (1) SU454696A1 (ru)

Similar Documents

Publication Publication Date Title
US3742197A (en) Synthesis of digital signals corresponding to selected analog signals
SU454696A1 (ru) Цифровой веро тностный распределитель импульсов
SU409221A1 (ru) Вероятностный сумматор параллельного типа
SU1151956A1 (ru) Устройство дл возведени в квадрат
SU602975A1 (ru) Генератор псевдослучайных чисел
SU437061A1 (ru) Генератор цепеей маркова
SU1022155A1 (ru) Устройство дл умножени @ -разр дных чисел
SU463234A1 (ru) Устройство делени времени циклов на дробное число интервалов
SU1023323A1 (ru) Устройство дл извлечени кубического корн
SU625222A1 (ru) Генератор псевдослучайных чисел
SU733109A1 (ru) Троичный реверсивный п-разр дный счетчик импульсов
SU1746373A1 (ru) Генератор систем функций Аристова
SU544960A1 (ru) Устройство дл извлечени квадратного корн
SU409386A1 (ru) Десятичный счетчик
SU378854A1 (ru) Цифровой датчик нормально распределенных чисел
SU1746374A1 (ru) Генератор согласованных систем базисных функций Аристова
SU700862A1 (ru) Адаптивный пороговый модуль
SU459773A1 (ru) Датчик случайных кодов
SU488206A1 (ru) Устройство дл сложени
SU452827A1 (ru) Устройство дл сравнени двоичных чисел
SU556435A1 (ru) Устройство дл делени
SU746550A1 (ru) Преобразователь код-веро тность
SU962914A1 (ru) Преобразователь целых комплексных чисел в двоичный код
SU468231A1 (ru) Генератор равномерно распределенных псевдослучайных чисел
SU647693A1 (ru) Преобразователь врем -веро тность