SU476601A1 - Устройство сдвига цифровой информации - Google Patents
Устройство сдвига цифровой информацииInfo
- Publication number
- SU476601A1 SU476601A1 SU1836243A SU1836243A SU476601A1 SU 476601 A1 SU476601 A1 SU 476601A1 SU 1836243 A SU1836243 A SU 1836243A SU 1836243 A SU1836243 A SU 1836243A SU 476601 A1 SU476601 A1 SU 476601A1
- Authority
- SU
- USSR - Soviet Union
- Prior art keywords
- inputs
- input
- register
- trigger
- information
- Prior art date
Links
Landscapes
- Communication Control (AREA)
Description
1
Изобретение относитс к области вычислительной техники и может найти применение в различного тина счетно-реолающих устройствах , системах и приборах автоматического контрол , регулировани , а также в других схемах, осуществл ющих преобразование дискретной информации.
Известно устройство сдвига цифровой информации , содержащее два регистра сдвига на триггерах, входы каждого из которых соединены с выходами предыдущего триггера через вентили, причем управл ющие входы вентилей триггеров первого регистра с нечетными номерами и второго регистра с четными номерами присоединены к иервой щине синхроимпульсов , а управл ющие входы вентилей триггеров первого регистра с четными номерами и второго регистра с нечетными номерами подключены ко второй шине синхроимпульсов .
Недостатками таких устройств вл етс их сравнительно невысокое быстродействне. Кроме того, дл ввода цифровой информации Б парафазном коде известные устройства требуют применени специальных генераторов синхроимпульсов, что значительно усложн ет схему регистров и сужает область их применени , так как требует синхронной иодачп входной парафазной информации и серий с генераторов синхроимпульсов.
Целью изобретени вл етс увеличение быстродействи и надежности устройства и упрощение ввода в него цифровой информации .
Эта цель достигаетс тем, что предложенное устройство содержит триггер с раздельными входами, счетный триггер, схему «ИЛИ и схемы «И. Выходы триггера с раздельными входами присоединены ко входам соответствующих вентилей первых триггеров обоих регистров сдвига. Вход счетного триггера подсоединен ко входам триггера с раздельными входами через схему «ИЛИ. Входы - к первым входам схем «И, вторые входы которых
соединены со входом этого триггера, а выходы - с соответствующими щинами синхроимпульсов .
На фиг. 1 дана функциональна схема устройства , на фиг. 2 - временна диаграмма
работы устройства ири вводе импульсов входного кода; на фиг. 3 - временна диаграмма формировани сиихроимнульсов при работе устройства с парафазным кодом. Предлагаемое устройство разделено на два
регистра сдвига, которые содерл-:ат разр дные группы 1, состо щие из носледовательио включенных триггеров 2, входы которых соединены с выходами предыдущих триггеров через вентили 3, вторые входы которых поочередно
нрисоединены к первой шине 4 синхроимпульсов (СИ1) и второй шине 5 синхроимпульсов (СИ2). Первые входы вентилей первых триггеров обоих регистров соединены с пр мым и инверсным выходами триггера 6 с раздельными входами. Устройство содержит также триггер 7 со счетным входом, счетный вход которого соединен со входами .триггера 6 через схему 8 «ИЛИ, а выходы - с первыми входами схем 9 «И, вторые входы которых подключены к счетному входу триггера 7, а выходы - к шинам 4 и 5.
Устройство работает следуюш,им образом.
При подаче входной информации на вход регистра первый синхроимпульс СИ1 переписывает информацию на первый триггер 2 (правого) регистра сдвига. При поступлении второго значени входной информации, она переписываетс на триггеры 2 с раздельными входами второго (левого) регистра сдвига вторым синхроимпульсом СИ2, который одновременно продвигает по элементам первого регистра предыдущую информацию.
Следующий синхроимпульс СИ1 переписывает входную информацию в следующий разр д первого регистра, а следующий за ним синхроимпульс СИ2 записывает в разр ды второго регистра следующий импульс информации и продвигает информацию в разр дах первого регистра. Благодар перекрестному включению входов синхроимпульсов СИ1 и СИ2 у каждого из разр дов первого и второго регистров информаци аналогично сдвигаетс в следующие разр ды этих регистров.
При этом все нечетные значени записываемого кода наход тс в первом регистре, а четные - во втором регистре.
Пример записи входной информации, состо щей из восьми импульсных сигналов показан на фиг. 2, причем дл записи восьмиразр дного кода предлагаемое устройство требует щесть разр дных групп.
Сдвиг информации происходит аналогично вводу. В этом случае информаци , записанна в первый разр д первого регистра, переписываетс синхроимпульсами последовательно в разр ды первого и в разр ды второго регистра .
При записи в регистр парафазного кода в качестве синхроимпульсов может быть использован входной код (см. фиг. 3). Дл этого собранные по схеме «ИЛИ входные сигналы
поступают на вход счетного триггера 7, который срабатывает по заднему фронту входного сигнала. В результате выходные чейки «И 9 формируют на шинах 4 и 5 синхроимпульсов сигналы, необходимые дл сдвига и ввода
входных сигналов в регистр.
Входные сигналы на шинах «Вход 1 и «Вход О могут иметь при повышенных требовани х к быстродействию малую длительность , т. е. заканчиватьс до по влени синхроимпульсов СИ1 и СИ 2. Входной триггер 6 производит промел уточное запоминание входной информации. При дальнейшей работе устройства на соответствующие входы разр дов регистра подаютс синхроимпульсы СИ1 и
СИ2 так, как было указано выше.
Предмет изобретени
Устройство сдвига цифровой информации, содержащее два регистра сдвига на триггерах,
входы каждого из которых соединены с выходами предыдущего триггера через вентили, причем управл ющие входы вентилей триггеров первого регистра с нечетными номерами и второго регистра с четными номерами присоединены к первой щине синхроимпульсов, а управл ющие входы вентилей триггеров первого регистра с четными номерами и второго регистра с нечетными номерами подключены ко второй шине синхроимпульсов, отличающ е е с тем, что, с целью повыщени быстродействи и надежности работы, оно содержит триггер с раздельными входами, счетный триггер , схему «ИЛИ и схемы выходы триггера с раздельными входами присоединены ко
входам соответствующих вентилей первых триггеров обоих регистров сдвига, вход счетного триггера подсоединен ко входам триггера с раздельными входами через схему «ИЛИ, выходы к первым входам схем «И,
вторые входы которых соединены со входом этого триггера, а выходы - с соответствующими шинами синхроимпульсов.
вд/х.П
вых n-1
J
J АЗ
5й/х п-3
Bxodff
CW)
С::
С±
f
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU1836243A SU476601A1 (ru) | 1972-10-12 | 1972-10-12 | Устройство сдвига цифровой информации |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU1836243A SU476601A1 (ru) | 1972-10-12 | 1972-10-12 | Устройство сдвига цифровой информации |
Publications (1)
Publication Number | Publication Date |
---|---|
SU476601A1 true SU476601A1 (ru) | 1975-07-05 |
Family
ID=20529228
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU1836243A SU476601A1 (ru) | 1972-10-12 | 1972-10-12 | Устройство сдвига цифровой информации |
Country Status (1)
Country | Link |
---|---|
SU (1) | SU476601A1 (ru) |
-
1972
- 1972-10-12 SU SU1836243A patent/SU476601A1/ru active
Similar Documents
Publication | Publication Date | Title |
---|---|---|
KR880000967A (ko) | 듀얼 포오트 반도체 기억 장치 | |
SU476601A1 (ru) | Устройство сдвига цифровой информации | |
US4379222A (en) | High speed shift register | |
US3678476A (en) | Read-only random access serial memory systems | |
SU656107A2 (ru) | Устройство сдвига цифровой информации | |
SU932536A1 (ru) | Устройство дл цифровой магнитной записи | |
SU553683A1 (ru) | Устройство сдвига цифровой информации | |
SU450233A1 (ru) | Запоминающее устройство | |
SU512488A1 (ru) | Устройство дл записи информации | |
JP2667702B2 (ja) | ポインタリセット方式 | |
SU1667121A1 (ru) | Устройство дл ввода информации | |
SU750568A1 (ru) | Буферное запоминающее устройство | |
SU924704A1 (ru) | Устройство дл возведени в куб | |
US3369226A (en) | Digital data storage and transfer circuitry | |
SU432478A1 (ru) | Устройство длявоспроизведения сигналовимпульсных | |
SU999035A1 (ru) | Устройство дл ввода информации | |
SU1269128A1 (ru) | Устройство дл случайного перебора перестановок | |
SU437061A1 (ru) | Генератор цепеей маркова | |
SU457083A1 (ru) | Устройство дл вывода данных с магнитного накопител | |
SU470927A1 (ru) | Устройство мажоритарного декотировани при трехкратном повторении дискретной информации | |
SU459800A1 (ru) | Запоминающее устройство | |
SU1246091A1 (ru) | Устройство дл извлечени квадратного корн | |
GB1377057A (en) | Data storage systems | |
SU402154A1 (ru) | Ан ссср | |
SU1001092A1 (ru) | Цифровой функциональный преобразователь |