SU382146A1 - Устройство для сдвига чисел - Google Patents

Устройство для сдвига чисел

Info

Publication number
SU382146A1
SU382146A1 SU1660998A SU1660998A SU382146A1 SU 382146 A1 SU382146 A1 SU 382146A1 SU 1660998 A SU1660998 A SU 1660998A SU 1660998 A SU1660998 A SU 1660998A SU 382146 A1 SU382146 A1 SU 382146A1
Authority
SU
USSR - Soviet Union
Prior art keywords
shift
register
control
input
bits
Prior art date
Application number
SU1660998A
Other languages
English (en)
Inventor
П. Селезнев И.
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed filed Critical
Priority to SU1660998A priority Critical patent/SU382146A1/ru
Application granted granted Critical
Publication of SU382146A1 publication Critical patent/SU382146A1/ru

Links

Landscapes

  • Executing Machine-Instructions (AREA)

Description

Изобретение относитс  к обла-сти автоматики и вычислительной техники и предназначено дл  выполнени  операций сдвига двоичных кодов. Известно устройство дл  сдви-га. чисел с потерей разр дов, содержащее регистр сдвига, счетчик, анализатор окончани  сдвита, две схемы «И и формирователь управл ющих сигналов. П.редложенное устройство отличаетс  тем, что Содержит анализатор величины сдви-га, выход которого соединен со входом формировател  управл ющих сигналов, и реверсивный счетчик, входы упра1влени-  сложением и вычитанием которого соединены с соответствующими .выходами формировател  управл ющих сигналов, выходы реверсивного счетчика соединены со входами анализатора окончани  пп сдвига, Н)уле;вые входы -младщих и- стар22 щих разр дов ;регистра сдвига соединены с соответствующими выходами формировател  управл ющих сигналов. Это позвол ет .повысить быстродействие устройства (повьгсить скорость выпол«еви  операции ). Схема устройства изображена на чертел е. Устройство содержит «-разр дный регистр сдвига /, схемы «И 2 и 3, форми|раватель 4 управл ющих сигналов, реверсивный счетчик 5. анализатор 6 величины сдвига, анализатор 7 окончани  сдвига. Устройство р.аботает следующим образом. Величина сдвига Л поступает в реверсивный счетчик 5 и в анализатор 6 величины сдвига. Последний выра батывает признак реверса сдвига при .V -(предполагаетс , что раЗр дность сдвигаемого числа, совнадающа  с числом разр дов п регистра сдвига,  вл етс  четным числом). Анализатор 7 окончани  сдвига фор мирует признак конца сдвига либо прн нулевом состо нии реверсивного счетчика 5, либо в случае, когда его состо ние соответствует числу п. Регистр сдвига / обеспечивает возможность сдвига информации на один разр д влево или вправо при подаче соответствующего управл к}щего им:пульса с формировател  4 управл ющих сигналов. В зависимост от значени  признака направлени  сдвига и величины сдвига возможны четыре режима р.аботы устройства. Режим 1: Направление сдвига - влево, ве личина сдвига С выходов формировател  4 импульсные управл ющие сигналы поступают на вход правлен11  вычитанием реверсивиого счетчика 5 и на вход упра.влеии  «сдвиг влево регистра . /. При переходе счетчика 5 -п нулевое состо ние анализатор 7 окончани  вырабатывает признак конца сдвига, вследствие чего операцИЯ сдвига заканчи1ваетс . В процессе сдвига освобождающиес  позиции младших разр дов регистра занолш тотс  нул м-и, так как отсутствует сигнал на ушравл ю.щем входе схемы «И 3. Режим 2: Направление сдвига - влево, вели чин.а сдвига . В начале операции сдвига с выхода формировател  4 подаетс  импульсный сигнал на нулевые входы старших разр дов регистра и сдвига, /, в результате чего -разр дов регистра / устанавливаютс  в нуль. После этого фор,мирователь 4 вырабатывает им.пульсн-ые сигналы, поступающие на вход управлени  сложением реверсивного счетчика 5 и на вход управлени  «сдвиг вправо регистра сдвига / Одновременно формируетс  потендиальпый сИГнал иа управл ющем входе схемы «И 2, что обеспечивает перемещение информации из младших разр до1В регистра в старшие. При переходе .счетчика в состо н1ие п поступление и;М1пульсных си.гналов сдвига прекращаетс , и вырабатываетс  имПульсный сигнал, поступающий на нулевые входы младших ,  , разр дов регистра сдвига I (-разр дов). При N-n сигналы сдвига не вырабатываютс . Режим 3: Направление сдвига - вправо, величин а сдвига л/. Устройство работает так же, как и в режиме I, за исключением того, что с выхода формировател  4 илшульсные сигналы поступают на 1вход управлени  «сдвиг вправо регистра /. Освобождающиес  позиции старщих разр дов этого регистра з.аполн ютс  нул ми, так как отсутствует управл ющий сигнал на входе схемы «И 2. Режим 4: Направление сдвига - BHpaB(j, нел ичина сдвига. В начале операции сдвига с выхода фар.мировател  4 подаетс  ИМПУЛЬСНЫЙ сигнал на нулевые входы младших разр дов регистра сдвига. После этого формирователь 4 вырабатывает и.мпульсные сигналы, поступающие на вход управлени  сложением реверсивного счетчика 5 и иа вход управлени  «сдвиг влево регистра сдвига /. Одновременно формируетс  потенциальный сигнал на управл ющем входе схемы «И 3, что обеспечивает перемещение информации из старщих разр дов регистра в младшие. При переходе счетчика в состо ние п поступление импульсных сигна.лов сдвига прекращаетс , и вырабатываетс  импульсный сигнал, поступающий на нулевые входы - старших разр дов регистра сдвиПредмет изобретени  Устройство дл  сдвига чисел, содержащее  -разр дный регистр сдвига, выход старшего разр да которого соединен через первую схему «И со входом :м.ладщего разр да, а выход .младшего разр да через вторую схему «И соединен со входом старшего разр да, формирователь управл ющих сигналов, вход которого соединен с выходолт анализатора окончани  сдвига., а выходы соединены со входами управлени  регистра сдвига и со входами схем «И, отличающеес  тем, что, с целью повыщени  быстродействи , устройство содержит анализатор величины сдвига, выход которого соединен со входом .формировател  унравл ющих сигналов, и .реверсивный счетчик , входы управлени  сложени  и вычитанием которого соединены с соответствующими выходами формировател  управл ющих сигналов, выходы реверсивного счетчика соединены со входам.и анализатора окончани  пп сдвига, пулевые входы --младших и- стар i i ших разр дов регистра сдвига соединены с соответствующими выходами форМировател  уп   ющ их с и.г л о в.
SU1660998A 1971-05-25 1971-05-25 Устройство для сдвига чисел SU382146A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU1660998A SU382146A1 (ru) 1971-05-25 1971-05-25 Устройство для сдвига чисел

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU1660998A SU382146A1 (ru) 1971-05-25 1971-05-25 Устройство для сдвига чисел

Publications (1)

Publication Number Publication Date
SU382146A1 true SU382146A1 (ru) 1973-05-22

Family

ID=20476573

Family Applications (1)

Application Number Title Priority Date Filing Date
SU1660998A SU382146A1 (ru) 1971-05-25 1971-05-25 Устройство для сдвига чисел

Country Status (1)

Country Link
SU (1) SU382146A1 (ru)

Similar Documents

Publication Publication Date Title
SU382146A1 (ru) Устройство для сдвига чисел
GB1363707A (en) Synchronous buffer unit
US2973511A (en) Code converter
SU454548A1 (ru) Узел дл сортировки информации
SU593317A1 (ru) Реверсивный регистр сдвига
SU396719A1 (ru) Регистр сдвига
SU395988A1 (ru) Десятичный счетчик
SU406226A1 (ru) Сдвигающий регистр
SU468237A1 (ru) Устройство дл сравнени чисел
SU560222A1 (ru) Устройство дл преобразовани двоичного кода в код гре и обратно
SU416885A1 (ru)
US3154671A (en) Electrical counting apparatus including saturable magnetic cores
US3145366A (en) Comparing matrix
SU692091A1 (ru) Реверсивный п-разр дный счетчик импульсов
SU450162A1 (ru) Перестраиваемый фазо-импульсный многоустойчивый элемент
SU993260A1 (ru) Устройство дл логического управлени
SU1264165A1 (ru) Накапливающий сумматор
SU809162A1 (ru) Устройство дл сравнени двоичныхчиСЕл
SU1653154A1 (ru) Делитель частоты
SU750566A1 (ru) Регистр сдвига
SU809159A1 (ru) Дешифратор
SU947855A1 (ru) Устройство дл вычислени функции @
SU424234A1 (ru) Сдвигающий регистр
SU875462A1 (ru) Регистр сдвига
SU999140A1 (ru) Преобразователь кодов