SU1659988A2 - Устройство дл контрол параметров - Google Patents

Устройство дл контрол параметров Download PDF

Info

Publication number
SU1659988A2
SU1659988A2 SU894707579A SU4707579A SU1659988A2 SU 1659988 A2 SU1659988 A2 SU 1659988A2 SU 894707579 A SU894707579 A SU 894707579A SU 4707579 A SU4707579 A SU 4707579A SU 1659988 A2 SU1659988 A2 SU 1659988A2
Authority
SU
USSR - Soviet Union
Prior art keywords
output
trigger
input
control
register
Prior art date
Application number
SU894707579A
Other languages
English (en)
Inventor
Николай Никитович Фролов
Original Assignee
Предприятие П/Я М-5156
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Предприятие П/Я М-5156 filed Critical Предприятие П/Я М-5156
Priority to SU894707579A priority Critical patent/SU1659988A2/ru
Application granted granted Critical
Publication of SU1659988A2 publication Critical patent/SU1659988A2/ru

Links

Landscapes

  • Testing Or Calibration Of Command Recording Devices (AREA)

Abstract

Изобретение относитс  к автоматике и вычислительной технике и мсжет использоватьс  дл  контрол  дискретных датчиков Цель - повышение надежности функционировани  устройства за счет контрол  его работоспособности Дл  реализации этой цели ввод тс  четвертый-шестой элементы И, триггер контрол  и счетчик контрол  цикла обработки, которые формируют на контрольном выходе устройства сигнал ошибки при неработоспособности устройства 1 ил

Description

Изобретение относитс  к вычислительной технике, может использоватьс  дл  кон- трол  дискретных датчиков и  вл етс  дополнительным к авт.св, № 1303998.
Цель изобретени  - повышение надежности функционировани  устройства за счет контрол  его работоспособности.
На чертеже представлена функциональна  схема предложенного устройства.
Устройство содержит датчики 1 параметров , первый блок 2 сопр жени , включающий в себ  первый элемент ИЛИ 3 и первый регистр 4, первую шину 5 тактовых импульсов, второй блок 6сопр жени , а также формирователь 7 импульсов, первый элемент И 8, первый счетчик 9 импульсов, первый триггер 10, второй элемент ИЛИ 11, второй регистр 12, сумматор 13 по модулю два, третий элемент И 14, второй триггер 15, второй элементы И 16, блок 17 элементов И, управл ющий выход 18 устройства, управл ющий вход 19 устройства, информационные выходы 20 устройства, четвертый элемент И 21, п тый элемент И 22, шестой элемент И 23, триггер 24 контрол , счетчик 25 контрол  цикла обработки, контрольный
выход 26 устройства, вторую шину 27 тактовых импульсов, шину 28 логической MI и шину 29 логического 0.
Устройстве работает следующим образом .
Первый блок 2 сопр жени , размещающийс  в периферийном оборудовании, осуществл ет преобразование параллельного кода, поступающего от датчиков 1 и шин 28 и 29, в последовательный код. Запись информации в первый блок 2 сопр жени  и сьем с него этой информации производитс  с помощью управл ющих сигналов, вырабатываемых вторым блоком 6 сопр жени . Причем в первые два старших разр да регистра 4 первого блока 2 сопр жени  в каждом цикле записываетс  контрольной код 10, который затем считываетс  вместе с контролируемой информацией от датчиков 1 во второй блок 6 сопр жени . Второй блок 6 сопр жени  находитс  во входных блоках ЭВМ.
Обработка поступающей информации производитс  в течение одного цикла. Цикл работы устройства задаетс  счетчиком 9, который настроен на п+2 тактовых импульса,
а ел ю о
00
ш
ю
где п - количество обслуживаемых датчиков 1, а 2 - количество контрольных разр дов в регистрах 4 и 12.
По включении устройства в триггер 24 заноситс  1 и поэтому на его инверсном выходе действует нулевой сигнал, а в регистр 4 производитс  запись параллельного кода от датчика 1 и контрольного кода 10 от шин 28 и 29 (цепь начальной установки на чертеже не показана). Тактовые импульсы с шины 5 проход т через элемент И 8 на С- вход счетчика 9 и управл ющие входы регистров 4 и 12. В результате происходит считывание информации в виде последовательного кода с первого регистра 4 и запись его во второй регистр 12. Одновременно тактовые импульсы с шины 5 поступают и на вход формировател  7, который на своем выходе выдел ет в паузах тактовых импульсов два импульса дл  управлени  работой триггера 10 и опроса состо ни  сумматора 13 по модулю два. С помощью этого сумматора происходит сравнение принимаемой информации с ранее выданной информацией , хран щейс  в регистре 12. При неравенстве хот  бы одного из разр дов этих информации на выходе сумматора 13 по вл етс  единичный сигнал, который, пройд  через элемент И 14, переключит триггер 15 в единичное состо ние. На выходе этого триггера образуетс  единичный сигнал, который подготавливает по первому входу срабатывание элемента И 16. Если при передаче информации из первого блока 2 сопр жени  во второй блок 6 сопр жени  ошибки отсутствуют, то в конце каждого цикла обработки информации в первые два старших разр да регистра 12 устанавливаетс  контрольный код 10. В этом случае на третьем выходе регистра 12 присутствует нулевой сигнал, а на его четвертом выходе - единичный сигнал. В результате срабатывает элемент И 21 и на его выходе образуетс  единичный сигнал. К этому времени заканчиваетс  отработка счетчика 9 и на его выходе также образуетс  единичный сигнал, который через подготовленный к срабатыванию элемент И 22 проходит на S-вход триггера 24 и подтверждает его исходное состо ние. После этого при по влении на выходе формировател  7 первого импульса срабатывает триггер 10. На выходе этого триггера нулевой сигнал смен етс  на единичный , который обнул ет счетчик 9 и поступает на первый управл ющий вход первого регистра 4, а через элемент ИЛИ 3 - на второй управл ющий вход этого регистра дл  записи в него сигналов информации от датчиков 1 и шин 28, 29. Второй импульс, выдел емый на выходе формировател  7 от
воздействи  на его вход соответствующего тактового импульса, срабатывает триггер 10 в нулевое состо ние, в результате чего регистр 4 подготавливаетс  к очередному съе- му с него информации. Единичный сигнал, выдел емый на выходе триггера 10, проходит также через элемент ИЛИ 11 на R-вход счетчика 25 и через подготовленный к срабатыванию элемент И 16 на выход 18 уст- 0 ройства в качестве сигнала запроса на обслуживание. Единичный сигнал с выхода элемента И 16 поступает также на другой вход элемента ИЛИ 11 дл  поддержани  на его выходе единичного сигнала после сбро- 5 са триггера 10 в нулевое состо ние и на инверсный вход элемента И 8 дл  запрета прохождени  через него тактовых импульсов . С этого момента устройство находитс  в режиме ожидани  своего обслуживани . 0 По приходу единичного импульсного сигнала на управл ющий вход 19 устройства происходит считывание прин той информации с второго регистра 12 через блок 17 элементов И в виде параллельного кода, кажда  5 позици  которого несет информацию о состо нии контролируемого объекта. С помощью указанного управл ющего сигнала, действующего на входе 19, происходит также сброс триггера 15 в нулевое состо ние. 0 В результате на выходе элемента И 16 единичный сигнал смен етс  на нулевой, что приводит к смене единичного сигнала на нулевой на выходе элемента ИЛИ 11 и к сн тию блокировки со счетчика 25 и с инвер- 5 сного входа элемента И 8. После этого через элемент И 8 начинают проходить тактовые импульсы, что свидетельствует о начале очередного цикла обработки информации.
Если при очередном цикле обработки 0 информации имели место ошибки (из-за неисправностей в блоке 2 сопр жени , регистре 12 или из-за воздействи  помех в линии св зи), то в конце цикла в первые два старших разр да регистра 12 установитс  код, 5 отличный от контрольного кода 10. В этом случае на выходе элемента И 21 образуетс  нулевой сигнал, в результате чего на выходе элемента И 23 сформируетс  единичный сигнал, который переключит триггер 24 в 0 противоположное состо ние. На выходе этого триггера нулевой сигнал смен етс  на единичный, который коммутируетс  иа контрольный выход 26 устройства в качестве сигнала ошибки. Кроме того, сигнал ошибки 5 сбрасывает триггер 15 в нулевое состо ние, если последний до этого находилс  в единичном состо нии, и блокирует по инверсному входу срабатывание элемента И 14. В результате единичный сигнал, выдел емый на выходе элемента И 11, не проходит через
элемент И 16 на управл ющий выход 18 устройства, и таким образом устройство не получает разрешение на свое обслуживание , а следовательно, не происходит считывание искаженной информации на выходы 20 устройства. После этого устройство продолжает вести передачу информации из первого бгока 2 сопр жени  во второй блок 6 сопр жени . Если при этом обнаружитс  отсутствие ошибок в контролируемой ин- формации, то в конце соответствующего цикла обработки информации на выходе элемента И 22 присутствует единичный сигнал , который переводит триггер 24 в исходное состо ние. На выходе этого триггера единичный сигнал смен етс  на нулевой, после чего нормальна  работоспособность устройства восстанавливаетс .
Устройство периодически следит также и за наличием управл ющих импульсов с помощью счетчика 25. На С-вход этого счетчика поступают контрольные метки (импульсы). Если устройство нормально функционирует, то в конце каждого цикла обработки информации на выходе элемента ИЛИ 11 присутствует единичный сигнал. Последний обнул ет счетчик 25, что исключает после прихода очередной контрольной метки по вление на его выходе аварийного единичного сигнала. Если же после очеред- ного цикла работы устройства на выходе элемента ИЛИ 11 окажетс  нулевой сигнал, то обнуление счетчика 25 не произойдет и поэтому по приходу на вход 27 устройства очередной контрольной метки на его выхо- де по вл етс  аварийный единичный сигнал . Последний переводит триггер 24 в нулевое состо ние, в результате чего на выход 26 устройства коммутируетс  единичный сигнал ошибки, а также происходит блокировка по инверсному входу элемента
И 14 и обнуление триггера 15, если последний до этого находилс  в единичном состо нии . Если при очередных циклах работы устройства указанные ошибки отсутствуют, то нормальна  работоспособность устройства восстанавливаетс  за счет приведени  в исходное состо ние счетчика 25 и триггера 24.
Таким образом, предложенное устройство производит непрерывный контроль за наличием ошибок, что исключает выдачу на его выходы искаженной информации.

Claims (1)

  1. Формула изобретени  Устройство дл  контрол  параметров по авт.св. № 1303998, отличающеес  тем, что, с целью повышени  надежности его функционировани  за счет контрол  работоспособности устройства, в него введены четвертый-шестой элементы И, триггер контрол  и счетчик контрол  цикла обработки, счетный вход которого соединен с вторым тактовым входом устройства, вход сброса - с выходом второго элемента ИЛИ, а выход подключен к входу установки в О триггера контрол , выход которого  вл етс  контрольным выходом устройства и соединен с инверсным входом третьего элемента И и входом синхронизации второго триггера, входы первого и второго контрольных разр дов первого регистра подключены соответственно к шине логической Г и шине логического О, выходы первого и второго контрольных разр дов второго регистра соединены соответственно с первым и вторым входами четвертого элемента И, выход которого подключен к первым входам п того и шестого элементов И, вторые входы которых соединены с выходом первого счетчика, а выходы подключены соответственно к единичному и синхровходу триггера контрол .
    °о
    «М fN «
    сх,
SU894707579A 1989-06-19 1989-06-19 Устройство дл контрол параметров SU1659988A2 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU894707579A SU1659988A2 (ru) 1989-06-19 1989-06-19 Устройство дл контрол параметров

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU894707579A SU1659988A2 (ru) 1989-06-19 1989-06-19 Устройство дл контрол параметров

Related Parent Applications (1)

Application Number Title Priority Date Filing Date
SU1303998 Addition

Publications (1)

Publication Number Publication Date
SU1659988A2 true SU1659988A2 (ru) 1991-06-30

Family

ID=21455308

Family Applications (1)

Application Number Title Priority Date Filing Date
SU894707579A SU1659988A2 (ru) 1989-06-19 1989-06-19 Устройство дл контрол параметров

Country Status (1)

Country Link
SU (1) SU1659988A2 (ru)

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
Авторское свидетельство СССР № 1303998, кл. G 05 В 23/02, 1985 *

Similar Documents

Publication Publication Date Title
SU1659988A2 (ru) Устройство дл контрол параметров
JPH06187256A (ja) バストレース機構
SU1474655A2 (ru) Устройство дл контрол времени выполнени программы
SU1290330A2 (ru) Вычислительна система
SU1751720A1 (ru) Устройство дл контрол многоканального объекта
SU706845A1 (ru) Устройство дл сравнени кодов
SU1683018A1 (ru) Устройство дл контрол обмена информацией
SU1698899A1 (ru) Многоканальное регистрирующее устройство
KR100362948B1 (ko) 전자제어장치에서의데이타의포착검출방법
SU1571604A1 (ru) Устройство обмена данными дл магистральной многомашинной вычислительной системы
SU881678A1 (ru) Устройство дл контрол терминалов
SU1264182A2 (ru) Многоканальное устройство дл автоматического контрол микропроцессоров
SU1520531A1 (ru) Устройство дл сопр жени ЭВМ с абонентами
SU1252930A2 (ru) Устройство дл контрол многоканальных импульсных последовательностей
SU1275447A2 (ru) Устройство дл контрол источника последовательности импульсов
SU1503069A1 (ru) Устройство дл контрол последовательности импульсов
SU714385A1 (ru) Устройство управлени вводомвыводом информации
SU1256092A1 (ru) Устройство дл контрол синхронизма воспроизведенных сигналов
SU1520483A1 (ru) Устройство дл контрол
SU1354195A1 (ru) Устройство дл контрол цифровых узлов
SU1201841A1 (ru) Устройство дл сопр жени управл ющей вычислительной машины с периферийными устройствами
SU1765813A2 (ru) Устройство дл вывода информации из ЭВМ
SU746439A1 (ru) Устройство дл сбора данных от двухпозиционных датчиков
SU1125628A1 (ru) Устройство дл обнаружени сбоев синхронизируемых дискретных блоков
RU1824592C (ru) Устройство дл измерени частоты и периода