SU1520531A1 - Устройство дл сопр жени ЭВМ с абонентами - Google Patents

Устройство дл сопр жени ЭВМ с абонентами Download PDF

Info

Publication number
SU1520531A1
SU1520531A1 SU884415555A SU4415555A SU1520531A1 SU 1520531 A1 SU1520531 A1 SU 1520531A1 SU 884415555 A SU884415555 A SU 884415555A SU 4415555 A SU4415555 A SU 4415555A SU 1520531 A1 SU1520531 A1 SU 1520531A1
Authority
SU
USSR - Soviet Union
Prior art keywords
input
group
inputs
block
output
Prior art date
Application number
SU884415555A
Other languages
English (en)
Inventor
Евгений Ярославович Ваврук
Степан Ярославович Перепичка
Original Assignee
Предприятие П/Я В-8751
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Предприятие П/Я В-8751 filed Critical Предприятие П/Я В-8751
Priority to SU884415555A priority Critical patent/SU1520531A1/ru
Application granted granted Critical
Publication of SU1520531A1 publication Critical patent/SU1520531A1/ru

Links

Landscapes

  • Exchange Systems With Centralized Control (AREA)

Abstract

Изобретение относитс  к вычислительной технике и может быть использовано в автоматизированных системах встроенного контрол  цифровых устройств, работающих в реальном масштабе времени. Цель изобретени  - повышение быстродействи . Устройство содержит блок приема - выдачи информации, блок приема управл ющей информации, дешифратор вида обмена, блок управлени  циклом контрол , блок приема информации контрол , блок разрешени  контрол , блок формировани  интервалов выдачи теста, блок пам ти. 4 з.п. ф-лы, 11 ил.

Description

Изобретение относитс  к вычислительной технике и может быть использовано в автоматизированных системах встроенного контрол  цифров|)1Х устройств , работающих в реальном масштабе времени.
Целью изобретени   вл етс  повышение быстродействи .
На фиг.1 представлена функциональна  схема устройства; на фиг.2 - функциональна  схема блока приема- выдачи информации; на фиг.З - функциональна  схема блока приема управл ющей информации; на фиг.4 - функциональна  схема блока управлени  циклом контрол ; на фиг.5 - функциональна  схема блока приема информации к.онтрол ; на фиг,6 - функциональна  схема блока разрешени  контрол ; на фиг.7 - функциональна  схема блока формировани  интервалов выдачи теста; на фиг.8 - граф-алгоритм работы , устройства дл  обмена управл ющей
ЭВМ с объектами контрол ; на фиг.9 и 10 - временные диаграммы работы устройства; на фиг.11 - пример выполнени  системы встроенного контрол  на основе предлагаемого устройства.
Устройство содержит (фиг,1) блок 1 приема-выдачи информации, блок 2 приема управл ющей информации, дешифратор 3 вида обмена, блок 4 управлени  циклом контрол , блок 5 приема информации контрол , блок 6 разрешени  контрол , блок 7 формировани  интервалов выдачи теста, блок 8 пам ти, объект 9 контрол ,  вл ющийс  абонентом , управл ющую ЭВМ 10, вход 11 задани  кода контрол , группу синхро- входов 12, группу входов 13, группу информационных входов-выходов 14, вход 15 строба приема информации, группу входов 16, вход 17, выход 18 и группу выходов 19.
Блок 1 приема-выдачи информации содержит (фиг-, 2) шинный формирователь
СП
к
о
СП
00
20, элемент И 21, дешифратор 22, элемент НЕ 23, группу коммутаторов 2А, ,,,24|, и коммутатор 25,
Блок 2 приема управл ющей информации содержит (фиг.З) первый 26 и второй 27 регистры.
Блок 4 управлени  циклом контрол  содержит (фиг,А) элемент НЕ 28, четвертый элемент И 29, одновибратор 30, элемент ШШ-НЕ 31, третий элемент И 32, второй элемент И 33, первый элемент И-ИЛИ 34, цервый элемент И 35, четвертьй элемент И-ИЛИ 36, второй элемент И-ИЛИ 37, третий элемент И- ИЛИ 38 и счетчик 39.
Блок 5 .приема информации контрол  содержит (фиг.5) счетчик 40, пам ть 41, элемент 42 сравнени , триггер 43, усилитель 44 и элемент И 45.
Блок 6 разрешени  контрол  (фиг.6) содержит счетчик 46, первый 47 и вто- рой 48 элементы сравнени  и триггер 49.
Блок 7 формировани  интервалов выдачи теста содержит (фиг.7) элемент И 50, счетчик 51, триггер 52 и дешифратор 53.
Блок 1 приема-вьщачи информации предназначен дл  приема и трансл ции информации из ЭВМ в блоки устройства, передачи информации из тока пам ти устройств в ЭВМ, передачи входной информации абоненту,  вл ющемус  объектом контрол , в рабочем режиме и трансл ции этой же информации в блок пам ти устройства дл  з.:иси, а также дл  передачи тестовых массивов абоненту в режиме контрол .
Блок 2 приема управл ющей информации предназначен дл  приема и записи управл ющей информации из ЭВМ в про- извольньй момент времени и трансл ции этой информации в блоки устройства после окончани  текущего цикла контрол .
Дешифратор 3 вида обмена представл ет собой комбинационную схему и предназначен дл  формировани  управл ющих сигналов на основе управл ющей информации, поступающей из ЭВМ, в соответствии с алгоритмом работы на граф-схеме алгоритма буквой Y обозначены состо ни  соответствующих разр дов, образующих выход дешифратора 3 вида обмена в различных режи- мах работы.
Перечень управл ющих сигналов и их назначение приведены в таблице.
Q
0
5
5
0
5
0
5
0
Блок 4 управлени  циклом контрол  управл ет работой блока пам ти и тем самым осуществл ет управление приемом и выдачей тестовых массивов на прот жении цикла контрол .
Блок 5 приема информации контрол  предназначен дл  приема ответных реакций от абонента, сравнени  их с ожидаемыми значени ми в определенные отрезки времени и выдачи в ЭВМ сигна- ла прерывани  при несовпадении полученного и ожидаемого значений.
Блок 6 разрешени  контрол  предназначен дл  выработки .сигнала, разрешающего прием и анализ информации, поступающей от абонента, в заданные промежутки времени.
Блок 7 формировани  интервалов выдачи теста предназначен дл  формировани  временных интервалов, по которым производитс  вьщача тестовых массивов абоненту и считывание массивов входных воздействий в рабочем режиме.
Информационньй вход 11 устройства служит дл  подачи входньк воздействий из источника, совместно с кото- рьм работает абонент. Информационный вход 11 состоит из N групп входов, где N - число каналов, по которым поступают входные воздействи  абоненту . Входные воздействи  сопровождаютс  стробирующим сигналом N+1, также поступающим по информационному входу
11. ,
Группа входов 12 предназначена
дл  подачи управл ющих синхросигналов из блока управлени  и синхронизации и образована из следукицих сигналов:
12 - сигнал, вырабатываемьй после завершени  полного цикла контрол ;
12 - сигнал готовности к приему очередного массива входных воздействий;
12з - тестовый синхросигнал, соответствующий рабочей частоте (частоте приема выдачи информации) абонента .
Вход 13 служит дл  передачи управл ющих сигналов записи и считывани  от ЭВМ в блоки устройства и состоит из следующих сигналов:
Чтение - ЭВМ производит считывание информации, наход щейс  на информационном входе-выходе 14;
Запись 1 - запись управл ющей информации в блок 2 приема управл ющей информации;
51520
Запись 2 - сиг нал записи данных в блок 7 пам ти;
Запись 3 - си1 нал записи адреса  чейки блока 8 пам ти.
Информационный вход-вынод 14 предназначен дл  обмена информацией межд управл ющей ЭВМ и устройством.
По входу 15 строба приема информации из абонента поступает сигнал, обозначающий готовность абонента принимать информацию и по которому осуществл етс  выдача входных воздействий и тестовых массивов. Группа входов 16 служит дл  передачи ответных реакций абонентов в блоки устройства По входу 17 синхронизации поступает импульс сопровождени  ответных реакций абонента. Выход 18 прерывани  передает сигнал ошибки из устройства в управл ющую ЭВМ при ненормальном завершении цикла контрол . По группе выходов 19 производитс  передача абонентам входных воздействий из источника входных воздействий или тесто- вых массивов из устройства в зависимости от режима работы.
Устройство имеет два основных режима работы: рабочий режим и режим контрол .
Рабочий режим имеет два подрежима работы. В первом из них входна  информаци  не записываетс  в блок 8 устройства (Y2-0, таблица 1). В этом случае происходит трансл ци  информации из источника входньк воздействий абоненту. Второй подрежим рабоче- гр режима (Y2-1) предполагает возможность записи входного массива в блок 8 устройства с последующим чтением этого массива в ЭВМ (в режиме контрол ) дл  анализа. Одновременно массив поступает абоненту.
Режим контрол  имеет также два подрежима: Прием теста (Y4-1) и Обработка теста (Y7-1).
В подрежиме Прием теста осуществл етс  запись тестового массива, сформированного в управл ющей ЭВМ, в блок 8 устройства дл  последующей трансл ции его абоненту.
В подрежиме Обработка теста возможны два варианта работы:
люба  информаци , наход ща с  в блоке 8 устройства, считьшаетс  управл ющей ЭВМ дл  анализа;
информаци  (тестовый массив), наход ща с  в блоке 8 устройства, пере
Q 5 0 5
0
Л
5
5
«
5
даетс  в реальном масштабе времени абоненту.
Во всех перечисленных режимах работы , кроме подрежима Обработка тес-; та в случае трансл ц1П1 тестового масштаба абоненту, данное устройство не вли ет на работу системы, т.е. без вс ких изменений передает информацию из источника входных воздейст- них абоненту, что обеспечивает эффективное использование данного устройства в системах встроенного контрол . Устройство работает следующим образом .
Перед началом работы из управл ющей ЭВМ в блок 2 приема управл ющей информации загружаетс  информаци , определ юща  режим работы устройства , поступающа  по входу-выходу 14 на информационный вход регистра 26, на котором фиксируетс  с приходом сигнала Запись t. После поступлени  импульса с входа 12 устройства , обозначающего начало нового цикла контрол , информаци  записываетс  в регистр 27, откуда поступает в блоки устройства, осуществл   управление текущим циклом контрол .
Рассмотрим рабйту устройства в рабочем режиме в подрежиме, когда нет записи входной информации в блок 8. Управл юща  информаци  с выхода регистра 27 ( разр ды 1,..i) поступает в дешифратор 3 вида обмена, ко- торьй вырабатывает следующие сигналы управлени  (таблица ): . Нулевое значение сигнала Y6, поступающее на первый вход элемента И 29 блока 4 управлени  циклом контрол , вызывает установку сигнала логического О на его выходе, который поступает на управл ющий вход дешифратора 22 блока 1 приема-выдачи информации . На выходах 1...N дешифра- . тора 22 устанавливаютс  уровни логического О, коммутирующие в группе коммутаторов 24(...24( с второй группы входов на выход. Таким образом, информаци , поступающа  из источника входных воздействий на вход 11, передаетс  по всем каналам на выход 19 и поступает абоненту.
Нулевое значение сигнала по входу Y6, поступающее на третий вход элемента И 45 блока 5 приема информации контрол , предотвращает случайное срабатывание триггера 43 и выдачу сигнала прерывани  при поступлении
входных воздействий. Таким образом, в данном режиме функции устройства состо т только в передаче входных воздействий из источника абоненту. При переходе в подрежим записи массива входных, воздействий в регистр 26 заноситс  из, ЭВМ нова  управл юща  информаци , котора  по сигналу 12( (t|, фиг.9 а) переписьшаетс  в регистр 27. Информаци  с выходов 1...1 регистра 27 задает режим работы устройства, э с выходов (j+1)...S определ ет временные интервалы, в течение которых должен фиксироватьс  входной массив.
Информаци  с выходов 1,..i регистра 27 поступает на вход дешифратора 3 вида обмена, который формирует следующие сигналы: Y3... Y3K задает код номера канала.
При нулевом значении сигнала Y6 на управл ющий вход дешифратора 22 поступает логический О. На выход 19 поступает информаци  с вторых групп входов коммутаторов 24,,,..24,,, т.е. информаци  с источника входных воздействий продолжает поступать абоненту . Значени  логической 1 на входах элемента И 21 вызывают по вление логической 1 на его выходе, котора  переводит выходы шинного формировател  20 в высокоимпедансное сое- то ниё. На выходе элемента НЕ 23 - . логический О, разрешающий работу коммутатора 25, информа ци  с выхода которого поступает на выход блока 1 приема-выдачи информации. На вход управлени  выборкой коммутатора 25 поступает код 3...3ц номера канала, информаци  с которого подлежит записи в блок 8 устройства. В соответствии с этим кодом информаци  одного из 1...Ы каналов коммутатора 25 поступает йа вход блока 8. Информаци  из источника входных воздействий передаетс  абоненту в моменты, когда он готов к приему на прот жении сигнала строба приема информации (tj... t5, фиг.9 е),
С целью уменьшени  объема блока 8 на выходе блока 7 формировани  интервалов выдачи теста формируетс  внутренний сигнал строба приема информации , ограниченньй во времени по отношению к сигналу, поступающему на вход 15 (tq, фиг.9 ж). На информа- ционньй вход счетчика 51 с (j+1)...S выходы регистра 27 блока 2 приема уп
5
0
5
0
5
0
5
0
5
равл ющей информации поступает код, значение которого равно колличеству тактов входного массива, после которого необходимо начать чтение входного массива. Запись в счетчик 51 проводитс  в промежутки времени между вьщачей массивов сигналов 12 (t t, фиг.9 б), строб приема информации поступает на второй вход элемента И 50, разреша  прохождение на выход этого элемента тактовых импульсов 122, которые поступают на счетный вход счетчика 51. Счетчик 51 работает в режиме вычитани , и после отсчета
заданного количества тактов образуf етс  импульс переноса, формирующий .
на выходе триггера 52 уровень логической 1, который поступает в блок 4 управлени  циклом контрол .
Счетчик 39 блока 4 управлени  циклом контрол  после начала цикла контрол  сброшен в нулевое состо ние сигналом 12,( через первый вход элемента И 35, так как на втором входе - состо ние логической t (, еле-, довательно, на выходе элемента И 32 - логический О, на выходе элемента ИЛИ-НЕ 31 - логическа  1). На вход записи счетчика 39 сигнал в данном режиме не поступает, так как прохождение сигналов через элемент И-ИЛИ 36 блокировано логическими О на выходах элементов И 32 и 33, поскольку . ,
Логическа  1, возникающа  на выходе блока 7 формировани  интервалов вьвдачи теста, поступает на третий вход элемента И-Ш1И 34, на п том и шестом входе которого установлены значени  логической 1 (поскольку ). Импульсы сопровождени  входной информации с входа 11 (разр д N+1) через элемент И-Ш1И 34 попадают на счетный вход счетчика 39. На информационном выходе счетчика формируетс , таким образомj адрес, поступающий на адресный вход блока 8,
На выходе одновибратора 30 формируютс  импульсы в момент.времени, когда на информационном выходе счетчика 39 уже установлено значение адреса . Импульсы, через элемент И-ИЛИ 38 поступают на вход записи блока 8,
Происходит запись информации, поступающей с блока 1 в блок 8 по адресу , формируемому счетчиком 39,
Младшие 1,..п разр дов выхода счетчика 39 поступают на вход дешифратоpa 53 блока 7 формировани  интервало выдачи теста, В зависимости от конкретных особенностей абонента и объема блока 8 длительность внутреннего сигнала строба приема информации определ етс  предварительно и задаетс  путем монтажного соединени  одного из 1.,.р выходов дешифратора 53 с установочными входом триггера 52,
При по влении кодовой комбинации, вызывающей по вление логической 1 на t-M выходе дешифратора 53, происходит сброс триггера 52 (фиг,9 ж). Сигнал логического О поступает на третий вход элемента И-ИЛИ 34, блокирует прохождение тактовых импульсов на счётный вход счетчика 39, и формирование адресов прекращаетс  до начала поступлени  следующего массива входных воздействий. Прием информации в блок 8 завершаетс  после окончани  цикла контрол , т.е, с приходом следующего импульса 12 (t, , фиг. 11 а).
В режиме контрол  управл юща  информаци  заноситс  в блок 2 приема управл ющей информации аналогично описанному вьш1е, В подрежиме Прием теста дешифратор 3 формирует следую щие сигналы управлени : ,
На выходе элемента И 21 устанавливаетс  О (), который переводит выходы шинного формировател  20 из
высоКоимпедансного состо ни  в рабо- чее. Логическа  1, поступающа  с входа элемента НЕ 23, переводит в третье Состо ние выход коммутатора 25,независимо от кода на входахчуп- равлени  выборкой. Информаци  с вхо- да 11 продолжает поступать через коммутаторы 24у .,,24ц абоненту, так как на выходах 1,..N дешифратора 22 - сото ние логического О, Тестовый массив , сформированный в ЭВМ, поступает по информационному входу-выходу 14 через выход шинного формировател  20 на выход блока 1 приема-вьщачи информации,
Запись тестового массива происхо дит следующим образом, ЭВМ выставл ет на вход 14 значение адреса слова тестового массива, сопровожда  его сигналом Запись 3, поступающим по входу 13, адрес фиксируетс  в бло- ке 4 управлени  циклом контрол . Далее ЭВМ выставл ет на вход 14 значение тестового слова, которое чеоез
.-
ов е   Q
, J5 20 25
ю- ,Q
ит
40
45
вы- . осст
- ;
50
блок 1 приема-выдачи информации попадает на вход блока 8. По сигналу Запись 2 из ЭВМ блок 4 управлени  циклом контрол  вьщает сигнал записи , и происходит запись тестового слова в блок 8,
Така  система обмена позвол ет уменьшить адресное пространство внешних устройств управл ющей ЭВМ, а также формировать тест с помощью вычислений по рекуррентным формулам, загружа  результат непосредственно в блок 8 пам ти устройства.
Значение адреса слова тестового массива поступает из блока 1 приема- вьщачи информации на информационный вход счетчика 39 блока 4 управлени  циклом контрол . Поскольку выходы Y1 и Y7 дешифратора 3 вида обмена равны нулю, на выходе элемента И 29 - состо ние логического О, прохождение тактовых импульсов через элемент И-ИЖ 34 на счетный вход счетчика 39 блокировано. Логическа  1 на первом входе элемента ИЛИ-НЕ 31 вызыва- ет по вление логического О на его выходе, который блокирует прохождение импульсов через элемент И 35 на установочный вход счетчика 39, Логическа  1 на входах элемента И 33 (, ) вызывает по вление логической 1 на его выходе, кото- ,ра  разрешает прбхождение сигнала Запись 3 через элемент И-ШШ 36 на выход записи счетчика 39, значение адреса фиксируетс  на выходасх счетчика 39. После по вл ени  на шине данных ;тестового слова.на первый вход элемента И-ИЛИ 38 поступает сигнал Запись 2, Так как на п том входе этого элемента уже находитс  сигнал с уровнем логической 1, то сиг нал записи поступает на вход записи блока 8, тестовое слово заноситс  в блок 8 пам ти.
Работа блока 5 приема информации контрол  блокирована подачей логического О () на четвертый вход - элемента И 45. Состо ние блока 6 разрешени  контрол  и блока 7 формировани  интегралов выдачи теста не вли - |ет на работу устройства в данном ре жиме,
В подрежиме Обработка теста в случае трансл ции тестового массива абоненту в реальном масштабе времени дешифратор 3 вида обмена формирует следующие сигналы: ,
Y5...Y5,( задает код номера тестируемого канала.
В начале цикла контрол  сигналом сбрасываютс  в нулевое состо ние счетчик 40 и триггер 43 блока 5 приема информации контрол  и счетчик 46 блока 6 разрешени  контрол .
На выходе элемента И 21 блока 1 приема-вьщачи информации установлен логический О, так как на первом его входе находитс  логический О, Поэтому выход коммутатора 25 находитс  в третьем состо нии, а к входу блока 8 подключен выход шинного формировател  20, Поскольку на: входы Y5;i .. .5ц,,дешифратора 22 подан код канала, на одном из выходов дешифратора 22 устанавливаетс  состо ние логической 1, которое в одном из коммутаторов 24...24ц, соответствующем коду Y54., Л5к , вызывает мутацию первой группы входов на выход 19. Во всех остальных коммутаторах продолжаетс  трансл ци  информации с второй группы входов (т.е. с входа 11) на выход 19. На первую группу входов выбранного коммутатора поступает тестовьй массив с выхода блока 8, . В (j+1)...S разр ды регистра 27 блока 2 приема управл ющей информации занесена информаци , задающа  момент времени начала выдачи теста. Этот код поступает на информационный вход счетчика 51 блока 7 формировани интервалов выдачи теста. Перед началом выдачи тестового массива импульсом 2i производитс  запись этого кода в счетчик 51, ас приходом по входу 15 строба приема информации через элемент И 50 начинают поступать импульсы на счетный вход счетчика 51, Счетчик работает в режиме вычитани . Когда количество тактовых импульсов становитс  равным значению кода, занесенного в счетчик, на выходе возникнет сигнал переноса, который ус-- танавливает на выходе триггера 52 значение логической 1 (,.фиг, 11 ж) Это значение поступает на входы элемента И-ЙЛИ 34. Поскольку на трех входах элемента И 29 - уровень логической 1 (, ), то на выходе этого элемента также логическа  1,
На четвертьй вход элемента И-ИЛИ 34 поступают тактовые импульсы 12j (фиг,11 в), которые проход т на счетный вход счетчика 39. В начале; цикла
5
0
5
0
5
0
5
0
5
контрол  счетчик 39 сброшен в нулевое Состо ние импульсом 12( через элемент И 35, на втором входе которого установлено значение логической 1, На выход записи счетчика 39 сигналы не поступают в данном режиме , так как элемент И-ИЛИ 36 блокирован логическими О с выходов элементов И 32 и 33. Логическа  1 с выхода элемента И 29 поступает на входы элемента И-ИЛИ 37, на выходе которого формируетс  сигнал Чтение, Происходит чтение тестового массива из блока 8 и передача его через блок 1 приема-вьздачи информации абоненту.
Считывание массива продолжаетс  до тех пор, пока на t-м выходе дешифратора 53 по витс  логическа  1, устанавливающа  выход триггера 52 в нулевое состо ние. Элемент И-ИЛИ 34 блокируетс , на счетный вход счетчика 39 прекращаетс  подача тактовых импульсов, вьщача тестового массива прекращаетс . Таким образом, вьщача тестового массива происходит на ограг ниченном по длительности участке строба приема информации, что позвол ет уменьшить объем блока 8 пам ти устройства (tj...t, фиг, 1.1 и).
Массив ответных реакций абонента поступает в блок 5 приема информации контрол  через вход 16 (фиг,11 л), В начале цикла контрол  счетчик 40 и триггер 43 сбрасываютс  в нулевое состо ние импульсом 124, в пам ть 41 заноситс  Массив значений ответных реакций, ожидаемьк во временные интервалы , на которых будет происходить контроль (цепи записи информации в пам ть 41 не показаны), Массив ответных реакций начинает поступать на первую группу входов элемента 42 сравнени . При совпадении кодовых комбинаций на первой и второй группе входов на выходе элемента сравнени  возникает уровень логического О,
На третий и четвертый входы элемента И 45 подаётс  разрешающий уровень (, ), В те временные интервалы, когда с блока 6 разрешени  контрол  приходит разрешающий уровень (фиг.И м) на второй вход элемента И 45, сопровождающий синхроимпульс с входа 17 через элемент И 43 поступает на счетный вход счетчика 40 и синхровход триггера 43, Счетчик 40 формирует последовательность адре-, сов дл  пам ти 41, на выходе которой
по вл етс  записанна  в ней информаци . Если она совпадает с информацией , приход щей от абонента, то на выходе элемента сравнени  - уровень логического О, Триггер 43 не мен ет своего состо ни , на выходе 18 тоже уровень логического О, Если значени  слов на первой и второй группе входов элемента 42 сравнени  не совпадают , на его выходе формируетс  уровень логической 1. С приходом следующего импульса по входу 17 на вход триггера 43 он устанавливаетс  в единичное состо ние, нулевой уровень с нулевого выхода блокирует прохождение импульсов через элемент И 45, через ус1шитель 44 единичный уровень подаетс  на выход 18, который вызывает прерывание ЭВМ и инициирует выполнение программы обработки прерываний.
Временной интервал, на котором нужно производить анализ ответных реакций , определ етс  заранее в зависимости от положени  временного интервала выдачи тестового массива относительно начала строба приема информации, от конкретных особенностей абонента. Код временного интервала анализа реакций находитс  в разр дах (i+1)...j регистра 27 блока 2 приема управл ющей информации, причем группа .разр дов (i+1)...l поступает на первую группу входов элемента 47 сравнени  и служит дл  формировани  начала выходного сигнала блока 6 разрешени  контрол , а группа разр дов (1+1).. .J , поступает на первую группу входов элемента 48 сравнени  и служит дл  формировани  конца выходного сигнат ла. С момента поступлени  входных реакций счетчик 46 начинает отсчитывать импульсы сопровождени  ответных реакций . При совпадении информации на выходе счетчика 46 устанавливаетс  уровень логической 1 и вызывает установку сигнала на выходе триггера 49. При дальнейшем поступлении тактовых импульсов срабатывает элемент 48 сравнени  и на вькоде триггера 49 по вл етс  уровень логического О.
В подрежиме Обработка теста в случае считывани  содержимого блока 8 в ЭВМ дешифратор вида обмена формирует те же сигналы, за исключением сигнала У5;().
Считывание происходит следующим образом. На вход-выход 14 ЭВМ выстав0
5
0
5
0
5
0
5
0
5
л ет адрес считываемого слова, сопровожда  его сигналом Запись 2 на входе 13, Затем этот сигнал снимаетс  и выставл етс  сигнал Чтение. На входе-выходе 14 по вл етс  содержимое  чейки по заданному адресу.
На выходе элемента И 21 - состо ние логического О, выходы коммутатора 25 - в третьем состо нии, на выход шинного формировател  20 поступает значение адреса с вход-выхода 14, так как сигнал Чтение равен 0. Коммутаторы 24.,.24 передают информацию с входа 11 на выход 19.
Информаци  с шинного формировател  20 попадает на информационный вход счетчика 39 блока 4 управлени  циклом контрол . На всех трех входах элемента И 32 - логическа  1, поэтому на третий вход элемента И-ИЛИ 36 подаетс  сигнал логической 1, Сигнал Запись 3 передаетс  на вход записи счетчика 39,который фиксирует значение, наход щеес  на информационном входе. Сброс счетчика 39 запрещен подачей сигнала логической 1 на второй вход элемента ИЛИ-НЕ 31, элемент И 35 блокирован уровнем логического О, поступающего, по его второму вхо- ДУ.
Сигнал Чтение с входа 13 проходит через элемент И-ИЛИ 37, так как на четвертом его входе - разрешающий уровень (с выхода элемента И 32), Сигнал Чтение поступает на вход блока 8j на его выходе по вл етс  ,содержимое соответствующей  чейки, которое поступает на вход блока 1 приема-вьщачи информации.
Сигнал Чтение коммутирует информацию с входа шинного формировател  20 на двунаправленный вход- выход, подключенный к информационному вхо- . ду-выходу 14, с которого информаци  поступает в ЭВМ.
На фиг.11 показан пример реализации системы встроенного контрол  на основе устройства 54.
По сигналу от абонента 9 блок 55 управлени  и синхронизации формирует сигнал начала цикла контрол ,Абонент на выходе 15 вьщает строб приема ин- формации, по которому источник 56 вход- -.ных воздействий выдает на выход 11 массив входных воздействий, который проходит через устройство 54 и по выходу 19 попадает абоненту 9. В режиме контрол  происходит обмен между ЭВМ

Claims (5)

1. Устройство дл  сопр жени  ЭВМ с абонентами, содержащее дешифратор вида обмена, блок управлени  циклом контрол , блок приема информации контрол , блок приема управл ющей информации, причем группа кодовых входов блока приема информации контрол  образ.ует группу входов устройства дл  подключени  к группам кодовых выходов абонентов, отличающеес  тем, что, с целью повышени  -быстродействи , в устройство введены блок приема-вьщачи информации , блок разрешени  контрол , блок формировани  интервалов выдачи теста , блок пам ти, причем стробирую- щий вход блока формировани  интервалов выдачи теста  вл етс  Ьходом устройства дл  подключени  к стробирую щим выходам абонентов, синхровход блока приема информации контрол  соединен с синхровходрм блока разрешени  контрол  и  вл етс  входом устройства дл  подключени  к сиихровыхо дам абонентов, выход прерывани  бло-- ка приема информации контрол   вл етс  выходом устройства дл  подключени  к входу прерывани  ЭВМ, вход чтени  блока приема-выдачи информации , вход записи блока приема управ- л кнцей информации и перва  группа синхровходов блока управлени  циклом контрол  образуют группу входов устройства дл  подключени  к группе выходов чтени -записи ЭВМ, группа информационных входов блока приема управл ющей информации соединена с группой информационных входов-выходов блока приема-выдачи информации и образует группу входов-выходов устройства дл  подключени  к группе информационных входов-выходов ЭВМ, перва  группа информационных выходов блока приема-вьщачи информации образует группу выходов устройства дл  подключени  к группам кодовых входов контрол  абонентов, перва  группа информационных входов блока приема-вьщачи информации и строби- рующий вход блока управлени  циклом
0
5
0
5
0
5
0
5
0
5
контрол  образуют группу входов задани  кода контрол  устройства, синхровход блока приема управл ющей информации, соединенный с установочными входами блока приема информации контрол  и блока разрешени  контрол , втора  группа синхровходов блока управлени  циклом контрол  и группа синхровходов блока формировани  интервалов вьщачи теста образуют jrpynny синхровходов устройства, при этом группа информационных выходов блока приема управл ющей информации соединена с соответствующими группами информационных входов блока разрешени  контрол , блока формировани  интервалов вьщачи теста и дешифратора вида обмена, группа выходов которого соединена с группой разрешающих входов блока приема информации контрол , с группой входов логического услови  блока управлени  циклом контрол  и с группой управл ющих входов блока приема-вьщачи информации, втора  группа информационньк выходов которого соединена с группой кодовых входов блока управлени  циклом контрол  и с группой информационных входов блока пам ти, группа информационных выходов которого соединена с второй группой информационных входов блока приема-вьщачи информации, разрешающий вход которого соединен с выходом 6jjoKa управлени  циклом контрол , перва  группа эыходов которого сое шнена с входами записи- чтени  блока пам ти, группа адресных входов которого соединена с второй группой выходов блока управлени  циклом контрол  и с группой кодовых входов блока формировани  интервалов вьщачи теста, выход разрешени  теста которого соединен с входом логического услови  блока управлени  циклом контрол , разрешающий выход блока разрешени  контрол  соединен с разрешающим входом блоки приема информации контрол .
2. Устройство по п,1,отличающее с   тем, что блок управлени  циклом контрол  содержит счетчик , одновибратор, четыре элемента И-ИЖ, четыре элемента И, элемент ИЛИ-НЕ, элемент НЕ, причем группа информационных входов счетчика образует группу кодовых входов блока, первый вход первого элемента И-ИЛИ
10
15
17 . 1520531
 вл етс  стробирующим входом блока, второй и третий входы первого элемента И-ИЛИ  вл ютс  входом логического услови  блока, первые входы второго, третьего элементов И-ИЛИ и первый вход четвертого элемента И- ШШ, соединенный с вторым входом четвертого элемента , образуют первую группу синхровходов блока, четвертый вход первого элемента И-ИЛИ и первый вход первого элемента И образуют вторую группу синхровходов блока, п тьй вход первого элемента И-ШШ, соединенный с вторым входом третьего элемента И-ИЛИ, шестой вход первого элемента И-ИЛИ, соединенный с третьим входом третьего элемента И-ШШ, первый вход элемента ИЛИ-НЕ, соединенный с первым входом второго элемента И, первый вход третьего элемента И, соединенный с входом элемента НЕ, второй вход третьего элемента И, соединенный с первым входом четвертого элемента И и с вторым ..входом второго элемента И, и третий , вход третьего элемента И, соединенный с вторым входом четвертого элемента И, образуют группу входов логического услови  блока, выход четвертого элемента И соединен с седьмым входом первого элемента И-ШШ, со вторым, третьим входами второго элемента И-ИЛИ и  вл етс  выходом блока, выходы второго и третьего
18
20
25
30
3.Устройство по П.1, отличающеес  тем, что блок формировани  интервалов выдачи теста содержит счетчик, триггер, дешифратор , элемент И, причем выход тригге ра  вл етс  выходом разрешени  теста блока, группа информационных вхо дов счетчика образует группу информационных входов блока, вход записи счетчика и первый вход элемента И образуют группу синхровходов блока, второй вход элемента И  вл етс  стр бирующим входом блока, группа инфор мационных входов дешифратора образу ет группу кодовых входов блока, при этом в блоке формировани  интервалов выдачи теста выход дешифратора соединен с нулевым входом триггера, единичный вход которого соединен с выходом переноса счетчика, счетный вход которого соединен с выходом элемента И.
4.Устройство по п, 1, о т л и - чающеес  тем, что блок разре шени  контрол  содержит счетчик, дв элемента сравнени  и триггер, причем выход триггера  вл етс  разрешающим выходом блока, первые группы информационных входов первого и вто рого элементов сравнени  образуют группу информационных входов блока, счетный и установочный входы счетчи ка  вл ютс  соответственно синхро- входом и установочным входом блока.
элементов И-ШШ образуют первую груп- 35 „ри этом в блоке разрешени  контропу выходов блока, группа выходов счетчика образует вторую группу выходов блока, при этом в блоке управлени  циклом контрол  выход третьего элемента И соединен с четвертым входом второго элемента И-ИЛИ, с третьим входом четвертого элемента И-ИЛИ и с вторым входом элемента ИЛИ- НЕ, выход которого соединен с вторым входом первого элемента И, выход которого соединен с установочным входом счетчика, счетный вход которого соединен с выходом первого элемента И-ШШ и с входом запуска одно- вибратора, выход которого соединен с четвертым входом третьего элемента И-ИЛИ, п тый вход которого соединен с выходом второго элемента И и с четвертым входом четвертого элемента И-ИЛИ, выход которого соединен с входом записи счетчика, выход элемента НЕ соединен с третьим входом четвертого элемента И.
40
л  младшие и старшие разр ды группы выходов счетчика соединены с вторыми группами информационных входов первого и второго элементов сравнени  соотэетственно, выходы которых соединены с единичным и нулевыми входами триггера соответственно.
45
5. Устройство по П.1,-отличающеес  тем, что блок приема информации контрол  содержит счет чик, пам ть, элемент сравнени , триг гер, усилитель, элемент И, причем выход усилител   вл етс  выходом 50 прерывани  блока, установочный вход счетчика соединен с нулевым входом триггера и  вл етс  установочным входом блока, перва  группа информационных входов элемента сравнени  образует группу кодовых входов блока , первый и второй вХоды элемента И  вл ютс  соответственно синхровхо- дом и разрешающим входом блока, тре55
18
0
5
0
5
0
3.Устройство по П.1, отличающеес  тем, что блок формировани  интервалов выдачи теста содержит счетчик, триггер, дешифратор , элемент И, причем выход триггера  вл етс  выходом разрешени  теста блока, группа информационных входов счетчика образует группу информационных входов блока, вход записи счетчика и первый вход элемента И образуют группу синхровходов блока, второй вход элемента И  вл етс  стробирующим входом блока, группа информационных входов дешифратора образует группу кодовых входов блока, при этом в блоке формировани  интервалов выдачи теста выход дешифратора соединен с нулевым входом триггера, единичный вход которого соединен с выходом переноса счетчика, счетный вход которого соединен с выходом элемента И.
4.Устройство по п, 1, о т л и - чающеес  тем, что блок разрешени  контрол  содержит счетчик, два элемента сравнени  и триггер, причем выход триггера  вл етс  разрешающим выходом блока, первые группы информационных входов первого и второго элементов сравнени  образуют группу информационных входов блока, счетный и установочный входы счетчика  вл ютс  соответственно синхро- входом и установочным входом блока.
5 „ри этом в блоке разрешени  контро
л  младшие и старшие разр ды группы выходов счетчика соединены с вторыми группами информационных входов первого и второго элементов сравнени  соотэетственно, выходы которых соединены с единичным и нулевыми входами триггера соответственно.
5. Устройство по П.1,-отличающеес  тем, что блок приема информации контрол  содержит счетчик , пам ть, элемент сравнени , триггер , усилитель, элемент И, причем выход усилител   вл етс  выходом прерывани  блока, установочный вход счетчика соединен с нулевым входом триггера и  вл етс  установочным входом блока, перва  группа информационных входов элемента сравнени  образует группу кодовых входов блока , первый и второй вХоды элемента И  вл ютс  соответственно синхровхо- дом и разрешающим входом блока, тре
тий и четвертый входы элемента И образуют группу разрешающих входов блока , при этом в блоке приема информации контрол  группа выходов счетчика соединена с группой адресных входов пам ти, группа информационных выходов которой соединена с второй группой информационных входов элемента сравнени , выход которого соединен с информационным входом триггера , нулевой выход которого соединен с п тым входом элемента И, выход которого соединен со счетным входом счетчика и с синхровходом триггера, единичный выход которого соединен с входом усилител .
Фиг. 2
Риг.5
&
29
У1
H3 J
SA.S
y
J/
ff7
32
JJ
г Чтение
/J
ЗаааейЗ
3aauc&2
ItHi
4fl
А V
«
F
16 с
л
f7-
Г
от (Глз1
1
3$
Bff/1.7
7м.
Ш
36
30
&
37
Чтете
В Шв
1 ЗВ
Запись
W
«
-
.
JTJ1J1...J1JTJ1JTJ1J1JT.:.-J 1JT vCLn- ...rLnП ПTLTL
I N.1 Д-1...)...IXIXII
...-TLTL ...DCDCZ
ГгГ1...-ЛЛ. DCDCZ.DCDCZ
...-TLTL ...DCDCZ
ГгГ DCDC
ЛОЛ... nJ -n-TLn-rLn.
DCDC::DCDCXDCDCXDC
tttl I, t,
(Начале j
Him
V
Mr J Homtiii ma J
ut.t Hcxeif
...-TLTL ...DCDCZ
ГгГ1...-ЛЛ. DCDCZ.DCDCZ
-f-4t , tt
ФтЯ
г,П
...п.
XZ.-.DC
Г1Л... .
XDC..3CXIXZXIXZXZX:
I г I
t,titjt ts
л
п
... J JnJ jnjnJTJ...
...л пги-г...
...эсх
xDc:...Dcix:
лп
xi:...3C
f-c httt, t,f t Фи.1. 10
-I1-
t«.
SU884415555A 1988-04-25 1988-04-25 Устройство дл сопр жени ЭВМ с абонентами SU1520531A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU884415555A SU1520531A1 (ru) 1988-04-25 1988-04-25 Устройство дл сопр жени ЭВМ с абонентами

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU884415555A SU1520531A1 (ru) 1988-04-25 1988-04-25 Устройство дл сопр жени ЭВМ с абонентами

Publications (1)

Publication Number Publication Date
SU1520531A1 true SU1520531A1 (ru) 1989-11-07

Family

ID=21370885

Family Applications (1)

Application Number Title Priority Date Filing Date
SU884415555A SU1520531A1 (ru) 1988-04-25 1988-04-25 Устройство дл сопр жени ЭВМ с абонентами

Country Status (1)

Country Link
SU (1) SU1520531A1 (ru)

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
Авторское свидетельство СССР № 1156078, кл. G 06 F 11/26, 1984. Авторское свидетельство СССР № 1128243, кл. G 06 F 13/00, 1983. *

Similar Documents

Publication Publication Date Title
EP0130469B1 (en) Internally distributed monitoring system
JPS6214785B2 (ru)
WO2000023895A1 (en) Signal processing apparatus with memory access history storage
SU1520531A1 (ru) Устройство дл сопр жени ЭВМ с абонентами
SU1564649A1 (ru) Многоканальное устройство дл регистрации аналоговых и цифровых сигналов
SU714385A1 (ru) Устройство управлени вводомвыводом информации
SU1742823A1 (ru) Устройство дл сопр жени процессора с пам тью
US4833466A (en) Pulse code modulation decommutator interfacing system
SU1501064A1 (ru) Устройство дл контрол последовательностей импульсов
SU1751859A1 (ru) Многоканальный преобразователь последовательного кода в параллельный
SU1269139A1 (ru) Устройство дл контрол цифровых узлов
SU1246105A1 (ru) Устройство дл сопр жени магистрали ЭВМ с магистралью внешних устройств
SU584323A1 (ru) Устройство дл контрол блоков передачи информации
SU1727118A1 (ru) Устройство дл ввода информации
SU1545224A1 (ru) Устройство дл сопр жени ЭВМ с абонентом
SU1651289A1 (ru) Устройство дл контрол последовательностей импульсов
SU1010632A1 (ru) Устройство дл задани тестов
SU1727126A1 (ru) Устройство дл сопр жени вычислительной машины с каналами св зи
SU1062680A1 (ru) Устройство дл опроса абонентов
SU526882A1 (ru) Устройство дл ввода информации о параметрах объекта в электронную вычислительную машину
SU1136166A2 (ru) Устройство дл контрол цифровых систем
RU1837303C (ru) Устройство дл сопр жени ЭВМ с периферийными устройствами
SU1716501A1 (ru) Устройство дл ввода информации
SU1709315A1 (ru) Устройство дл управлени обслуживанием запросов
SU1700557A1 (ru) Устройство дл тестового контрол и диагностики цифровых модулей