SU1246105A1 - Устройство дл сопр жени магистрали ЭВМ с магистралью внешних устройств - Google Patents

Устройство дл сопр жени магистрали ЭВМ с магистралью внешних устройств Download PDF

Info

Publication number
SU1246105A1
SU1246105A1 SU843729782A SU3729782A SU1246105A1 SU 1246105 A1 SU1246105 A1 SU 1246105A1 SU 843729782 A SU843729782 A SU 843729782A SU 3729782 A SU3729782 A SU 3729782A SU 1246105 A1 SU1246105 A1 SU 1246105A1
Authority
SU
USSR - Soviet Union
Prior art keywords
input
output
address
multiplexer
inputs
Prior art date
Application number
SU843729782A
Other languages
English (en)
Inventor
Феликс Аронович Глезер
Елена Германовна Спивак
Игорь Владимирович Чеблоков
Original Assignee
Всесоюзный научно-исследовательский институт электроизмерительных приборов
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Всесоюзный научно-исследовательский институт электроизмерительных приборов filed Critical Всесоюзный научно-исследовательский институт электроизмерительных приборов
Priority to SU843729782A priority Critical patent/SU1246105A1/ru
Application granted granted Critical
Publication of SU1246105A1 publication Critical patent/SU1246105A1/ru

Links

Landscapes

  • Exchange Systems With Centralized Control (AREA)

Abstract

Изобретение относитс  к области вычислительной техники и может найти применение в автоматизированных информационно-измерительных системах дл  сопр жени  приборной магистрали функциональных блоков внешних уст .ройств-с ЭВМ, Целью изобретени   вл етс  расширение класса решаемых задач путем организации работы устройства в автономном режиме и- режиме под управлением ЭВМ. Цель достигаетс  тем, что в устройство, содержащее блок приемопередатчиков данных, блок приемников адреса, дешифратор адреса , селектор адреса, блок регистров, блок обмена данными и блок прерывани  и операционный контроллер, включающий мультиплексор адреса, в операционный блок введены генератор так тов, триггер синхронизации, мультип- л ексор условий перехода, счетчик микрокоманд , посто нна  пам ть адресов, команд и управл ющих сигналов, дешифратор адреса функциональных блоков , посто нна  пам ть условий пере- хода, мультиплексор условий пропуска , триггер выбора, п ть элементов ИЛИ, два элемента И и элемент задержки . 4 ил. (Л ISD Од

Description

12А61
Изобретение относитс  к вычисли- тельной технике и может найти применение в автоматизированных информационно-измерительных системах (ИИС) дл  сопр жени  между ЭВМ и функциональными блоками (ФБ) liHC, подключенными к приборной магистрали.
Цель изобретени  - расширение .класса решаемых задач путем организации работы в автономном режиме и режиме под управлением ЭВМ.
На фиг. 1 представлена блок-схема устройства; на фиг. 2 - функциональна  схема операционного контроллера; на фиг. 3 и 4 - функциональные схемы блока обмена данными и блока прерывани .
Устройство содержит (фиг. 1) блок 1 приемников адреса, через которые передаютс  адреса с магистрали 2 ЭВМ, дешифратор 3 адреса, вьщел ющий адреса регистров всех ФБ, вход щих в ИИС и всех внутренних регистров устройства сопр жени , селектор 4 адреса,, определ ющий по старшим разр дам зону адресов ИИС, как внешнего периферийного устройства, блок 5 обмена данными , обеспечивающий прием и выдачу управл ющих сигналов между ИИС и ЭВМ - между машинной магистралью 2 и магистралью 6 внешних устройств (ФБ), блок 7 регистров, включающий-регистры команд и состо ний операционного контроллера и отдельных ФБ ИИС, ре .гистр адреса вектора прерывани , блок 8 приемопередатчиков данньк дл  всех линий маг&тного интерфейса, блок 9 прерывани , обеспечивающий обмен управл ющими сигналами при раб оте комплекса в режиме прерываний., операционный контроллер (ОК)10, обеспечивающий управление последовательной работой ФБ в различных режимах работы устройства.
Операционный контроллер 10 содержит (фиг. 2) триггер 11 синхронизации элемент И 12, выходной сигнал которого через элемент 13 задержки поступает на счетный вход счтечика 14 мик роксманд, элементы ИЛИ 15-17, элемент ИЛИ 18, на входы которого поступают сигналы ПУСК в автономном режиме работы и при работе с ЭВМ, посто нную пам ть (ПЗУ)19 адресов, команд и управл ющих сигналов ФБ, посто нную пам ть (ПЗУ)20 условий перехода счетчика 14 в следующее состо ние и условий пропуска следующего
5
0
5
0
5
0
5
0
5
05J
состо ни , мультиплексор 21 адреса, дешифратор 22 адреса функционального бло.ка, э.пемент ИЛИ 23, выходной сигнал которого  вл етс  сигналом блокировки дл  ПЗУ 19, мультиплексор 24 условий пропуска, мультиплексор 25 условий перехода, элемент И 26, триггер 27 выбора, генератор 28 тактов.
Блок 5 обмена данными содержит (фиг. 3) приемники 29-31, шинные формирователи 32 и 33, формирователи 34- 36 импульса, триггер 37 управлени , триггер 38 готовности, элементы НЕ 39- 41 и элемент 42 задержки.
Блок 9 Прерываний содержит (фиг. 4) триггер 43 запроса прерывани , регистр 44 адреса вектора прерывани  состо ни  Конец преобразовани , группу элементов И 45 и формирователи 46 и 47 импульса.
Устройство работает следующим образом .
Устройство работает в автономном ре-- (жиме и совместном режиме работы с
Ьвм.
В автономном режиме работы без участи  ЭВМ осуществл етс  управление устройством со стороны оператора ИИС. При этом выполн ютс  стандартные операции: коммутаци , измерение, вывод информации на печатающее устройство , исключение из цикла ИИС р да операций по требованию оператора. Эти фyнкц и обеспечиваютс  операционным контроллером (ОК)10.
Последний использует принцип микропрограммного управлени  с последовательным выполнением микрокоманд, хран щихс  в ПЗУ 19 и 20. ФБ ИИС работают в определенной последовательности: включаетс  коммутатор, вольтметром производитс  измерение, регистрируетс  номер канала, результат измерени  и т.д., поэтому изменение последовательности микрокоманд производитс  путем использовани  единственной микрокоманды управлени  - пропуска следующей микрокоманды при наличии соответствующего услови  пропуска. Например, если нет необходимости регистрировать номер канала , - эта микрокоманда пропускаетс . Последовательность микрокоманд- состо ний обеспечивает ;  счетчиком 14, задающим адреса ПЗУ 19 и 20, по которым выдаютс  микрокоманды.
В автономном режиме работа начинаетс  нажатием кнопки Пуск, создающей сигнал Пуск на магистрали 6 По сигналу Пуск через элемент ИЛИ 1 происходит сброс счетчика 14 и установка нулевого начального адреса ПЗУ 19 и 20. Несколько первых микрокоманд используютс  дл  опроса состо ни  ФБ - наход тс  ли они в выбранном состо нии и требуетс  ли к ним обращение, либо оно должно быть пропущено . Сигналы состо ни  ФБ запоминаютс  в регистрах команд и состо нии блока 7 и используютс  как уп- равл юпще переменные, поступающие на вход мультиплексора 24. При прохождении всей микропрограммы на микрокомандах обращени  к ФБ ПЗУ 20 формирует коды адресных линий мультиплексора 24. По коду на адресном входе на выходе мультиплексора 24 возникает выходной сигнал высокого уровн , который через элемент ИЛИ 15 поступает на вход триггера 11, который по -импульсу генератора 28 устанавливаетс  в единичное состо ние и на выходе элемента И 12 возникает единичный сигнал, проход щий через элемент ИЛИ 17 и вызывающий блокировку ПЗУ 19 и 20, а затем через элемент 13 задержки поступающий на счетный вход счетчика 14. По фронту этого сигнала счетчик 14 устанавливаетс  в следующее положение, измен   тем самым ; адрес ПЗУ 19 и 20, которые вьщают .следующую микрокоманду. Но вьщача сле дующей микрокоманды происходит с задержкой , определ емой временем блокировки ПЗУ 19 и 20.,
Длительность единичного выходного сигнала элемента И 12 (длительность блокировки) определ етс  длительностью импульса-генератора 28, т.е. на врем  каждого тактового импульса генератора 28, приход щего в момент наличи  условий пропуска, когда осуществл етс  переход счетчика 14 на следующий адрес, ПЗУ 19 и 20 блокируютс . Это дает возможность счетчику 14 срабатывать по одной и той же управл ющей команде на нескольких идущих подр д микрокомандах.
Когда сигнал блокировки заканчиваетс  j ПЗУ 19 и 20 вьщают следующую микрокоманду. Если на следующей микрокоманде код адреса на мультиплексоре 24 сохранилс , т.е. требуетс  пропускать несколько микрокоманд по одной и той же команде, единичный сиг- нап на входе триггера 11 возникает
Снова и по следующему тактовому импульсу генератора 28 единичный сигнал на выходе элемента И 12 вызывает блокировку ПЗУ 19 и 20 и переход счетчика 14 в следующее состо ние. Если на следующей микрокоманде код адреса на мультиплексоре 24 измен - етс , то исчезает выходной сигнал мультиплексора 24 и по следующему импульсу генератора 28 триггер 11 устанавливаетс  в нулевое состо ние до возникновени  следующего выходного сигнала с мультиплексора 24.
Таким образом, осуществл етс  из- менение последовательности микроко- манд путем е.е пропуска.
В тех случа х, когда микрокоманда выполн етс , т.е. соответствующий ФБ
выбран, работает мультиплексор 25. ПЗУ 20 формирует дл  него коды адресных линий, выбирающие интерфейсные сигналы ФБ, поступающие с магистрали 6. Тогда на выходе мультиплексора
25 возникает выходной сигнал, поступающий через элемент ИЛИ 15 на триггер 11. Аналогичным образом по импульсу генератора 28 триггер 11 устанавливаетс  в единичное состо ние,
блокиру  ПЗУ 19 и 20, и счетчик 14 переходит в следующее состо ние, но уже по условию перехода мультиплексора 25.
Таким образом, от момента пуска счетчик 14 проходит последовательно
все возможные состо ни , определ ющие цикл последовательного обращени  к ФБ: включение коммутатора, измерение вольтметра, регистраци  номера канала и результата измерени , вывод
информации на индикаторные устройства .
Когда микропрограмма доходит до последнего состо ни  в случае опроса одного.канала многократно или многих
каналов, возможен возврат в начало микропрограммы и повторение ее снова. В ПЗУ 19 и 20 закладываетс  микропрограмма обращени  к ФБ, охватывающа  целиком все функционирование ИИС.
В совместном режиме работы с ЭВМ, последн   в программном режиме задает режимы работы всех ФБ ИИС.
На машинной магистрали 2 устанавливаетс  адрес, проход щий через блок 1 и соответствующий определенному ФБ. Если адрес находитс  в зоне адресов ИИС, селектор 4 вырабатывает сигнал Выбор, стробирующий дешифратор 3
н блок 3. Дешифратор 3 выдел ет адреса , относ щиес  к внутренним регистрам устройства, наход щимс  в блоке 7, и адреса ФБ ИИС, поступающие в ОК 10 и затем на магистраль 6. Код адреса ФБ с выхода дешифратора 3 в ОК проходит через мультиплексор 21, на адресный вход которого поступает код адреса ФБ с ПЗУ 19. В зависимое- ти от наличи  обращени  ЭВМ к ИИС . и сигнала Выбор мультиплексор 21 коммутирует адреса либо от ЭВМ, либо от ПЗУ 19. Код адреса ФБ с вьиода мультиплексора 21 деишфрируетс  де- шифратором 22 и выходит на магистрал 6, откуда поступает в соответствующи ФБ Наличие дешифратора 22 позвол ет получать адрес с ПЗУ 19 в коде и сократить его объем. Данные с машин- ной магистрали 2, содержащие информацию о режиме работы ФБ, проход т через блок 8 на магистраль 6, а управл ющие сигналы, соответствующие операци м ввода-вывода, и команды про- ход т:через блок 5 и затем вьщаютс  на магистраль 6. Таким образом, происходит обращение к ФБ и задание им определенных режимов работы.
Затем от ЭВМ сигнал Пуск посту- пает на блок 7, где ЭВМ устанавливае в единичное состо ние один из разр дов регистра команд и состо ний устройства . По сигналу Пуск ОК 10 срабатывает по микропрограмме аналогич- ным образом, как и при автономной работе , последовательно включа  ФБ, производ  коммутацию, измерение и т. д.
гт-
Переход от одной микрокоманды к другой также осуществл етс  по интерфейсным сигналам ФБ, а также по услови м пропуска, поступающим из блока 7 на входы мультиплексора 24 .Услови 
пропуска при работе с ЭВМ формируютс  путем установки соответствующих разр дов регистра команд и состо ний.
После прохождени  последнего состо ни  микропрограммы ОК 10 выдает сигнал готовности в регистр команд и состо ний блока 7, которьш может анализироватьс  ЭВМ дл  вьщачи сл:еду ющего сигнала запуска на проведение следующего измерени . По окончании микропрограммы ОК 10 вьщает также сигнал требовани  прерывани , поступающий в блок 9. Если от ЭВМ в ре- истр команд и состо ний записан
5 0 5 0 5
О 5
5
0
сигнал |1а:зре.11|рмн  прерывани , то блок 9 производит обработку трсГто- вани  прерывани , вьодает в JliM адрес вектора прерыва1ш  и осуществл ет выход в программу прерывани , по которой может быть осуществлен следующий запуск ИИС.
Таким образом, функционирование ИИС от ЭВМ можно осуществить как в программном режиме, так и в режиме прерывани . При этом не требуетс  обращение от ЭВМ к каждому ФБ последовательно .. ЭВМ достаточно осуществить только .запуск ОК 10, дальнейшее функционирование осуществл етс  по микропрограмме ОК 10. Не требуетс  создани  множества подпрограмм прерывани  дл  каждого ФБ в отдельности, достаточно одной по сигналу прерьша- ни  по окончании микропрограммы ОК.
Это сокращает машинное врем  и объем пам ти дл  хранени  подпрограммы функционировани  ИИС.
Дл  условий перехода мультиплексора 2.5 используютс  два вида интерфейсных сигналов ФБ: сигнал ответа ФБ приемника или источника на поступающие в него сигналы ввода или вывода и инициативный сигнал готовности ФБ .
При выполнении первого вида микрокоманд ОК 10 выставл ет на магистраль 6 адрес, команды, управл ющие сигналы соответствующего ФБ. Таким образом, ОК 10 находитс  в таких состо них микропрограммы, магистраль 6 зан та и обращение в этот момент ЭВМ к ФБ недопустимо. Но в таких состо ни х ОК 10 находитс  непродолжительное врем , определ емое временем задержки выдачи ответного сигнала ФБ и длительностью импульса генератора 28, и не превьщ1ает нескольких микросекунд при высокочастотном генераторе .. Основное врем  выполнени  микропрограммы ОК 10 составл ет ожидание готовности ФБ, которое может быть значительным в зависимости от вида ФБ. Например, дл  цифрового интегрирующего вольтметра это врем  составл ет 40-80 мс, дл  релейного коммутатора- несколько миллисекунд. На микрокомандах ожидани  готовности магистраль 6 остаетс  свободной от интерфейсных сигналов обращени  к Ф1). Пере.чод счетчика U l на
/
следутппп ; адрес микрокоманды осуществл етс  но сигналу м льтиплексора 25; представл ющему собой сигнал готовности ФБ.
В микропрограмме ОК 10 шаги первого и второго вида чередуютс . Например , после микрокоманды, выставл ющей адрес и управл ющие сигналы, осуществл ющие запуск цифрового вольметра , следующей идет микрокоманда ожидани  готовности цифрового вольтметра , когда измерение закончено и получен результат измерени . Если перва  микрокоманда занимает несколы ко микросекунд, втора  - дес ть микросекунд . После микрокоманды запуска коммутатора следует микрокоманда ожидани  его готовности, когда произведено включение канала коммутации и т.д.
Таким образом, во врем  прохождени  микропрограммы ОК существуют микросекундные интервалы времени ожида- ни  готовности ФБ, когда магистраль 6 остаетс  свободной и в это врем  возможно обращение от ЭВМ к ФБ други подсистем ИИС, не включенных в микропрограмму ОК 10, например к подсистеме регистрации. Если микропрограмма ОК 10 находитс  на микрокомандах ожидани  готовности вольтметра или коммутатора, ЭВМ в это врем  может задавать режимы работы графопо-- строителю или печатающему устройству и производить их запуск. Одновременно идет процесс измерени  вольтметром и регистрации к кой-либо информации , наход щейс  в пам ти ЭВМ, например результатов уже проведенных измерений.
Кроме того, на микрокомандах ожидани  возможно обращение от ЭВМ к ФБ, включенных в микропрограмму ОК 10 по которой осуществл етс  их автономна  работа. Это обращение, не нару- . ща  автономной работы ОК 10, вызовет только задержку выполнени  микропрограммы на несколько секунд, необходимых дл  обмена информацией между ЭВМ и ФБ. Одновременную работу мик- ропрограммь ОК 10 и обращение от ЭВМ к ФБ обеспечивают триггер 27 выбора, элементы ИЛИ 16 и 17 и элемент И 26, регулирующие прохождение обращени  ЭВМ к ФБ в нужные моменты времени и осуществл ющие на это врем  обращени  блокировку ПЗУ 19 и 20.
Триггер 27 выбора устанавливаетс  и «MiHHVt JUoe госто чие по сигналу
10
15
20
25
46 ЮЗ8
Выбор 1, поступающему из блока 5 в момент обращени  ЭВМ к ФБ.
Единичный выходной сигнал триггера 27 Выбор 2 поступает в блок 5 5, где по нему формируютс  необходи- Мые адресные и управл ющие сигналы- обращени  к ФБ ИИС, поступающие на магистраль 6. Сигнал Выбор 1 устанавливает триггер 27 в единичное состо ние только при наличии е ;инич- ного сигнала, поступающего с выхода элемента И 26, на один вход которого проходит сигнал обращени  ЭВМ Выбор 1, а на второй - выходной сигнал элемента ИЛИ.16. Сигналы на входах элемента ИЛИ 16 определ ют одно из трех услов ий возможного, прохождени  обращени  ЭВМ к ФБ.
На первый вход поступает сигнгш с выхода элемента И 12, блокирующий ПЗУ 19 и 20 при переходе от одной микро- , команды к другой. На второй вход поступает сигнал с регистров блока 7, указывающий на то, что операционный контроллер 10 не работает или находитс  в конце микропрограммы.
На третий вход поступает сигнал с выхода ПЗУ 20, представл ющий собой один из разр дов адресных линий мультиплексора 25,  вл ющийс  признаком .того, что ОК находитс  на одном из шагов ожидани  готовности ФБ.
В перечисленных случа х при нали- . чип одного из входных сигналов элемента ИЛИ 16 магистраль. 6 оказываетс  свободной и в случае обращени  ЭВМ к ФБ ИИС триггер 27 устанавливаетс  в единичное состо ние сразу по возникновению обращени  ЭВМ. Выходной сиг- нал триггера 27 Выбор 2 поступает в блок 5, где отрабатываетс  цикл обращени  ЭВМ с соответствующими управл ющими сигналами, выход щими на магистраль 6. Сигнал Выбор 2 через элементы ИЛИ 17 и 23 блокирует ПЗУ 19 и 20.
Если ни один из входных сигналов элемента ИЛИ 17 не присутствует .в момент обращени  ЭВМ, установка триггера 27 и вьщача сигнала Выбор 2 задерживаетс  до тех пор, пока мик- ропрограмм а ОК 10 не перейдет на ожидание готовности ФБ или блокировку ПЗУ 20 и 19 при перехйде от одной микрокоманды к другой, т.е. до момента , пока магистраль 6 не освободитс . Максимальна  задержка соответствует AjntrejTbHocTH микрокоманды первого
30
35
40
45
50
55
вида, переход с которой осуществл етс  по сигналу ответа ФБ, котора  не превьшает несколько микросекунд. С момента прохождени  обращени  ЭВМ к ФБ дальнейша  работа ОК 10 задерживаетс  до момента окончани  обращени  ЭВМ. Когда Выбор 1 снимаетс , воз- .никает сигнал обратной пол рности, устанавливающий триггер 27 в нулевое состо ние и снимающий блокировку ПЗУ 19 и 20, после чего микропрограмма ОК 10 продолжаетс . Эта задержка такж не превьшает несколько микросекунд. ПЗУ 19 и 20 блокируютс  выходным сигналом элемента ИЛИ 17 в момент пере- хода от микрокоманды к микрокоманде или в момент обращени  ЭВМ. Кроме того , ПЗУ 19 блокируетс  вькодным сигналом мультиплексора 24, чтобы на микрокомандах пропуска адресные и управл ющие сигналы не выходили на магистраль 6, вызыва  ложные срабатывани .
Блок 5 обмена данными, в процессе работы транслирует через приемники 29 и 30 сигналы Чтени  и Запись из ашинной магистрали 2 в магистраль 6.
Сигналом ЭВМ через приемник 31 триггер 37 устанавливаетс  в исходное состо ние и срабатывает при по влении адреса в магистрали 2 по сигналу селектора 4 Выбор или по сигналу Выбор 2 операционного контроллера 10, причем факт срабатывани  через шинный формирователь 32 вьща- етс  в машинную магистрашь как сигнал подтверждени . Аналогичный сигнал вьщаетс  с шинного формировател  .33 при по влении сигнала Ответ из магистрали 6.
Триггер 37 фиксирует сигналы состо ни  ФБ, вьщава  в регистр состо ни  блока 7 сигнал готовности единичного уровн  со своего инверсного выхода.
Блок 9 прерьшани  транслирует запросы прерьшани  от ФБ магистрали 6 в машинную маги страль 2 через эл е- мент И 45 при наличии сигнала разрешени  прерывани  в регистре состо ни  блока 7, формируемого на формирователе 46. В случае завершени  работы определенные ФБ выдает сигнал Конец преобразовани , устанавливающий триггер 43 и возбуждающий регистр 4А на вьщачу соответствующего адреса вектора прерывани .
Ф о р .м у л
изобретени 
Устройство дл  сопр жени  магистрали ЭВМ с магистралью внешних устройстн , содержащее блок приемопередатчиков данных и блок приемников адреса, входы которых соединены с магистралью ЭВМ, блок обмена данными, соединенны чи управл ющим выходом с
управл ющим входом блока регистров, а первым входом-выходом - с магист- Рсшью внешних устройств, дешифратор адреса, блок прерывани  и операционный контроллер, выключающий мультиплексор адреса, адресный вход которого соединен с выходом дешифратора . адреса, причем вход-выход блока приемопередатчиков данных и вход запросов прерывани  блока прерывани  подключены к магистрали внешних устройств , о тличающеес  тем, что, с целью расширени  класса решаемых задач за счет организации автономного режима работы устройства, в него Е веден селектор адреса, а в опе- раи {оиный контролдер - , генератор- тактов, триггер синхронизации, мультиплексор условий перехода, счетчик микрокоманд, посто нна  адресов , команд и управл юпщх сигналов, дешифратор адреса функциональных бло
ходов, мультиплексор условий пропуска , триггер выбора, п ть элементов 2 .ИЛИ, два э лемента И, элемент задержки , причем второй вход-выход блока
риемопередатчиков данных соединен с информационным входом-выходом блока регистров,выход разр да разрешени  прерывани  которого подключен к входу разрешени  блока прерывани , выход которого и второй вход-выход блока обмена данными соединены с магистралью ЭВМ, выход блока приемников адреса соединен с информационным входом ешифратора адреса и с управл ющими входами езлока обмена данными и дешифратора адреса, выходом соединенного с входом регистра блока регистров,
группа информационных выходов блока регистров соединена с группой инфор- мационньпс входов мультиплексора условий пропуска операционного контролера , вход и выход выбора блока обмена . данными соединены соответственно с синхровходом и выходом триггера выбора операционного контроллера, в onepaujHOHHOM контроллере группа ин10
формационньгх входов мультнплек,сора адреса подключена к первой группе выходов посто нной пам ти адресов, команд и управл ющих сигналов,.адресный вход которого соединен с выходом счетчика микрокоманд и адресным входом посто нной пам ти условий перехода , подключенной соответственно первой и второй группами выходов к адресным входам мультиплексора условий перехода и мультиплексора условий пропуска, выходы которых соединены соответственно с первым и вторым входами первого элемента ИЛИ, подключенного выходом к информационному входу триггера синхронизации, выход которого соединен с первым входом первого элемента И, вторым входом подключенного к выходу генератора тактов и синхровходу триггера синхронизации , а выходом-к первым входам второго и третьего элементов ИЛИ и через элемент задержки - к счетному входу счетчика микрокоманд, вход сброса которого соединен с выходом чет- 25 вертого элемента ИЛИ, группа инфор- мационных входов мультиплексора условий перехода, втора  группа входов посто нной пам ти адресов, команд и управл ющих сигналов и группа выходов зо
15
20
1246105
12
0
5
5
0
дешифратора адреса функциональных блоков соединены с магистралью внешних устройств, вход дешифратора адреса функциональных блоков соединен с выходом мультиплексора адреса, управл ющим г.ходом подключенного к выходу триггера выбора и второму входу третьего элемента ИЛИ, выход которого соединен с первым входом п того элемента ИЛИ, информационньш вход тригт гера выбора соединен с выходом второго элемента И, первый вход которого соединен с выходом выбора блока обме- на данными, а вход - с выходом второго элемента ИЛИ, вторым входом подключенного к группе выходов блока регистров, а третьим - к цервой группе выходов посто нной пам ти условий перехода, вход блокировки которой соединен с выходом третьего элемента ИЛИ, вход блокировки посто нной пам ти адресов, команд и управл ющих сигналов соединен с выходом п того элемента ИЛИ, вторым входом подключенного к выходу мультиплексора условий пропуска, первьш и второй входы четвертого элемента ИЛИ подсоединены соответственно к магистрали внешних устройств и группе вькодов блока регистров.
Фиг.1
Нагчапратб
блок 7
блок 5
I bjio/tl
ФмгЗ
Коиеи.
прео5разоВ
41
ВНИИПИ Заказ 4002/42 Тираж 671Подписное
Произв.-полигр. пр-тие, г, Ужгород, ул. Проектна , 4
Блок Щ
if3
-4.

Claims (1)

  1. Ф о р .м у л а изобретения
    Устройство для сопряжения магистрали ЭВМ с магистралью внешних устройств, содержащее блок приемопередатчиков данных и блок приемников адреса, входы которых соединены с магистралью ЭВМ, блок обмена данными, соединенными управляющим выходом с управляющим входом блока регистров, а первым входом-выходом - с магистралью внешних устройств, дешифратор адреса, блок прерывания и операционный контроллер, выключающий мультиплексор адреса, адресный вход которого соединен с выходом дешифратора . адреса, причем вход-выход блока приемопередатчиков данных и вход запросов прерывания блока прерывания подключены к магистрали внешних устройств, обличающееся тем, что, с: целью расширения класса решаемых задач за счет организации автономного режима работы устройства, в него введен селектор адреса, а в операционный контроллер -.генератор· тактов, триггер синхронизации, мультиплексор условий перехода, счетчик микрокоманд, постоянная память адресов, команд и управляющих сигналов, дешифратор адреса функциональных блоков, постоянная память условных переходов, мультиплексор условий пропуска, триггер выбора, пять элементов .ИЛИ, два элемента И, элемент задержки, причем второй вход-выход блока приемопередатчиков данных соединен с информационным входом-выходом блока регистров,выход разряда разрешения прерывания которого подключен к входу разрешения блока прерывания, выход которого и второй вход-выход блока обмена данными соединены с магистралью ЭВМ, выход блока приемников адреса соединен с информационным входом дешифратора адреса и с управляющими входами блока обмена данными и дешифратора адреса, выходом соединенного с входом регистра блока регистров, группа информационных выходов блока регистров соединена с группой информационных входов мультиплексора условий пропуска операционного контроллера, вход и выход выбора блока обмена. данными соединены соответственно с синхровходом и выходом триггера выбора операционного контроллера, в операционном контроллере группа ин1246105 формационных входов мультиплексора адреса подключена к первой группе выходов постоянной памяти адресов, команд и управляющих сигналов,.адресный вход которого соединен с выходом счетчика микрокоманд и адресным входом постоянной памяти условий перехода, подключенной соответственно первой и второй группами выходов к адресным входам мультиплексора условий перехода и мультиплексора условий пропуска, выходы которых соединены соответственно с первым и вторым входами первого элемента ИЛИ, подключенного выходом к информационному входу триггера синхронизации, выход которого соединен с первым входом первого элемента И, 'вторым входом подключенного к выходу генератора тактов и синхровходу триггера синхронизации, а выходом-к первым входам второго и третьего элементов ИЛИ и через элемент задержки - к счетному эвходу счетчика микрокоманд, вход сброса которого соединен с выходом чет- 25 __ г вертого элемента ИЛИ, группа информационных входов мультиплексора условий перехода, вторая группа входов постоянной памяти адресов, команд и управляющих сигналов и группа выходов зо
    12 дешифратора адреса функциональных блоков соединены с магистралью внешних устройств, вход дешифратора адреса функциональных блоков соединен с
    5 выходом мультиплексора адреса, управляющим уходом подключенного к выходу ’триггера выбора и второму входу третьего элемента ИЛИ, выход которого соединен с первым входом пятого эле10 мента ИЛИ, информационный вход тригт гера выбора соединен с выходом второго элемента И, первый вход которого соединен с выходом выбора блока обмена данными, а второй вход - с выходом 15 второго элемента ИЛИ, вторым входом подключенного к группе выходов блока регистров, а'третьим - к цервой группе выходов постоянной памяти условий перехода, вход блокировки которой 20 соединен с выходом третьего элемента ИЛИ, вход блокировки постоянной памяти адресов, команд и управляющих сигналов соединен с выходом пятого элемента ИЛИ, вторым входом подключенного к выходу мультиплексора условий пропуска, первый и второй входы четвертого элемента ИЛИ подсоединены соответственно к магистрали внешних устройств и группе выходов блока регистров.
SU843729782A 1984-04-21 1984-04-21 Устройство дл сопр жени магистрали ЭВМ с магистралью внешних устройств SU1246105A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU843729782A SU1246105A1 (ru) 1984-04-21 1984-04-21 Устройство дл сопр жени магистрали ЭВМ с магистралью внешних устройств

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU843729782A SU1246105A1 (ru) 1984-04-21 1984-04-21 Устройство дл сопр жени магистрали ЭВМ с магистралью внешних устройств

Publications (1)

Publication Number Publication Date
SU1246105A1 true SU1246105A1 (ru) 1986-07-23

Family

ID=21114799

Family Applications (1)

Application Number Title Priority Date Filing Date
SU843729782A SU1246105A1 (ru) 1984-04-21 1984-04-21 Устройство дл сопр жени магистрали ЭВМ с магистралью внешних устройств

Country Status (1)

Country Link
SU (1) SU1246105A1 (ru)

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
Автометри , 1980, № 3, с. 11-16. Авторское свидетельство СССР № 809147, кл. G 06 F 3/04, 1979. *

Similar Documents

Publication Publication Date Title
SU1246105A1 (ru) Устройство дл сопр жени магистрали ЭВМ с магистралью внешних устройств
SU506017A1 (ru) Устройство дл обмена данными
SU1290330A2 (ru) Вычислительна система
SU1478222A1 (ru) Устройство дл сопр жени ЭВМ с внешними устройствами
SU1727118A1 (ru) Устройство дл ввода информации
SU1156051A1 (ru) Устройство дл ввода-вывода информации
SU1520531A1 (ru) Устройство дл сопр жени ЭВМ с абонентами
SU1087962A1 (ru) Устройство контрол параметров
SU1238091A1 (ru) Устройство дл вывода информации
RU2020553C1 (ru) Устройство для ввода информации
SU1501028A2 (ru) Устройство дл вывода информации
SU1661768A1 (ru) Устройство дл контрол цифровых блоков
SU1100627A1 (ru) Устройство дл отладки программ
SU1269137A1 (ru) Многоканальна система дл контрол и диагностики цифровых блоков
SU1179348A1 (ru) Устройство дл автоматического контрол блоков
SU1149255A1 (ru) Устройство дл управлени многоканальной измерительной системой
SU1742823A1 (ru) Устройство дл сопр жени процессора с пам тью
SU1128266A1 (ru) Устройство дл сбора статистических данных о работе программ ЭВМ
SU935942A1 (ru) Устройство дл сопр жени вычислительных машин
SU1023398A1 (ru) Устройство дл контрол блоков пам ти
SU840817A1 (ru) Устройство дл диагностики системАВТОМАТичЕСКОгО упРАВлЕНи
SU1156053A1 (ru) Устройство дл ввода информации от двухпозиционных датчиков
SU1594549A1 (ru) Устройство дл сопр жени многомашинного комплекса с контролем
SU1302284A1 (ru) Устройство дл контрол и диагностики логических блоков
SU1241250A1 (ru) Адаптивна система обработки данных