SU1451676A1 - Устройство дл редактировани и контрол управл ющих программ дл станков с числовым программным управлением на экране электронно-лучевой трубки - Google Patents
Устройство дл редактировани и контрол управл ющих программ дл станков с числовым программным управлением на экране электронно-лучевой трубки Download PDFInfo
- Publication number
- SU1451676A1 SU1451676A1 SU864095568A SU4095568A SU1451676A1 SU 1451676 A1 SU1451676 A1 SU 1451676A1 SU 864095568 A SU864095568 A SU 864095568A SU 4095568 A SU4095568 A SU 4095568A SU 1451676 A1 SU1451676 A1 SU 1451676A1
- Authority
- SU
- USSR - Soviet Union
- Prior art keywords
- output
- outputs
- inputs
- input
- control
- Prior art date
Links
Classifications
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F3/00—Input arrangements for transferring data to be processed into a form capable of being handled by the computer; Output arrangements for transferring data from processing unit to output unit, e.g. interface arrangements
- G06F3/14—Digital output to display device ; Cooperation and interconnection of the display device with other functional units
- G06F3/153—Digital output to display device ; Cooperation and interconnection of the display device with other functional units using cathode-ray tubes
Landscapes
- Engineering & Computer Science (AREA)
- Theoretical Computer Science (AREA)
- Human Computer Interaction (AREA)
- Physics & Mathematics (AREA)
- General Engineering & Computer Science (AREA)
- General Physics & Mathematics (AREA)
- Digital Computer Display Output (AREA)
Abstract
Изобретение относитс к вычислительной технике и автоматике и может быть использовано в качестве терминала ЭВМ дл редактировани и контрол управл ющих программ дл станков , с числовым программным управлением . Цель изобретени - упрощение и повышение быстродействи устройства - достигаетс введением блока 9 буферной пам ти графических элементов, блока 12 видеопам ти, второго блока 11 сопр жени и соответствующих функциональных св зей. Блок 12 видеопам ти позвол ет блоку управлени вести работы с его пам тью как с внутренней пам тью блока 1, что сокращает аппаратурные затраты, а также врем выполнени операций обмена и модификации информации за счет сокращени числа необходимых дл обмена команд процессора блока 1 . стройство позвол ет ЭВМ 3 передавать информа- макрокоманд, что существенно разгружает ЭВМ, считывать отредактированный файл в ЭВМ, получать копии изображени дл документировани при подключении устройства графической печати. Доступ к блоку 12 осуществл етс в любой момент времеми, что позвол ет бо лее продуктивно осуществл ть редактирование графической и символьной информации, а также реализовать возможность вьщелешг зон мигани . 1 з.п, ф-лы, 3 ил. «5
Description
Изобретение относитс к вычислительной технике и автоматике и может быть использовано в качестве терминала ЭВМ дл контрол и редактирова- НИН управл ющих программ дл станков с числовым программным управлением .
Цель изобретени г упрощение и повышение быстродействи устройства.
На фиг, 1 приведена структурна схема предлагаемого устройства; на фиг, 2 - структурна схема блока ви- деопам ти; на фиг, 3 - временные ди- .аграммы, по сн ющие работу блока видеопам ти.
Устройство содержит блок 1 управлени , первый блок 2 сопр жени , подключенный к ЭВМ 3, блок 4 буферной пам ти символов, клавиатуру 5, блок 6 модул ции, выход которого соединен с модул тором ЭЛТ 7, блок 8 разверток, блок 9 буферной пам ти графических элементов, блок 10 пам ти программ, второй блок 11 сопр жени (интерфейс клавиатуры) и блок 12 видеопам ти.
Блок 12 видеопам ти образует мультиплексор 13 адреса, оперативна пам ть 14, синхрогенератор 15, регистр 16 адреса, формирователь 17 управл - ющих импульсов, сдвигающий регистр 18 шинный формирователь 19, регистры 20 23, элемен т И 24, элемент И-НЕ 25 и
.элемент И 26.
Устройство работает следующим об-
разом.
Организацию работы блоков устройства осуществл ет блок 1 управлени , вьтолненный на основе микропроцессора . Блок 1 -.управлени выполн ет еле- дующие функций: организацию обмена информации с внешней ЭВМ 3 через блок 2 сопр жени и с клавиатурой 5 через интерфейс 11 клавиатуры; управление блоком 12 видеопам ти,
Информаци из ЭВМ 3 поступает через блок 2 сопр жени в блок 1 управлени , где анализируетс тип информации (символьна или графическа ) , и помещаетс соответст венно в блок 4 или 9 буферной пам ти. Информаци из блока 4 буферной пам ти по мере ее поступлени в блок преобраз етс блоком 1 управлени по программам блока 10 пам ти программ и пере даетс дл отображени в блок- 12 видеопам ти, что приводит к ее ин дикации на ЭЛТ 7 Информаци из блока 9 буферной пам ти в зависимости
.
от режима работы устройства (режим непосредственной отработки и режим отработки по концу графического файла ) поступает сразу через блок 1 управлени в блок 12 видеопам ти или хранитс в блоке 9 буферной пам ти до поступлени в блок 1 управлени соответствующей команды.
Команды поступают в блок 1 управлени или из ЭВМ 3 через блок 2 сопр жени , или из клавиатуры 5 через интерфейс 11. клавиатуры. После того, как информаци прин та и отображена на ЭЛТ 7, при необходимости возможно редактирование ее путем изменени содержимого блоков 4 и 9 буферной пам ти как с клавиатуры 5 оператором так и с.ЭВМ 3. Отредактированные файлы информации могут передаватьс обратно в ЭВМ 3 длЯ их заполнени . Информаци символьного файла при обмене информацией между блоком 1 управлени и ЭВМ 3 поступает в кодах КОИ-7, а графического файла - в макрокодах (лини , дуга, окружность, графический символ, пр моугольник), что позвол ет эффективно использовать емкость блоков 4 и 9 буферной пам ти и разгрузить ЭВМ 3, По специальным командам (чтение - запись) из блока 12, видеопам ти через блок 1 управлени и блок 2 сопр жени информаци (изображение) может передаватьс в ЭВМ 3 дл ее обработки (документировани ) или наоборот.
Блок 12 видеопам ти работает следующим образом. Из блока 1 управлени в формирователь 17 поступают канальные сигналы: сигнал синхронизации активного устройства К СИЛ Н, сигналы ввода-вывода КвводН, Квывод сигнал вывода байта КбайтН, Если адрес обращени из блока 1 управлени к пам ти 14 совпадает с его адресом то в форг-шрователе 17 из канальных сигналов КвводИ, КвыводН формируютс внутренние сигналы чтени ЧТ, записи ЗС, а из канальных сигналов КвыводН и КбайтН - внутренние сигналы WE 1, WE 2, И так, при режиме записи в пам ть 14 с третьего выхода формировател 17 на управл ющий вход шинного формировател 19 поступает сигнал ЧТ, равный логическо единице (активный уровень), разрешающий прохождение канальных данных КДАОО-КДА15 через шинный формирователь 19 на второй вход регистра 16
адреса, на первый вход которого поступает с первого выхода формировател 17 внутренний сигнал СИА В, получающийс из канального сигнала КСИАН. По сигналу СИАВ осуществл етс запись, по которому из блока 1 управлени передаютс данные дл записи в пам ть 14. С выхода регистра 16 адреса четырнадцатиразр дный адрес А1-А14, по которому из блока 1 управлени передаютс данные дл записи в пам ть 14, поступает на вход мультиплексора 13 адреса, на другой вход которого поступает четырнадцатиразр дный индикаторньй адрес АИ1- .АШ4 с первого выхода синхрогенера- тора 15. Синхрогенератор 15, кроме четырнадцатиразр дного индикаторного адреса АИ1-АИ14, формирует строчный синхроимпульс ССИ и кадровый синхроимпульс КСИ, поступающие на вход блока 8 разверток, сигналы выборки строк RAS и столбцов CAS, поступающие с третьего выхода синхрогенера- тора 15 на третий вход пам ти 14, сигнал стробировани буфера СФБ, поступающий с шестого выхода синхро- генератора 15 на вторые входы первого и второго регистров 20 и 21, сигналы стробировани видеобуфера СВБФ и выбора кристалла ВК, поступающие с седьмого выхода синхрогёнератора 15 на вторые входы третьего и четвертого регистров 22 и 23, и сигналы опорной частоты F и записи параллельного кода ЗПК, поступающие с четвертого выхода синхрогёнератора 15 на первый вход выходного сдвигающего
10
при условии наличи сигналов чтени ЧТ и записи ЗС.
При такой организации таймирова ни автоматически выполн етс необ ходима генераци накопленной инфо мации во всем объеме динамической пам ти.
По адресу, определ емому синхро генератором 15, поступающему через мультиплексор 13 адреса на первьм вход пам ти 14 при наличии сигнала логической единицы на втором входе пам ти 14, поступающего с второго 15 выхода формировател 17 (сигналы
записи WE1,WE2), осуществл етс чт ние данных из пам ти 14.
По сигналам стробировани видео буфера СВБФ происходит запись четь надцатир зр дного слова в третий и четвертый регистры 22 и 23. Сразу после сигнала СВБФ по сигналу запи параллельного кода ЗПК происходит запись младшего байта, (содержимого 25 третьего регистра 22) в выходной сдвигающий регистр 18. Выбор треть его регистра 22 определ етс сигна лом выбора кристалла ВК, равным ло гической единице, при этом выходы четвертого регистра 23 наход тс в третьем высокоимпедансном состо ни Из выходного сдвигающего регистра его содержимое считываетс синхрон с разверткой ЭЛТ 7 с целью получен устойчивого изображени на экране
Перед записью в третий и четвер
тьш регистры 22 и 23 информации о следующих .четырнадцати точках изоб ражени сигналом записи параллельн
20
30
35
регистра 18. С второго выхода синхро- 40 ° ° осуществл етс запись
старшего байта(содержимого четверт го регистра 23) в выходной сдвигаю пщй регистр 18, при этом сигнал вы бора кристалла ВК равен логическом 4g нулю, что приводит к установке вых дов третьего регистра 22 в третье высокоимпедансное состо ние. Затем по сигналу стробировани видеобуфе ра СВБФ в третий и четвертый регис ры 22 и 23 записываетс информаци о новых четырнадцати точках изобра жени из пам ти 14 во второй фазе полного временного цикла обращени к пам ти 14. При этом из сдвигающе регистра 18 синхронно с разверткой ЭЛТ 7 считываютс данные. По сигна лам записи параллельного кода ЗПК и выбора кристалла ВК в сдвигающий регистр 18 записываетс младший ба
генератора 15 на вход мультиплексора
13адреса поступают управл нлцие сигналы , определ ющие, какие из входных сигналов мультиплексора 13 адреса поступ т на его выход.
Полный временной цикл обращени пам ти 14 выполн етс в несколько фаз, например в три. В первых двух фазах всегда происходит операци чтени данных из пам ти 14 в третий и четвертый регистры 22 и 23. В третьей фазе возможна лишь запись данных в чейку пам ти 14 из блока 1 управлени через шинньй формирователь 19 или чтение данных и з пам ти
14в первый и второй регистры 20 и 21 и далее через шинный формирователь 19 в каналы блока 1 управлени
0
при условии наличи сигналов чтени ЧТ и записи ЗС.
При такой организации таймирова- ни автоматически выполн етс необходима генераци накопленной информации во всем объеме динамической пам ти.
По адресу, определ емому синхро- генератором 15, поступающему через мультиплексор 13 адреса на первьм вход пам ти 14 при наличии сигнала логической единицы на втором входе пам ти 14, поступающего с второго 5 выхода формировател 17 (сигналы
записи WE1,WE2), осуществл етс чтение данных из пам ти 14.
По сигналам стробировани видеобуфера СВБФ происходит запись четьф- надцатир зр дного слова в третий и четвертый регистры 22 и 23. Сразу после сигнала СВБФ по сигналу записи параллельного кода ЗПК происходит запись младшего байта, (содержимого 5 третьего регистра 22) в выходной сдвигающий регистр 18. Выбор третьего регистра 22 определ етс сигналом выбора кристалла ВК, равным логической единице, при этом выходы четвертого регистра 23 наход тс в - третьем высокоимпедансном состо нии. Из выходного сдвигающего регистра 18 его содержимое считываетс синхронно с разверткой ЭЛТ 7 с целью получени устойчивого изображени на экране.
Перед записью в третий и четвертьш регистры 22 и 23 информации о следующих .четырнадцати точках изображени сигналом записи параллельно
0
5
40 ° ° осуществл етс запись
старшего байта(содержимого четвертого регистра 23) в выходной сдвигаю- пщй регистр 18, при этом сигнал выбора кристалла ВК равен логическому 4g нулю, что приводит к установке выходов третьего регистра 22 в третье высокоимпедансное состо ние. Затем по сигналу стробировани видеобуфера СВБФ в третий и четвертый регистры 22 и 23 записываетс информаци о новых четырнадцати точках изображени из пам ти 14 во второй фазе полного временного цикла обращени к пам ти 14. При этом из сдвигающего регистра 18 синхронно с разверткой ЭЛТ 7 считываютс данные. По сигналам записи параллельного кода ЗПК и выбора кристалла ВК в сдвигающий регистр 18 записываетс младший байт
50
55
считанной информации из пам ти 14, который в данный момент времени записан в третьем регистре 22, при этом четвертый регистр 23 находитс в третьем высокоимпедансном состо нии , В следующий момент времени согласно фиг. 3 по сигналам записи параллельного кода ЗПК и выбора крис
талла ВК, который переходит из логической единицы в логический нуль, лроисходит запись старшего байта информации (содержимого четвертого регистра 23) В сдвигающий регистр 18, из которого синхронного с разверткой ЭЛТ 7 считываетс старший байт информации , записанной в пам ти 14. В дальнейшем циклы работы пам ти 14 повтор ютс и на экране ЭЛТ 7 отображаютс следующие 28 точек, которые считываютс из пам ти 14 по адресам, определ емым синхрогенератором 15.
Старшие биты каждых младшего и старшего байтов пам ти 14, которые записываютс в третий и четвертый регистры 22 и 23 несут информацию о мигании соответствующих семи точках изображени
Если данный бит равен сигналу логической единицы, то на выходе второ го элемента И 24 присутствует сигнал логического нул , определ емый сигналами СГИН (строчный гас щий импульс ) и КГИН (кадровый гас щий импульс ) 9 пocтyпaюш ми с восьмого и
дев того выходов синхрогенератора 15
и сигналом F.
который определ ет
частоту мигани выделенной зоны и снимаетс с дес того выхйда синхрогенератора 15. Данньм сигнал логического нул запоминаетс в сдвигающем регистре 18 и осуществл ет подсвет и гашение соответствуюш 1х семи точек изображени и гашение ЭЛТ 7 во врем обратных ходов по строке и кадру при помош элемента И 24. Если данный бит равен сигналу логического нул , то на выходе элемента И 24 присутствует сигнал логического нул , определ емый только сигналами СГИН и КГИН.
Данный сигнал логического нул запоминаетс в сдвигающем регистре 18 и гасит.ЭЛТ 7 во врем обратных ходов по строке и кадру.
Таким образом, на ЭЛТ 7 непрерывно отображаетс графическа информаци и отсутствует промежуток в изображении , возникающий во врем обмена
0
0
зо
информацией между блоком 1 управлени и пам тью 14.
В третьей фазе Ьолного временного цикла обращени пам ти 14 возможен обмен информацией между блоком 1 управлени и пам тью 14 при наличии сигналов запись ЗС и чтени ЧТ.
Рассмотрим работу блока 12 видеопам ти в режиме записи информации в пам ть 14 из блока 1 управлени .
По адресу чейки пам ти 14, который через мультиплексор 13 адреса с выхода регистра 16 адреса поступает 5 на первый (адресный) вход пам ти 14, с выхода шинного формировател 19 данные из блока 1 управлени поступают на информационный вход пам ти 14.
В зависимости от уровн канального сигнала КбайтН на втором выходе формировател 17 формируютс сигналы записи WE1, WE2, определ ющие режим записи: а) шестнадцатиразр дного слова; б) младщ его или старшего 25 байта. По сигналам RAS, CAS с третьего выхода синхрогенератора 15 в чейке пам ти 14 осуществл етс запись информации из блока 1 управ.т лени .
При считывании информации из пам ти 14 в блок 1 управлени по адресу , записанно1угу в регистре 16 адреса, из пам ти 14 считываетс содержимое его чейки пам ти. По сигналу строби- ровани видеобуфера СБФ (фиг. 3) происходит запись содержимого чейки пам ти 14 в первый и второй регистры 20 и 21, из которых через шинньй формирователь 19 по сигналу чтени ЧТ, равному логическому нулю, с третьего выхода формировател 17 содержимое данной чейки пам ти 14 поступает в канал блока 1 управлени . Наличие сигналов RAS и CAS в третьей фазе полного временного цикла обращени пам ти 14 определ етс сигналом с четвертого выхода формировател 17, завис щей от наличи сигналов чтени ЧТ и записи ЗС. С выхода формировател 17 в канал блока 1 управлени в ответ на сигнал КСИАН вырабатываетс сигнал синхронизации пассивного устройства КСИПН.
Блок 12 видеопам ти позвол ет блоку 1 управлени вести работу с пам тью 14 как с внутренней пам тью блока 1 управлени ,-что сокращает аппаратурные затраты, а также врем выполнени операций обмена и модифи35
40
45
50
55
кации информации за счет сокращени числа необходимых дл обмена команд процессора блока 1 управлени .
Сокращение адресного пол процессора блока 1 управлени несущественно в св зи с наличием возможности расширени адресного пол современных микропроцессоров до 1 - 4 мбайт.
Обеспечение возможности пам ти 14 включать на одну фазу работы с процессором блока 1 управлени несколько фаз (например, двух) вывода информации на экран ЭЛТ 7 позвол ет увеличить скорость вывода данных из пам ти 14 на индикацию без увеличени временного цикла пам ти 14.
Увеличение скорости вьгоода данных из пам ти 14 на индикацию позвол ет получить большую матрицу изображени (например, 560400 элементов) без существенного снижени быстродействи блока 1 управлени .
Устройство позвол ет ЭВМ 3 передавать информацию макрокомандами, что существенно разгружает ЭВМ 3.
Устройство позвол ет считывать отредактированный файл в ЭВМ 3, а также при подключении устройства графической печати получать копии изображени дл документировани .
Доступ к блоку 12 видеопам ти существл етс в любой момент времени , что позвол ет более продуктивно осуществл ть редактирование графической и символьной информации, а также реализовать возможность вьще- лени зон мигани .
Claims (1)
1. Устройство дл редактировани и контрол управл ющих программ дл станков с числовым программным управлением на экране электронно-лучевой трубки (ЭЛТ), содержащее блок управлени , первый вход-выход кото- :рого соединен с первым выходом-входом первого блока сопр жени , второ ( вход-выход которого вл етс входом выходом устройства, входы-выходы первой группы блока управлени соединены с выходами-входами блока буферной пам ти символов, клавиатуру, блок модул ции, выход которого соединен с модул тором ЭЛТ, отклон юща система которой подключена к выходу .блока разверток, отличающеес тем, что, с целью упрощени и
повышени быстродействи устройства, оно содержиЧ блок буферной пам ти графических элементов, выход-вход которого.соединен с входаьш-выходами первой группы блока управлени , бт пам ти программ и блок видеопам ти, выходы-входы которых соединены с входами-выходами второй группы 6j-roKa управлени , второй блок сопр жени , выходы-входы которого соединены соответственно с входом-выходом клавиатуры и вторым входом-выходом блока управлени , первый и второй выходы блока виде опам ти подключены соответственно к входам блока модул ции и блока разверток.
2, Устройство по п. 1, о т л и- 0 чающеес тем, что блок видеопам ти содержит шинный формирователь, выходы которого соединены с информационными входами регистра адреса и оперативной пам ти, адресные входы 5 которой соединены с выходами мультиплексора адреса, информационные входы первой группы и управл ющий вход которого соединены соответственно с выходами группы и первым выходом 0 синхрогенератора, а информационные входы второй группы - с выходами регистра адреса, управл ющий вход которого подключен к первому выходу формировател управл ющих импульсов, с выходы формировател управл ющих импульсов , выходы-входы которого вл ютс выходами-входами блока, второй выход формировател управл к цих им- пульсов подключен к синхровходу опе- 0 ративной пам ти, управл ющий вход которой соединен с вторым выходом синхрогенератора, третий выход которого подключен к входу управлени сдвигом сдвигающего регистра, первый 5 и последний выходы которого соединены с входами первого элемента И, выход которого вл етс первым выходом блока, первые входы-выходы шинного формировател подключены к выходам- Q входам блока, а вторые входы-выходы- к выходам-входам первого и второго регистров данных, информационные входы которых и третьего и четвертого регистров данных подключены к выхо- сс дам оперативной пам ти, управл ющие входы первого и второго регистров данных соединены с четвертым выходом синхрогенератора, п тый выход которого соединен с управл ющими входами
третьего и четвертого регистров данных ,- выходы групп которых подключены к информационным входам сдвигающего регистра, управл ющий вход которого соединен с выходом второго элемента И, шестой выход синхрогенератора вл етс вторым выходом блока, седьмой и восьмой выходы синхрогенератора подключены к первому и второму входам второго элемента И, третий
вход которого подключен к выходу элемента И-НЕ, первый вход которого соединен с дев тым выходом синхрогенератора , а второй вход - с выходами третьего и четвертого регистров данных, управл ющий вход шинного формировател соединен с третьим выходом формировател управл ющих импульсов , .четвертый выход которого соединен с входом синхрогенератора.
Кдюку 1
Z
Цикл тн ти.
СВВФ
п п
л
зпк
1ППГ
1
ВКР
Фив. i
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU864095568A SU1451676A1 (ru) | 1986-07-25 | 1986-07-25 | Устройство дл редактировани и контрол управл ющих программ дл станков с числовым программным управлением на экране электронно-лучевой трубки |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU864095568A SU1451676A1 (ru) | 1986-07-25 | 1986-07-25 | Устройство дл редактировани и контрол управл ющих программ дл станков с числовым программным управлением на экране электронно-лучевой трубки |
Publications (1)
Publication Number | Publication Date |
---|---|
SU1451676A1 true SU1451676A1 (ru) | 1989-01-15 |
Family
ID=21248268
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU864095568A SU1451676A1 (ru) | 1986-07-25 | 1986-07-25 | Устройство дл редактировани и контрол управл ющих программ дл станков с числовым программным управлением на экране электронно-лучевой трубки |
Country Status (1)
Country | Link |
---|---|
SU (1) | SU1451676A1 (ru) |
-
1986
- 1986-07-25 SU SU864095568A patent/SU1451676A1/ru active
Non-Patent Citations (1)
Title |
---|
Авторское свидетельство СССР № 1149306, кл. G 09 G 1/06, 1985. Авторс- ое свидетельство СССР № 951290, кл. G 06 F 3/153, 1982. * |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US4835675A (en) | Memory unit for data tracing | |
EP0130469B1 (en) | Internally distributed monitoring system | |
US3829841A (en) | Computer monitoring device | |
SU1451676A1 (ru) | Устройство дл редактировани и контрол управл ющих программ дл станков с числовым программным управлением на экране электронно-лучевой трубки | |
SU1244704A1 (ru) | Устройство дл отображени графической информации на экране электронно-лучевой трубки | |
JPS5939783B2 (ja) | 論理状態追跡装置 | |
JP3005807B2 (ja) | 波形記録計 | |
SU1429104A1 (ru) | Устройство дл вывода информации | |
JPS5812605B2 (ja) | デ−タ処理装置 | |
SU1013956A2 (ru) | Устройство дл контрол логических схем | |
SU396704A1 (ru) | Устройство для выбора такта в системах управления светофорной сигнализацией | |
SU1566372A1 (ru) | Устройство экранной пам ти | |
SU1365131A1 (ru) | Буферное запоминающее устройство | |
JPH05151004A (ja) | タスクのcpu占有時間測定方法 | |
SU1363219A1 (ru) | Устройство дл отладки программно-аппаратных блоков | |
SU1387001A1 (ru) | Устройство дл определени частот обращени к программам | |
SU1300543A2 (ru) | Устройство дл вывода графической информации | |
RU2015536C1 (ru) | Дисплей | |
SU1372316A1 (ru) | Запоминающее устройство дл графического диспле | |
SU1298752A1 (ru) | Устройство дл отладки программ | |
SU1541622A1 (ru) | Устройство дл сопр жени вычислительной машины с аппаратурой передачи данных | |
SU1149256A1 (ru) | Устройство идентификации адреса магистрального модул | |
SU1481780A1 (ru) | Двухканальное устройство дл сопр жени двух электронно-вычислительных машин | |
SU1149238A1 (ru) | Устройство дл ввода информации | |
SU1297068A1 (ru) | Устройство дл ввода-вывода информации |