SU1300543A2 - Устройство дл вывода графической информации - Google Patents
Устройство дл вывода графической информации Download PDFInfo
- Publication number
- SU1300543A2 SU1300543A2 SU853948870A SU3948870A SU1300543A2 SU 1300543 A2 SU1300543 A2 SU 1300543A2 SU 853948870 A SU853948870 A SU 853948870A SU 3948870 A SU3948870 A SU 3948870A SU 1300543 A2 SU1300543 A2 SU 1300543A2
- Authority
- SU
- USSR - Soviet Union
- Prior art keywords
- information
- computer
- register
- reading
- read
- Prior art date
Links
Landscapes
- Digital Computer Display Output (AREA)
Abstract
Изобретение относитс к автоматике и вычислительной технике и вл етс дополнительным к авт. св. № 930355. Оно повьшает достоверность отображени графической информации за счет обеспечени возможности неискажающего изображение считывани ин-- формации из блока 1 пам ти в ЭВМ. Устройство работает следующим образом. Из ЭВМ в регистр адреса 9 заноситс адрес считываемого слова, который сравниваетс во втором узле сравнени 10 с текущими адресами, поступающими из блока 5 синхронизации. При совпадении этих адресов на видимом ходе кадра разрешаетс прохождение через второй элемент 11 И строба записи в регистр информации 13, куда записьтаетс информаци из блока 1 пам ти. 6 ил. СО rsj
Description
1
Изобретение относитс к вычислительной технике и автоматике, может быть использовано дл вывода графической информации из ЭВМ и вл етс усовершенствованием изображени по авт.св. № 930355,
Целью изобретени вл етс повышение достоверности отображени информации .
На фиг.1 представлена блок-схема устройства; на фиг.2 - структура модул ционного блока; на фиг.3,4,5 - структуры блока преобразовани координат , блока синхронизации, распределител импульсов соответственно; на фиг.6 - временна диаграмма сигналов.
Устройство содержит блок 1 пам ти, дешифратор 2, модул ционный блок 3, распределитель импульсов 4, блок 5 синхронизации, коммутатор 6 адреса, телевизионный индикатор 7, блок преобразовани координат 8, первьш регистр (адреса) 9, блок сравнени 10, элемент И I1, элемент ИЛИ 12, второй регистр (информации) 13, третий регистр 14, четвертый регистр 35, первый мультиплексор 16, второй мультиплексор 17, элемент ИЛИ 18, п тый регистр 19, шестой регистр 20, узел сравнени 21, триггер 22, первый сумматор 23, счетчик 24, вентиль 25, седьмой регистр 26, второй сумма- тор 27.
Распределитель импульсов 4 пока10
3005432
считывани . Этим же сигналом окончани цикла перебрасываетс первый триггер 30, который определ ет на какой регистр и мультиплексор модул ци5 онного блока 3 поступают сигналы записи с выходов первого 31 и второго 32 элементов И и сигналы управлени мультиплексорами с выходов первой 33 и второй 34 групп элементов И. Временна диаграмма режима записи приведена на фиг.6. По сигналу требовани записи (диаграмма 2) первый од новибратор 35 формирует запускающий импульс дл блока преобразовани ко 5 ординат 8 (диаграмма 3). Одновременно второй одновибратор 36 формирует разрешающий импульс (диаграмма 4), поступающий на вход третьего элемента И 37, на другой вход которого
20 приход т тактовые импульсы (диаграмма 1). На выходе третьего элемента И 37 получаетс пачка импульсов сдвига дл блока преобразовани координат В (диаграмма 5). Количество импульсов сдвига больше или равно числу слов блока пам ти 1, укладывающихс в строке изображени . Таким образом второй одновибратор 36 задает врем вычислени адреса чейки блока
25
пам ти 1, в которую производитс запись информации. После этого третий одновибратор 38 формирует сигнал запроса цикла обращени к блоку пам ти (диаграмма 6). Ближайший цикл
зан на фиг.5. Он содержит регистр 28, 35 выдел етс вторым 39 и третьим 40
дешифратор 29, первый триггер 30, первый и второй элементы И 31, 32, Первую и вторую группу элементов И 33, 34, первый и второй одновибрато- ры 35, 36, третий элемент И 37, третий одновибратор 38, второй и третий триггеры 39, 40, четвертый и п тый элементы И 41, 42.
Распределитель импульсов 4 работает следующим образом.
В режиме считывани информации из блока пам ти 1 он формирует временную диаграмму цикла считывани и управл ет работой модул ционного блока 3. Сигналы Еременной диаграмьа 1 цикла считывани формируютс на выходах разр дов регистра 28, который в течение цикла считывани вьщвигает поразр дно 1, а в конце цикла сбра- сываетс в нулевое состо ние сигналом с выхода дешифратора 29, который вырабатывает временную последовательность импульсов на прот жении цикла
0 приход т тактовые импульсы (диаграмма 1). На выходе третьего элемента И 37 получаетс пачка импульсов сдвига дл блока преобразовани координат В (диаграмма 5). Количество импульсов сдвига больше или равно числу слов блока пам ти 1, укладывающихс в строке изображени . Таким образом второй одновибратор 36 задает врем вычислени адреса чейки блока
пам ти 1, в которую производитс запись информации. После этого третий одновибратор 38 формирует сигнал запроса цикла обращени к блоку пам ти (диаграмма 6). Ближайший цикл
триггерами (диаграммы 7 - 9). Сигнал выделенного цикла (диаграмма 9) разрешает прохождение информации через четвертьй элемент И 41 и прохождение
строба записи через п тый элемент 42 (диаграмма 10), которые поступают соответственно на информационные входы блока пам ти 1 и стробирую- щий вход дешифратора 2 осуществл
цикл записи информации в блок пам ти 1 .
Устройство работает следующим образом .
В режиме записи информации в блок 1 пам ти, считьюани ее и отображени на экране т«2левизионного индикатора 7 предлагаемое устройство работает в соответствии с известным устройством .
Дл считывани инфомации из блока 1 пам ти ЭВМ необходимо занести в регистр адреса 9 считываемого слова. Этот адрес сравггиваетс в дополни31300543
тельном блоке Сравнени 10 с текущими адресами считывани , поступающими из блока 5 синхронизации. При совпадении адреса, записанного в регистре адреса 9 с .текущим адресом считыва- 5 ни , дополнительный блок сравнени 10 разрешает прохождение импульса записи , собранного элементом 12 ИЛИ, через элемент 11 И на вход записи регистра информации 1.3. По этому им- Ю пульсу в регистр информации 13 записываетс информаци с выхода блока 1. пам ти.- Этот же импульс с выхода элемента 11 И вл етс стробом сопровождени информации и вл етс выходом 5 устройства. Так как вс информаци , хран ща с в блоке 1 пам ти, отображаетс на видимом ходе кадра, то дополнительным сигналом разрешени дл элемента 11 И вл етс сигнал види- 20 мого хода кадра, поступающий из блока 5 синхронизации. Введение этого разрешающего сигнала позвол ет избежать повторных считываний информации
времени выполнени команды запись (считывание ЭВМ равном 4,5 мкс, что соответствует ЭВМ Электроника - 60, и цикле считывани слов из блока пам ти равном 0,5 МКС (дл БИС ОЗУ К565РУБ) при длине слова 16 бит и по ле экрана 256.256 точек лежит в пределах 0,04 - 80 с. Это позвол ет организовать различные режимы считывани и контрол информации. Значение 80 с получаетс , когда в каждом кадре считываетс всего одно слово, а 0,04 с когда слова считываютс в мак симальном темпе, т.е. по каналам пр мого доступа в пам ть ЭВМ.
Считанна информаци может сравни ватьс в ЭВМ с контрольными кодами, а в случае их несовпадени - либо вьщавать пользователю сигнал о неисп равности, либо переключатьс на резервное устройство отображени . Таким образом, за счет предлагаемого изобретени достигаетс расширение функциональных возможностей устройст
J г
Таким образом, изобретение позво- - ва и обеспечиваетс повьшение достол ет повысить достоверность отображени информации за счёт обеспечени возможности считывани информации из блока 1 пам ти.
Структура блока 5 показана на фиг.4.
Повышение достоверности отображени графической информации и расширение функциональных возможностей устверности отображени .
Claims (1)
- Формула изобретени Устройство дл вывода графическо 30 информации по авт.св. № 930355, от личающеес тем, что, с целью повьшгени достоверности отобр жени информации, в устройство допо нительно введены два регистра, блокройства по сравнению с базовым объек-35 сравнени , элемент И, элемент ИЛИ,том обеспечиваетс возможностью неискажающего изображени считывани информации из блока пам ти в ЭВМ. Эффект неискажающего считывани достигаетс за счет того, что ЭВМ не прерывает считывание информации на экран при обращении, что приводит к по влению помех, а ждет, когда необходима информаци по витс на выходах блока пам ти.Предлагаемое устройство также минимально занимает адресное поле ЭВМ, так как св зь с устройством при считывании может осуществл тьс всего по одному или двум адресам, по одному из которых из ЭВМ вьщаетс адрес считываемого словам а по другому считываетс хран ща с в регистре информации двоична кодова комбинаци . Така организаци практически не приво дит к ограничению ресурсов ЭВМ.Среднее врем считывани всех слов из блока пам ти, например, привремени выполнени команды запись (считывание ЭВМ равном 4,5 мкс, что соответствует ЭВМ Электроника - 60, и цикле считывани слов из блока пам ти равном 0,5 МКС (дл БИС ОЗУ К565РУБ) при длине слова 16 бит и поле экрана 256.256 точек лежит в пределах 0,04 - 80 с. Это позвол ет организовать различные режимы считывани и контрол информации. Значение 80 с получаетс , когда в каждом кадре считываетс всего одно слово, а 0,04 с когда слова считываютс в максимальном темпе, т.е. по каналам пр мого доступа в пам ть ЭВМ.Считанна информаци может сравниватьс в ЭВМ с контрольными кодами, а в случае их несовпадени - либо вьщавать пользователю сигнал о неисправности , либо переключатьс на резервное устройство отображени . Таким образом, за счет предлагаемого изобретени достигаетс расширение функциональных возможностей устройстверности отображени .Формула изобретени Устройство дл вывода графической информации по авт.св. № 930355, отличающеес тем, что, с целью повьшгени достоверности отображени информации, в устройство дополнительно введены два регистра, блок05информационные входы первого регистра вл ютс адресными входами устройства , выходы первого регистра подключены к входам первой группы блока сравнени , входы второй группы которого объединены с соответствующими входами мультиплексора, выход блока сравнени подключен к первому входу элемента И, второй вход которого под5 ключен к управл ющему выходу блока синхронизации, третий вход элемента И подключен к выходу эл-емента ИЛИ, входы которого подключены к соответствующим управл юш м выходам распре0 делител , импульсов, информационные входы второго регистра подключены к информационным выходам блока пам ти, выход элемента И подключен к управл ющему входу второго регистра и вл етс синхронизирующим выходом |устройства, выходы второго регистра вл ютс информационными выходами устройства.от 6л. 1Iк 5л. 7 Фиг. 2от 6л. 4Отбл. оФи9,. JКблбНбл.2KSn.цкШ.BJO.1 иъ.Чt§,11к ил. 75Ртг-.§ъсфи. 5ЬпппппппппппппФиг.бРедактор Н.ГорватСоставит«У1ь В.Базовкин Техред А.КравчукЗаказ 1155/51Тираж 434ПодписноеВНИИПИ Государственного комитета СССР по делам изобретений и открытий 113035, Москва, Ж-35, Раушска наб., д. 4/5Производственно-полиграфическое предпри тие, г. Ужгород, ул. Проектна , 4Корректор Н.Король
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU853948870A SU1300543A2 (ru) | 1985-06-13 | 1985-06-13 | Устройство дл вывода графической информации |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU853948870A SU1300543A2 (ru) | 1985-06-13 | 1985-06-13 | Устройство дл вывода графической информации |
Related Parent Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU930355 Addition |
Publications (1)
Publication Number | Publication Date |
---|---|
SU1300543A2 true SU1300543A2 (ru) | 1987-03-30 |
Family
ID=21195788
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU853948870A SU1300543A2 (ru) | 1985-06-13 | 1985-06-13 | Устройство дл вывода графической информации |
Country Status (1)
Country | Link |
---|---|
SU (1) | SU1300543A2 (ru) |
-
1985
- 1985-06-13 SU SU853948870A patent/SU1300543A2/ru active
Non-Patent Citations (1)
Title |
---|
Авторское свидетельство СССР № , кл. G 09 G 1/08, 1979. * |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
SU1300543A2 (ru) | Устройство дл вывода графической информации | |
SU1357944A1 (ru) | Устройство дл формировани видеосигнала | |
JPS6310447B2 (ru) | ||
SU1300544A1 (ru) | Устройство дл отображени информации на экране электронно-лучевой трубки | |
SU1499397A1 (ru) | Устройство дл отображени информации на экране телевизионного индикатора | |
SU1188765A1 (ru) | Устройство дл селекции изображений объектов | |
SU1332345A1 (ru) | Устройство дл кодировани и регистрации графической информации | |
SU1180872A1 (ru) | Устройство дл вывода информации | |
SU1697105A1 (ru) | Устройство дл формировани векторов | |
SU1339625A1 (ru) | Устройство дл вывода графической информации | |
SU1439671A1 (ru) | Устройство дл отображени информации на экране телевизионного индикатора | |
SU1171828A1 (ru) | Устройство дл сбора и передачи информации | |
SU1541622A1 (ru) | Устройство дл сопр жени вычислительной машины с аппаратурой передачи данных | |
SU396704A1 (ru) | Устройство для выбора такта в системах управления светофорной сигнализацией | |
SU1709385A1 (ru) | Устройство дл формировани видеосигнала | |
SU1437907A1 (ru) | Устройство дл отображени информации на экране телевизионного индикатора | |
SU1238142A2 (ru) | Устройство дл вывода графической информации | |
SU813492A2 (ru) | Устройство дл индикации информа-ции HA эКРАНЕ ОСциллОгРАфА | |
SU1298756A1 (ru) | Устройство дл межмашинного обмена | |
SU1725241A1 (ru) | Устройство дл управлени считыванием графической информации | |
SU1698905A1 (ru) | Формирователь видеосигнала | |
SU1179544A1 (ru) | Многоканальный преобразователь частоты в код | |
SU1238091A1 (ru) | Устройство дл вывода информации | |
SU1566339A1 (ru) | Устройство дл отображени графической информации | |
SU1524038A1 (ru) | Программируемый распределитель импульсов |