SU1171828A1 - Устройство дл сбора и передачи информации - Google Patents

Устройство дл сбора и передачи информации Download PDF

Info

Publication number
SU1171828A1
SU1171828A1 SU843699224A SU3699224A SU1171828A1 SU 1171828 A1 SU1171828 A1 SU 1171828A1 SU 843699224 A SU843699224 A SU 843699224A SU 3699224 A SU3699224 A SU 3699224A SU 1171828 A1 SU1171828 A1 SU 1171828A1
Authority
SU
USSR - Soviet Union
Prior art keywords
input
output
counter
control unit
information
Prior art date
Application number
SU843699224A
Other languages
English (en)
Inventor
Тамара Миновна Логвинова
Александр Васильевич Петрушков
Валентина Петровна Сальникова
Игорь Викторович Ширшов
Original Assignee
Предприятие П/Я А-7460
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Предприятие П/Я А-7460 filed Critical Предприятие П/Я А-7460
Priority to SU843699224A priority Critical patent/SU1171828A1/ru
Application granted granted Critical
Publication of SU1171828A1 publication Critical patent/SU1171828A1/ru

Links

Landscapes

  • Arrangements For Transmission Of Measured Signals (AREA)

Abstract

1. УСТРОЙСТВО ДЛЯ СБОРА И ПЕРЕДАЧИ ИНФОРМАЦИИ, содержащее коммутатор, выход которого соединен с информационным входом аналого-цифрового преобразовател , блок пам ти, первый счетчик , первый и второй выходы которого соединены с первыми входами соответственно коммутатора и блока управлени , второй Вход которого  вл етс  первым управл ющим входом устройства, первый выход соединен с управл ющим входом аналогоцифрового преобразовател , второй выход блока управлени  соединен с первым входом второго счетчика, буферный регистр, выход которого  вл етс  информационным выходом устройства, отличающеес  тем, что. с целью повышени  быстродействи  и точности устройства, в него введены элементы И и элемент ИЛИ, выход которого соединен с первым входом блока пам ти, выход которого соединен с информационным входом буферного регистра, выход аналогоцифрового преобразовател  соединен с вторым входом блока пам ти, третий вход которого объединен с первым входом первого элемента И и подключен к второму выходу управлени , третий выход блока упргглени  соединен с объединенными вторым входом первого счетчика, первым входом второго элемента И и четвертым в.ходом блока пам ти, третий вход блока управлени   вл етс  вторым управл ющим € входом устройства, управл ющий вход бу (Л ферного регистра, второй вход второго счетчика , третий вход первого счетчика н второй вход коммутатора объединены и подключены к первому выходу блока управлени , выходы первого н второго счетчиков соединены с вторыми входами соответственно второго и первого элементов И, выходы которых соединены с соответствующими входами элемента ИЛИ, третий вход коммутатора  вл етс  информационным входом устройства. 00 ND 00

Description

Готовность Запрос
2. Устройство по п. 1, отличающеес  тем, что блок управлени  выполнен на генераторе , счетчике, триггере, элементах И и элементе ИЛИ, выход генератора соединен с входом счетчика, первый выход которого соединен с объединенными первыми входами первого и второго элементов И, второй ВЫХОД- - с первым входо л третьего элемента И, ВЫХОД триггера соединен с вторым входом первого элемента И, выход которого соединен с первыми входами элемента ИЛИ
и триггера, выход второго элемента И соединен с вторым входом Элемента ИЛИ, выход элемента ИЛИ, эыхвд третьего элемента И и третий выход счетчика  вл ютс  соответственно первым, вторым и третьим выходами блока управлени , второй вход второго элемента И, объединенные второй вход триггера и вход генератора и второй вход третьего элемента И  вл ютс  соответственно первым, вторым и третьим входами блока управлени .
1
Изобретение относитс  к информационно-измерительной технике и может быть использовано в системах сбора, преобразовани  и передачи информации, в частности в телеметрических системах.
Цель изобретени  - повышение быстродействи  и точности устройства.
На фиг. 1 представлена структурна  схема предлагаемого устройства; на фиг. 2 - пример реализации блока управлени ; на фиг. 3 - временные диаграммы прохождени  сигналов в предложенном устройстве.
Устройство содержит блок 1 управлени , первый счетчик 2 (адресов коммутации и записи), элемент И 3, коммутатор 4, аналого-цифровой преобразователь 5, элемент ИЛИ 6, блок 7 пам ти, второй счетчик 8 (адресов считывани ), элемент И 9, буферный регистр 10.
Блок управлени  состоит из триггера 11, элемента И 12, генератора 13, счетчика 14, элемента И 15, элемента ИЛИ 16, элемента И 17.
Блок синхронизации 1 предназначен дл  организации последовательности импульсов на вход счетчика адресов коммутации и записи, импульсов установки устройства в исходное состо ние, синхронизации команд, поступающих с внешнего устройства, с внутренней тактовой частотой устройства, а также дл  управлени  режимами «Запись и «Считывание блока 7 пам ти.
Счетчик 8 адресов считывани  совместно с элементами И, ИЛИ по командам «Запрос обеспечивает считывание информации блока пам ти во внешнее устройство независимо от приема и обработки сигналов.
Устройство работает следующим образом .
Внешнее устройство (на фиг. 1 не показано ) подает команду «Готовность на первый вход блока 1 управлени . По этой команде блок 1 вырабатывает сигнал «Т1 на
первом выходе, который устанавливает устройство в исходное состо ние, и последовательность импульсов «Т2 на третьем выходе , поступающих на первый вход счетчика 2 адресов коммутации и записи и на второй вход элемента И 3. Счетчик 2 формирует на втором выходе адреса, согласно которым коммутатор 4 последовательно коммутирует поступающие на его информационный вход аналоговые сигналы на информационный вход аналого-цифрового преобразовател  5, который преобразует эти сигналы в цифровой код и записывает его в блок 7 пам ти по такту «Т2, поступающему с блока 1 управлени  на второй вход блока 7 пам ти, согласно адресам, поступающим с второго выхода счетчика 2 через элемент И 3 и элемент ИЛИ 6 на первый вход блока 7 пам ти . Таким образом, принимаетс  и преобразуетс  входна  аналогова  информаци . При поступлении команды «Запрос с внешнего устройства на третий вход блока 1 управлени  синхронно этой команде с его второго выхода поступают сигналы «ТЗ на первый вход счетчика 8 и на первый вход элемента И 9. На выходе счетчика 8 формируютс  адреса, поступающие через элемент И 9 и элемент ИЛИ 6 на первый вход блока 7 пам ти, согласно которым при наличии на третьем входе блока 7 пам ти сигналов «ТЗ с блока 1 управлени  информаци  С1 итываетс  с выхода блока 7 пам ти на информационный вход буферного регистра 10. Буферный регистр 10 обеспечивает согласование этой информации с внешним устройством.
Принцип работы блока 1 управлени .
При поступлении на первый вход блока 1 управлени  сигнала «Готовность с внешнего устройства триггер 11 устанавливаетс  в положение, при котором положительный потенциал подаетс  на второй вход элемента И 12, генератор 13 вырабатывает последовательность импульсов с частотой, определ емой характером входного сигнала и требуемой точностью обработки и передачи информации. Последовательность импульсов с выхода генератора 13 поступает на вход счетчика 14, с выхода которого последовательность импульсов «Т1 поступает на первые входы элементов И 12 и 15. С выхода элемента И 12 сигнал поступает на вход элемента ИЛИ 16 и на триггер 11, устанавлива  его в исходное состо ние, запрещающее элемент И 12 до прихода следующей команды «Готовность с внешнего устройства. При наличии на втором входе логической схемы И 15 сигнала с второго выхода счетчика 2 адресов коммутации и записи с ее выхода сигнал в такте «Т1 поступает на второй вход логической схемы ИЛИ 16. Таким образом, с выхода логической схемы ИЛИ 16 по команде «Готовность с внешнего устройства или при наличии сигнала с первого выхода счетчика 2 в такте «Т1
tJ
Ǥ S I .OQ
организуетс  сигнал установки устройства в исходное состо ние. Последовательность импульсов в такте «Т2 с выхода счетчика 14 поступает на первый вход счетчика 2.
Последовательность импульсов в такте «ТЗ с выхода счетчика 14 поступает на вход элемента И 17. При наличии на другом входе элемента И 17 команды «Запрос с внешнего устройства с его выхода сигнал в такте «ТЗ подаетс  на счетчик 8.
Счетчик адресов коммутации и записи работает по такту «Т2, счетчик адресов считывани  работает по такту «ТЗ, таким образом, применение цифрового блока пам ти и организаци  записи информации в цифровой блок и считывание этой информации из него в разные такты «Т2 и «ТЗ соответственно позвол ют производить прием , преобразование и запись информации в блок пам ти независимо от считывани  телеметрической информации с выходного регистра во внешнее устройство.
и
77
г;
76
л
Готовность 5.1,
S)(.2
б/io/, Яш./-7-./
бА.18ы г-7-2{5л.г8х.1; (лЗ,5л.2,л..;.
6/i.Ufr/x5-T3((jA.8, Ы.9,8г.2;дл:1,вкМ J
Запрос 5/.2,8bi.2(SA.1.)
BA.2,Sbi)(JiSAM,Sx.5) 5л.3,6.1) 5л.8,Вы {бА.3.8)(.1)
Б/.5.8ыц. (бл 7,5л. 2;
блЛ,.(б/.5,6)(.1) бл.5, 8ы)(.1 ,6i(V
{Информаци  6  чейгал SAOHO пам пи (SMI
5А.1, 8ы;(..(блЮ,8к.1) Вымд

Claims (2)

1. УСТРОЙСТВО ДЛЯ СБОРА И ПЕРЕДАЧИ ИНФОРМАЦИИ, содержащее коммутатор, выход которого соединен с информационным входом аналого-цифрового преобразователя, блок памяти, первый счетчик, первый и второй выходы которого соединены с первыми входами соответственно коммутатора и блока управления, второй вход которого является первым управляющим входом устройства, первый выход соединен с управляющим входом аналогоцифрового преобразователя, второй выход блока управления соединен с первым входом второго счетчика, буферный регистр, выход которого является информационным выходом устройства, отличающееся тем, что, с целью повышения быстродействия и точности устройства, в него введены элементы И и элемент ИЛИ, выход которого соединен с первым входом блока памяти, выход которого соединен с информационным входом буферного регистра, выход аналогоцифрового преобразователя соединен с вторым входом блока памяти, третий вход которого объединен с первым входом первого элемента И и подключен к второму выходу блока управления, третий выход блока упрггления соединен с объединенными вторым входом первого счетчика, первым входом второго элемента И и четвертым входом блока памяти, третий вход блока управления является вторым управляющим входом устройства, управляющий вход буферного регистра, второй вход второго счетчика, третий вход первого счетчика и второй вход коммутатора объединены и подключены к первому выходу блока управления, выходы первого и второго счетчиков соединены с вторыми входами соответственно второго и первого элементов И, выходы которых соединены с соответствующими входами элемента ИЛИ, третий вход коммутатора является информационным входом устройства.
Гтгпобнасть Запрос <Риг.1
2. Устройство по π. 1, отличающееся тем, что блок управления выполнен на генераторе, счетчике, триггере, элементах И и элементе ИЛИ, выход генератора соединен с входом счетчика, первый выход которого соединен с объединенными первыми входами первого и второго элементов И, второй выход. — с первым входов третьего элемента И, выход1 триггера соединен с вторым входом первого элемента И, выход которого соединен с первыми входами элемента ИЛИ и триггера, выход второго элемента И соединен с вторым входом элемента ИЛИ, выход элемента ИЛИ, выхбд третьего элемента И и третий выход счетчика являются соответственно первым, вторым и третьим выходами блока управления, второй вход второго элемента И, объединенные второй вход триггера и вход генератора и второй вход третьего элемента И являются соответственно первым, вторым и третьим входами блока управления.
SU843699224A 1984-02-03 1984-02-03 Устройство дл сбора и передачи информации SU1171828A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU843699224A SU1171828A1 (ru) 1984-02-03 1984-02-03 Устройство дл сбора и передачи информации

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU843699224A SU1171828A1 (ru) 1984-02-03 1984-02-03 Устройство дл сбора и передачи информации

Publications (1)

Publication Number Publication Date
SU1171828A1 true SU1171828A1 (ru) 1985-08-07

Family

ID=21102979

Family Applications (1)

Application Number Title Priority Date Filing Date
SU843699224A SU1171828A1 (ru) 1984-02-03 1984-02-03 Устройство дл сбора и передачи информации

Country Status (1)

Country Link
SU (1) SU1171828A1 (ru)

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
Авторское свидетельство СССР № 734662, кл. G 08 С 19/28, 1978. Авторское свидетельство СССР № 936003, кл. G 08 С 19/28, 1980. *

Similar Documents

Publication Publication Date Title
SU1171828A1 (ru) Устройство дл сбора и передачи информации
SU1282107A1 (ru) Устройство дл ввода информации
SU881727A1 (ru) Устройство дл сбора дискретной информации
SU1578706A1 (ru) Устройство дл ввода информации от аналоговых датчиков
SU1275419A1 (ru) Устройство дл ввода информации
SU1013940A1 (ru) Устройство дл сопр жени измерительного прибора с цифровой вычислительной машиной
SU1545210A1 (ru) Устройство дл сопр жени аналого-цифрового преобразовател с микропроцессором
SU1068927A1 (ru) Устройство дл ввода информации
SU1742810A1 (ru) Устройство дл ввода аналоговых сигналов
SU1485225A1 (ru) Устройство для ввода информации
SU1200271A1 (ru) Устройство дл сопр жени ЭВМ с абонентами
SU1374430A1 (ru) Преобразователь частоты в код
SU1080165A1 (ru) Устройство дл считывани информации
SU1751859A1 (ru) Многоканальный преобразователь последовательного кода в параллельный
SU670958A2 (ru) Устройство дл обработки телеизмерительной информации
SU1644120A2 (ru) Устройство дл ввода информации
SU1169173A1 (ru) Устройство дл преобразовани последовательного кода в параллельный
RU1827713C (ru) Устройство задержки
SU1725394A1 (ru) Счетное устройство
SU720507A1 (ru) Буферное запоминающее устройство
SU1716501A1 (ru) Устройство дл ввода информации
RU2218596C2 (ru) Устройство сбора данных
SU1387042A1 (ru) Буферное запоминающее устройство
SU1536365A1 (ru) Устройство дл ввода информации
SU1377846A1 (ru) Устройство дл ввода информации