SU1383326A1 - Устройство дл программируемой задержки информации - Google Patents

Устройство дл программируемой задержки информации Download PDF

Info

Publication number
SU1383326A1
SU1383326A1 SU864134351A SU4134351A SU1383326A1 SU 1383326 A1 SU1383326 A1 SU 1383326A1 SU 864134351 A SU864134351 A SU 864134351A SU 4134351 A SU4134351 A SU 4134351A SU 1383326 A1 SU1383326 A1 SU 1383326A1
Authority
SU
USSR - Soviet Union
Prior art keywords
input
inputs
counting
information
output
Prior art date
Application number
SU864134351A
Other languages
English (en)
Inventor
Владимир Николаевич Лацин
Евгений Леонидович Полин
Александр Валентинович Дрозд
Виктор Петрович Карпенко
Елена Борисовна Великая
Original Assignee
Специальное Проектно-Конструкторское Бюро "Дискрет" Одесского Политехнического Института
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Специальное Проектно-Конструкторское Бюро "Дискрет" Одесского Политехнического Института filed Critical Специальное Проектно-Конструкторское Бюро "Дискрет" Одесского Политехнического Института
Priority to SU864134351A priority Critical patent/SU1383326A1/ru
Application granted granted Critical
Publication of SU1383326A1 publication Critical patent/SU1383326A1/ru

Links

Landscapes

  • Pulse Circuits (AREA)

Abstract

Изобретение относитс  к вычислительной технике и может быть использовано при построении блоков цифровой задержки информации систем с повышенной надежностью . Цель изобретени  - повышение достоверности задержанной информации за счет многократного повторени  задержки одного и того же массива. Устройство содержит счетчик 1, одновибраторы 2 и 4, элемент И 3, счетные триггеры 5, 6, 12 и 14, блоки 7 и 9 элементов НЕРАВНОЗНАЧНОСТЬ , блоки 8 и 10 пам ти, элемент ИЛИ 11 и регистр 13. Указанна  цель достигаетс  тем, что в устройство, содер- жашее счетчик, одновибраторы, первый и второй накопители, счетный триггер и выходной регистр, введены три счетных триггера и два блока управл емых инверторов . Устройство за три последовательных цикла задержки одного и того же массива выдает достоверную информацию, т. к. каждый элемент массива в следующем цикле задержки хранитс  в другой (неповтор юшейс  за эти три цикла)  чейке блока пам ти. Это делает возможным правильный выбор мажорированием истин- ного значени  каждого элемента массива в случае отказа одной или нескольких  чеек /Л блока пам ти. 1 ил.

Description

ff
СО
ас оо со to
О5
Изобретение относитс  к вычислительной технике и может быть использовано при построении блоков цифровой задержки информации вычислительных систем с повышенной надежностью.
Цель изобретени  - повышение достоверности задержанной информации.
На чертеже изображена структурна  схема устройства дл  программируемой задержки информации.
Устройство содержит счетчик 1, первый одновибратор 2, элемент И 3, второй од- новибратор 4, первый 5 и второй 6 счетные триггеры, первый блок 7 элементов НЕРАВНОЗНАЧНОСТЬ, первый блок 8 пам ти , второй блок 9 элементов НЕРАВНО- ЗНАЧНОСТЬ, второй блок 10 пам ти, элемент ИЛИ 11, третий счетный триггер 12, регистр 13, четвертый счетный триггер 14, информационный вход 15, вход 16 синхронизации , вход 17 кода задержки, вход 18 сброса, информационный выход 19.
Устройство работает следующим образом.
В начальный момент времени происходит установка всех триггеров устройства в исходное состо ние и прием кода задержки в счетчик 1 (по импульсу отрицатель- ной пол рности на входе 18 сброса). На информационный вход 15 устройства последовательно поступают слова задерживаемого массива, сопровождаемые синхроимпульсами на входе 16 синхронизации. Причем во врем  каждого цикла задержки проис- ходит запись слов массива в один из блоков 8 или 10 и одновременно чтение из другого блока пам ти информации, записанной в предыдущем цикле задержки. В следующем цикле режимы работы блоков 8 и 10 мен ютс : из того блока пам ти, в который записан массив, производитс  чтение, а в тот блок пам ти (накопитель), из которого считан массив, записываетс  нова  информаци . Управление режимами работы блоков 8 и 10 производитс  с по- мощью счетного триггера 12. Сигнал логического «О на его выходе означает, что соответствующий блок пам ти работает в режиме записи, а сигнал логической «1 соответствует режиму чтени . Переключение триггера 12 происходит в конце каждого цикла задержки по сигналу заема счетчика 1. Одновибраторы 2 и 4 формируют необходимую задержку дл  установки адреса на входах блоков пам ти и установлени  информации на входе выходного регистра 13.
Рассмотрим пор док работы блоков 8 и 10 дл  трехкратного повторени  задержки одного и того же массива. В первом (после сигнала «Сброс) цикле задержки поступающий массив записываетс  в блок 8 по пр мым (соответствующим счетчику 1) адре- сам. Этому соответствует логический «О на входе управлени  первого блока 7. При этом адреса поступают на адресные входы блока 8
без изменений. Одновременно производитс  чтение из блока 10 по инверсным (по от- нощению к счетчику 1) адресам, при этом на управл ющем входе блока 9 присутствует логическа  «1. Во втором цикле задержки данного массива производитс  чтение из блока 8 результатов задержки по пр мым адресам и запись в блок 10 данного массива также по пр мым адресам. В третьем цикле задержки в блок 8 записан тот же самый массив, но уже по инверсным адресам, а из блока 10 считана информаци  по пр мым адресам. В четвертом цикле блока 8 считана информаци  по инверсным адресам . Управление инвертированием адресов осуществл етс  с помощью счетных триггеров 5 и 6.
Таким образом, за три последовательных цикла задержки одного и того же массива его слова оказываютс  записанными в пр мом пор дке следовани  адресов в первом блоке пам ти, в пр мом пор дке следовани  адресов во втором блоке пам ти и в инверсном пор дке следовани  адресов в первом блоке пам ти, т. е. каждый элемент массива каждый раз хранитс  в новой  чейке блока пам ти, отказ одной из них приводит к искажению только одного значени  из трех, что делает возможным правильный выбор мажорированием истинного значени  каждого элемента задерживаемого массива, что повышает достоверность функционировани устройства .
0 5 0 5
0

Claims (1)

  1. Формула изобретени 
    Устройство дл  программируемой задержки информации, содержащее счетчик, первый и второй одновибраторы, элемент И, элемент ИЛИ, первый и второй блоки пам ти , первый счетный триггер и регистр, причем информационные входы первого и второго блоков пам ти поразр дно соединены и  вл ютс  информационными входами устройства, вычитающий вход счетчика и вход первого одновибратора соединены и  вл ютс  входом синхронизации устройства, входы разр дов счетчика  вл ютс  входами кода задержки устройства, выход заема счетчика соединен с первыми входами элемента И и элемента ИЛИ, второй вход элемента И и вход установки в «1 первого счетчика триггера соединены и  вл ютс  входом сброса устройства, выход элемента И подключен к входу установки счетчика, выход первого одновибратора соединен с входом второго одновибратора, выход которого подключен к второму входу элемента ИЛИ, входам выборки первого и второго блоков пам ти и входу синхронизации регистра, информационные входы которого подключены поразр дно к информационным входам
    первого и второго блоков пам ти, выход регистра  вл етс  информационным выходом устройства, выход элемента ИЛИ соединен со счетным входом первого счетного триггера , инверсный и пр мой выходы которого подключены к входам записи-чтени  первого и второго блоков пам ти соответственно, отличающеес  тем, что, с целью повышени  достоверности задержанной информации, в него введены второй, третий и четвертый счетные триггеры, первый и второй блоки элементов НЕРАВНОЗНАЧНОСТЬ, причем вход установки в «1 третьего счетного триггера и вход установки в «О второго счетного триггера подключены к входу сброса устройства, выходы разр дов счетчика
    0
    подключены к информационным входам первого и второго блоков элементов НЕРАВНОЗНАЧНОСТЬ , выходы которых соединены с адресными входами первого и второго блоков пам ти соответственно, управл ющие входы первого и второго блоков элементов НЕРАВНОЗНАЧНОСТЬ соединены с выходами третьего и второго счетных- триггеров соответственно, счетные входы третьего и второго счетных триггеров соединены соответственно с пр мым и инверсным выходами четвертого счетного триггера, счетный вход и вход установки в «О которого соединены с выходом заема счетчика и с входом сброса устройства соответственно .
SU864134351A 1986-10-13 1986-10-13 Устройство дл программируемой задержки информации SU1383326A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU864134351A SU1383326A1 (ru) 1986-10-13 1986-10-13 Устройство дл программируемой задержки информации

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU864134351A SU1383326A1 (ru) 1986-10-13 1986-10-13 Устройство дл программируемой задержки информации

Publications (1)

Publication Number Publication Date
SU1383326A1 true SU1383326A1 (ru) 1988-03-23

Family

ID=21262758

Family Applications (1)

Application Number Title Priority Date Filing Date
SU864134351A SU1383326A1 (ru) 1986-10-13 1986-10-13 Устройство дл программируемой задержки информации

Country Status (1)

Country Link
SU (1) SU1383326A1 (ru)

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
Авторское свидетельство СССР № 1193653, кл. G 06 F 1/04, 1984. Электроника, 1983, № 7, с. 62. *

Similar Documents

Publication Publication Date Title
SU1383326A1 (ru) Устройство дл программируемой задержки информации
SU1264239A1 (ru) Буферное запоминающее устройство
SU1319077A1 (ru) Запоминающее устройство
SU1322256A1 (ru) Устройство дл сортировки информации
SU1383445A1 (ru) Устройство дл задержки цифровой информации
SU1388956A1 (ru) Блок задержки цифровой информации с самоконтролем
SU1287254A1 (ru) Программируемый генератор импульсов
SU1302322A1 (ru) Устройство дл формировани теста оперативной пам ти
SU1388951A1 (ru) Буферное запоминающее устройство
SU1524093A1 (ru) Буферное запоминающее устройство
SU1397968A1 (ru) Буферное запоминающее устройство
SU1368880A1 (ru) Устройство управлени
SU556495A1 (ru) Запоминающее устройство
SU1277092A1 (ru) Устройство дл сортировки чисел
SU1394213A1 (ru) Устройство дл программируемой задержки информации
SU1495827A1 (ru) Устройство дл считывани информации с перфоносител
SU1257819A1 (ru) Устройство задержки
SU1478210A1 (ru) Устройство дл сортировки информации
SU1711205A1 (ru) Устройство дл преобразовани изображений объектов
SU1396160A1 (ru) Запоминающее устройство с тестовым самоконтролем
RU1833857C (ru) Устройство дл вывода информации
SU1495772A1 (ru) Устройство дл кусочно-линейной аппроксимации
SU1506594A1 (ru) Устройство дл скремблировани информации
SU1140180A1 (ru) Оперативное запоминающее устройство с автономным контролем
SU1288758A1 (ru) Запоминающее устройство с контролем информации