SU1381525A1 - Устройство дл ввода информации в ЭВМ - Google Patents

Устройство дл ввода информации в ЭВМ Download PDF

Info

Publication number
SU1381525A1
SU1381525A1 SU864120657A SU4120657A SU1381525A1 SU 1381525 A1 SU1381525 A1 SU 1381525A1 SU 864120657 A SU864120657 A SU 864120657A SU 4120657 A SU4120657 A SU 4120657A SU 1381525 A1 SU1381525 A1 SU 1381525A1
Authority
SU
USSR - Soviet Union
Prior art keywords
information
output
input
computer
inputs
Prior art date
Application number
SU864120657A
Other languages
English (en)
Inventor
Владимир Андреевич Гаврилов
Original Assignee
Институт теплофизики СО АН СССР
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Институт теплофизики СО АН СССР filed Critical Институт теплофизики СО АН СССР
Priority to SU864120657A priority Critical patent/SU1381525A1/ru
Application granted granted Critical
Publication of SU1381525A1 publication Critical patent/SU1381525A1/ru

Links

Landscapes

  • Bus Control (AREA)

Abstract

Изобретение относитс  к вычислительной технике и предназначено дл  буферизации дискретной информации (ДИ) и ввода ее в оперативную пам ть ЭВМ. Цель изобретени  заключаетс  в повышении пропускной способности устройства и в расширении его функциональных возможностей. Устройство позвол ет организовать с помощью дешифратора 14, элемента И 2. счетного триггера 3, счетчика 4 и мультиплексоров данных 5 и 6, адреса 11 и 12 и управл ющих сигналов 8 и 9 независимый доступ к блокам 7 и 10 пам ти со стороны внешнего источника ДИ и со стороны центрального процессора ЭВМ, совместить процесс обработки накопленной ДИ в одном блоке пам ти с процессом накоплени  ДИ в другом блоке, выставить запрос в ЭВМ с помощью триггера 1 после заполнени  блока пам ти. В ответ на запрос через дешифратор 13 по команде ЭВМ измен етс  состо ние триггера 3, а за счет этого осуществл етс  за врем  одного цикла ввод накопленной ДИ в оперативную пам ть ЭВМ, т. к. изменение состо ни  триггера 3 приводит к взаимной перестановке эквивалентны.ч блоков 7 и 10 пам ти. 2 ил. с S (Л

Description

00
оо
ел СП
сриг.1
Изобретение относитс  к вычислительной технике, предназначено дл  буферизации дискретной информации и ввода ее в оперативную пам ть ЭВМ и может использоватьс  при построении высокопроизводительных систем сбора и обработки информации .
В системах сбора и обработки экспериментальных данных широко используютс  устройства буферной пам ти, которые по отношению к ЭВМ  вл ютс  внешними устройствами . В таких системах данные накапливаютс  в устройстве буферной пам ти , после его заполнени  пересылаютс  в оперативную пам ть ЭВМ, где обрабатываютс .
Целью изобретени   вл етс  повышение пропускной способности устройства.
На фиг. 1 приведена структурна  схема устройства; на фиг. 2 - временна  диаграмма, по сн юща  его работу.
Устройство (фиг. 1) содержит триггер 1, элемент И 2, счетный триггер 3, счетчик 4, первый 5 и второй 6 мультиплексоры данных, первый блок 7 пам ти, первый 8 и второй 9 мультиплексоры уп- равл юших сигналов, второй блок 10 пам ти , первый 11 и второй 12 мультиплексоры адреса, первый 13 и второй 14 дешифраторы , адресные шины 15 магистрали ЭВМ, шину 16 запросов магистрали ЭВМ, информационные шины 17 магистрали ЭВМ, управл юш.ую шину 18 магистрали ЭВМ, информационный 19 и стробируюший 20 входы устройства.
На фиг. 2 показаны сигналы дл  устройства с объемом буферной пам ти
импульсы ТИ на стробируюшем входе устройства;
данные D на информационном входе устройства;
состо ние первого разр да счетчика 4 (СТ «1);
состо ние второго разр да счетчика 4 (СТ«2);
импульсы «Нереполнение счетчика 4 (СТ «Р);
сигнал на пр мом выходе триггера 1 (RS «Q);
сигнал на выходе первого дешифратора 13 (DC1);
состо ние инверсного выхода триггера 3 (TQ);
сигнал на выходе второго дешифратора 14 (DC2);
сигнал на входе «Запись-чтение блока 7 (W/R 1);
сигнал на входе «Запись-чтение блока 10 (W/R) 2);
сигнал «Выбор блока 7 (С S1);
сигнал «Выбор блока 10 (CS2).
Устройство работает следующим образом.
Примем, что в начальный момент времени триггер 3 находитс  в состо нии «1,
триггер 1 и счетчик 4 сброшены. Таким образом, первый блок 7 пам ти оказываетс  подключен информационными входами через мультиплексор 5 к информационному
входу устройства, управл ющими входами (входом «Запись-чтение и входом выбора блока пам ти) через мультиплексор 8 к выходу элемента И 2, адресными входами через мультиплексор 11 к выходу счетчиQ ка 4, а второй блок 10 пам ти оказываетс  подключенным через мультиплексор 6 к информационной щине 17 магистрали ЭВМ, через мультиплексор 9 к выходу дешифратора 14, на котором вырабатываетс  сигнал выбора блока пам ти,
5 и к управл ющей шине 18 магистрали ЭВМ, через второй мультиплексор 12 адреса к адресной шине 15. В начальный момент времени блок 7 доступен только дл  записи со стороны внешнего источника дискретной информации,  вл етс  блоком бу ферной пам ти, а блок 10 информационными , управл ющими и адресными входами и информационными выходами подключен к магистрали ЭВМ и доступен со стороны центрального процессора ЭВМ как дл  за5 писи, так и дл  считывани ,  вл етс  оперативной пам тью ЭВМ.
На информационный вход 19 поступают данные D, которые сопровождаютс  импульсами ТИ на стробирующем входе 20 устройства . Так как инверсный выход триггера 1
0 находитс  в состо нии «1, то импульсы ТИ проход т через элемент И 2 и поступают на вход счетчика 4 и через мультиплексор 8 на входы «Запись-чтение и «Выбор блока 7. Происходит запись данных D в блок 7 по адресу, определ емому состо 5 нием первого СТ «1 и второго СТ «2 разр дов счетчика 4. В это врем  блок 10 подключен к магистрали ЭВМ и операции в нем определ ютс  сигналами «Выбор и «Запись-чтение, поступающими на уп0 равл ющие входы через мультиплексор 9 с выхода дешифратора 14 и с управл ющей шины 18. С приходом четвертого стро- бируюшего импульса формируетс  сигнал «Переполнение счетчика 4 СТ «Р, который устанавливает триггер 1 в состо ние «1,
5 выставл   тем самым запрос в ЭВМ и запреща  сигналом с инверсного выхода триггера 1 прохождение стробирующих импульсов ТИ. ЭВМ, получив запрос, обращаетс  к устройству, выставл   на адресные шины 15 адрес устройства. На выходе
0 дешифратора 13 возникает сигнал DC1. Этот сигнал сбрасывает в «О счетчик 4, сбрасывает триггер 1, снима  тем самым сигнал запроса в ЭВМ и блокировку элемента И2, и измен ет состо ние тригс гера 3 на противоположное. Происходит взаимна  перестановка первого и второго блоков пам ти. Блок 7 становитс  оперативной пам тью ЭВМ, и накопленные
ром 14.

Claims (1)

  1. Формула изобретени 
    первый мультиплексор данных, выход которого подключен к информационному входу
    данные обрабатываютс , а блек 10 стано-адресные входы которых соединены с пр витс  буферной пам тью устройства, и дан-мым выходом счетного триггера, адресные
    ные, поступающие на информационный входвходы первого и второго мультиплексоров
    19 устройства, продолжают накапливатьс адреса соединены соответственно с инверсуже в блоке 10. Устройство подключает- ным и пр мым выходами счетного тригге- с  к ЭВМ как один из банков пам ти,ра, счетный вход которого соединен с выномер которого определ етс  дешифрато-ходом первого дешифратора и входами сброса триггера и счетчика, выход переноса которого подключен к установочному входу триггера, а счетный вход - к выходу элемента И и первым информационным Устройство дл  ввода информации в ЭВМвходам первого и второго мультиплексоров
    содержащее первый и второй блоки пам ти,управл ющих сигналов, вторые информационные входы которых соединены с выходом второго дешифратора и входом уст- первого блока пам ти, а первый информа- 15 ройства дл  подключени  управл ющей ционный вход  вл етс  входом устройстватины ЭВМ, выходы первого и второго
    дл  подключени  к информационному выходумультиплексоров адреса подключены соотисточника информации, первый мультиплек-ветственно к адресным входам первого и
    сор управл ющих сигналов, выходом сое-второго блоков пам ти, выходы которых обдиненный с управл ющим входом первогоразуют выход устройства дл  подключени 
    блока пам ти, а адресным входом - с ин- 20 к информационной щине ЭВМ, адресный версным выходом счетного триггера, эле-вход первого мультиплексора данных соедимент И, первым входом подключенныйнен с инверсным выходом счетного триггек выходу триггера, второй вход элемента Ира, первый информационный вход второго
     вл етс  входом устройства дл  подклю-мультиплексора данных соединен с входом
    чени  к стробирующему выходу источника 25 устройства дл  подключени  к информа- информации, выход триггера  вл етс  выхо-ционному выходу источника информации,
    дом устройства дл  подключени  к щиневторые информационные входы первого и
    запроса ЭВМ, отличающеес  тем, что,второго мультиплексоров данных образуют
    с целью повышени  пропускной способное-вход устройства дл  подключени  к инфорти устройства, в него введены два муль-мационной щине ЭВМ, информационный
    типлексора адреса, второй мультиплексор 30 выход счетчика соединен с первыми инфор- данных, второй мультиплексор управл ющихмационными входами первого и второго
    сигналов, два дещифратора и счетчик, причем информационный и управл ющий входы второго блока пам ти соединены соответственно с выходами вторых мультиплексоров данных и управл ющих сигналов.
    мультиплексоров адреса, вторые информационные входы которых образуют вход устройства дл  подключени  к адресной щине ЭВМ и соединены с входами первого и второго дещифраторов.
    мультиплексоров адреса, вторые информационные входы которых образуют вход устройства дл  подключени  к адресной щине ЭВМ и соединены с входами первого и второго дещифраторов.
SU864120657A 1986-06-26 1986-06-26 Устройство дл ввода информации в ЭВМ SU1381525A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU864120657A SU1381525A1 (ru) 1986-06-26 1986-06-26 Устройство дл ввода информации в ЭВМ

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU864120657A SU1381525A1 (ru) 1986-06-26 1986-06-26 Устройство дл ввода информации в ЭВМ

Publications (1)

Publication Number Publication Date
SU1381525A1 true SU1381525A1 (ru) 1988-03-15

Family

ID=21257763

Family Applications (1)

Application Number Title Priority Date Filing Date
SU864120657A SU1381525A1 (ru) 1986-06-26 1986-06-26 Устройство дл ввода информации в ЭВМ

Country Status (1)

Country Link
SU (1) SU1381525A1 (ru)

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
Авторское свидетельство СССР № 1084775, кл. G 06 F 13/00, 1984. Авторское свидетельство СССР № 1310827, кл. G 06 F 13/00, 1984. *

Similar Documents

Publication Publication Date Title
SU1381525A1 (ru) Устройство дл ввода информации в ЭВМ
SU1714684A1 (ru) Буферное запоминающее устройство
SU1605244A1 (ru) Устройство дл сопр жени источника и приемника информации
RU2081459C1 (ru) Запоминающее устройство магазинного типа
SU1064456A1 (ru) Многоканальный преобразователь кода во временной интервал
SU1702382A1 (ru) Устройство дл ввода информации
SU1277124A1 (ru) Устройство дл сопр жени электронно-вычислительной машины с абонентом
SU1488816A1 (ru) Уctpoйctbo для упpabлehия oбmehom пpoцeccopa c пamяtью
SU1160472A1 (ru) Буферное запоминающее. устройство
SU911506A1 (ru) Устройство дл упор дочени данных
SU1656545A1 (ru) Устройство дл сопр жени источника и приемника информации
SU1144109A1 (ru) Устройство дл опроса информационных каналов
SU1508227A1 (ru) Устройство дл сопр жени ЭВМ с магистралью
SU1091150A1 (ru) Устройство дл ввода информации
SU1691892A1 (ru) Буферное запоминающее устройство
SU1661781A1 (ru) Устройство дл сопр жени процессоров в распределенную вычислительную систему
SU1711164A1 (ru) Устройство приоритета
SU1387001A1 (ru) Устройство дл определени частот обращени к программам
SU1396158A1 (ru) Буферное запоминающее устройство
SU1658162A2 (ru) Устройство дл сопр жени источника информации с процессором
SU1437915A1 (ru) Запоминающее устройство
SU1606972A1 (ru) Устройство дл сортировки информации
SU1488815A1 (ru) Устройство для сопряжения источника и приемника информации
SU1686451A1 (ru) Устройство дл сопр жени источника информации с процессором
SU1644148A1 (ru) Буферное запоминающее устройство