SU1270799A1 - Устройство дл контрол блоков пам ти - Google Patents

Устройство дл контрол блоков пам ти Download PDF

Info

Publication number
SU1270799A1
SU1270799A1 SU853894921A SU3894921A SU1270799A1 SU 1270799 A1 SU1270799 A1 SU 1270799A1 SU 853894921 A SU853894921 A SU 853894921A SU 3894921 A SU3894921 A SU 3894921A SU 1270799 A1 SU1270799 A1 SU 1270799A1
Authority
SU
USSR - Soviet Union
Prior art keywords
outputs
unit
inputs
memory
group
Prior art date
Application number
SU853894921A
Other languages
English (en)
Inventor
Николай Иванович Безручко
Равиль Зигангаряевич Фаткулин
Виктор Константинович Цепляев
Евгений Борисович Мироненко
Original Assignee
Предприятие П/Я А-1439
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Предприятие П/Я А-1439 filed Critical Предприятие П/Я А-1439
Priority to SU853894921A priority Critical patent/SU1270799A1/ru
Application granted granted Critical
Publication of SU1270799A1 publication Critical patent/SU1270799A1/ru

Links

Landscapes

  • Tests Of Electronic Circuits (AREA)

Abstract

Изобретение относитс  к области вычислительной техники и может быть использовано дл  контрол  ЗУ на интегральной и дискретной основе (полупроводниковых ЗУ, ферритовых ЗУ, ЩЦ ЗУ и др.). Целью изобретени   вл етс  повьшение быстродействи  устройства и расширение области его применени  путем автоматической записи адресов неисправных  чеек пам ти в контролируемый.блок пам ти. Устройство дл  контрол  блоков пам ти содержит блок управлени , генераторы импульсов, формирователи управл ющих сигналов, блок питани , печатающий блок, счетчик, блок сравнени , запоминающий блок, элементы И и ИЛИ, блок записи информации, В отличие от известных устройств предложенное устройство дл  контрол  блоков пам ти позвол ет записать карту дефектов i в дополнительное информационное поле контролируемого блока пам ти. (Л 5 ил.

Description

tc
о
со со
Изобретение относитс  к вычислительной технике и может быть использовано дл  контрол  запоминающих устроств(полупроводниковых ЗУ, ферритовых ЗУ, доменных ЗУ и Ap.)t
Цель изобретени  - повышение быстродействи  устройства и распшрение области его применени  путем автоматической записи адресов неисправных  чеек пам ти в контролируемы){1 блок пам ти.
На фиг,1 изображена блок-схема предлагаемого устройства; на фиг,2 то же, блока управлени ; на фиг,3 то же, генератора импульсов; на фиг, 4 - то же,формировател  управл ющих сигналов; на фиг, 5 - то же, блока записи информации.
Устройство дл  контрол  блоков пам ти (фиг,1} содержит блок управлени  1,. генераторы импульсов 2 и 3 формирователи управл ющих сигналов 4, блок питани  5, печатающий блок 6, счетчик 7, блок сравнени  8, запоминающий блок 9, элементы ИЛИ 1 О, элементы И 11, блок записи информации 12,
Выходы формирователей управл ющих сигналов 4, блока питани  5, счетчика 7 и блока записи информации J 2  вл ютс  соответственно выходами первой, второй, третьей и четвертой группы устройства, к которым подключаетс  контролируемый блок пам ти с основным 13 и дополнительным 14 информационными пол ми, причем дополнительное информационное поле I4 используетс  дл  занесени  карты дефектов основного информационного пол .
Адресные входы запоминающего блока 9 подключены к информационным выходам счетчика 7, а управл ющие входы - к выходам блока управлени  1, Выходы блока 9 подключены к первым входам элементов ИЛИ 10, вторые входы которых соединены со вторым входом устройства, к которому подключен (ы) выход (ы) дополнительного информационного пол  14,
Первый вход блока сравнени  8 соединен с выходом генератора 2, второй его вход - с первым входом устройства , к которому подключен(ы) выход (ы) основного информационного пол  13 провер емого блока пам ти,
Выходы элементов ИЛИ 10 подключены к управл ющим входам блока сравнени  8 и к первым входам элементов
И I1, вторые входы которых соединены с блоком управлени  1, Выходы элементов И I1 подключены к информационным входам блока записи информации 12,
К блоку управлени  1 подключены блок питани  5, печатающий блок 6, генераторы импульсов 2 и 3, формирователи управл ющих сигналов 4, управл ющие входы счетчика 7, запоминающего бЛока 9 и блока записи информации 125 вторые входы элементов И П, выходы блока сравнени  8,
Блок управлени  I (фиг,2) содержит кнопочный переключатель 15, задающий генератор 16, счетчики 17-20, депшфраторы 21 и 22, регистры 23-27 ЗУ дл  хранени  программы работы всего устройства, элементы И 28 - 34,
элементы ИЛИ 35 - 39, триггер 40,
Генераторы импульсов 2 и 3 (фиг,3) содержат регистр 41, регистр сдвига 42 и мультиплексор 43, на выходе которого в генераторе 2 формируетс 
эталонньй тестовый код числа дл  записи в информационное поле 13, а в генераторе 3 - управл ющие сигналы дл  провер емого блока пам ти, : Формирователи управл ющих сигналов 4, один из которых представлен ,на фиг,4, в зависимости от заданно- го кода на регистрах 24 блока управлени  .1 формируют временное положение и длительность всех управл ющих
сигналов, подаваемых в контролируемый блок пам ти. Код начального положени  импульса через мультиплексор 44 устанавливает в единичное состо ние триггер 45, Код, определ ющий
врем  окончани  импульса, сбрасьгоает в исходное состо ние триггер через мультиплексор 46, Регистр сдвига 47 позвол ет управл ть мультиплексорами. Переключение триггера 45 и работа
элемента ШШ 48, элемента И 49 3 1равл емого сигналами с вьпсодов генератора 2 и 3, позвол ет формировать различные комбинации управл ющих сигналов при обращении к объекту контрол ,
в блок записи информации ,5) вход т регистр 50 и формирователь 51,
Регистры 23, 24, 26 (фиг,2), 41 (фиг,3) задают информацию в цифровом коде. Регистры 23 задают значени напр жений блока питани  5, регистры 24 - значени  начала и конца каждого из импульсов управлени  (временные 31 параметры) дл  контролируемого блока пам ти, регистрь 41 генератора 2 коды мисла, а генератора 3 - коды управл ющих воздействий, регистры 26исходные данные дл  предварительной записи их в запоминающий блок 9 перед началом проверки блока пам ти. Регистр 25 (фиг.2)  вл етс  регистром режима. В нем выход 52 через элемент И 30 разрешает производить вклю-Ю чение печатающего блока 6. Выход 53 организует через элемент И 33 считывание информации из запоминающего блока 9 по синхросигналам с дешифратора 21. Выход 54 через элемент И 31 разрешает по синхросигналам производить запись в блок 9 исходных данных от регистра 26 через элементы И 29, ИДИ 38, а выход 55 - запись информации от блока сравнени  8 в процессе работы устройства через элементы И 34, ИЖ 38. Эта запись также произ водитс  по синхросигналам, поступающим на элемент И 32, после того как срабатывает блок 8 и на выходе элемента ИЛИ 39 по витс  сигнал. Выход 56 разрешает производить запись информации в дополнительное информационное поле 14, разрешает работать счетчику 20 и позвол ет бло-зо кировать вьщачу программы из пам ти 27 посредством остановки работы счетчика 8 через триггер 40 и элемент ИЛИ 36. По сигналу на выходе 57 устройство прекращает работать, генератор 16 не вьщает импульсы. Информаци  в регистры 23, 24, 25, 26 и 41 заноситс  из ЗУ 27, перебор адресов которого производитс  счетчиком 18. Коды адресов выбранных регистров проход т через элемент ИЛИ 35 В качестве ЗУ 27 может быть использовано ОЗУ либо ПИЗУ, информаци  в которые может заноситьс  с внешне го носител , например с перфорацион ной ленты. Счетчик 19 перебирает адреса регистров 23, 24 и 41 через элемент ИЛИ 35 дл  опроса их при печати результатов контрол  по сигналу с выхода 58, подаваемому из блока 6, по ле каждого обращени  к очередному регистру. Дешифратор 22 после печат отключает блок 6. На врем  работы печатающего блока 6 счетчик 18 блокируетс  сигналом из блока 6 через элемент ШШ 36. 99 Блокировка счетчика 18 производитс  также триггером ДО, который срабатывает по сигналу с выхода 56 регистра режима 25. Такое состо ние сохран етс  на врем  записи информации в дополнительное поле 14. По вление сигнала с выхода 56 служит разрешением дл  работы счетчика 20, После записи информации в дополнительное поле контролируемого блока пам ти выходной импульс счетчика 20 перебрасывает триггер 40 в исходное состо ние . Таким образом, разблокируетс  счетчик 18 и устройство продолжает работать по программе, заложенной в пам ти ЗУ 27. Задающий генератор 16 через счетчик 17 и дешифратор 21 обеспечивает вьщачу синхросигналов, необходимых дл  работы всего устройства в целом. Кнопочный переключатель 15 в момент нажати  кнопки обеспечивает сброс всех)запоминающих элементов устройства , включа  регистры, счетчик, триггер (св зь не показан; , а в момент отпускани  производит запуск задающего генератора 16. Печатающий блок 6 предназначен дл  фиксации границ областей работоспособности блока пам ти в параметpax , выбранных управл ющих воздействий . Фиксируютс  те параметры сигналов и значени  напр жений питани , снимаемые с выходов регистров 23, 24, 41, при которых не происходит сравнение записанного кода числа со считынным из контролируемого блока пам ти , Устройство работает следующим образом . В исходном состо нии выход триггера 40 разрешает работать счетчику 18 через элемент ИЛИ 36. В дополнительном информационном поле 14 блока пам ти отсутствует информаци . Кнопочным переключателем 15 запускаетс  задающий генератор 16 и синхросигналы с дешифратора 21 поступают на счетчик 18, который производит перебор адресов ЗУ 27. Первоначально информаци , содержаща  сведени  о дефектах контролируемого блока, из ЗУ 27 переписываетс  в регистр 26, откуда она пересылаетс  в запоминающий блок 9. Если така  информаци  отсутствует, то в ЗУ 27 заноситс  предварительно нулева  информаци , котора  затем через рагистр 26 переписываетс  в запоми пающий блок 9, Эта перепись произво ,г1итс  следутощ -1М образом, 3 регистре 25 на выходе 54 устанавливаетс  сиг нал, разрешающий работать элементам 41 29, 31. Сигналы с дешифратора 2 поступают на счетчик 7, который пере бирает адреса блока 9 а сигналы, проход щие через элементы И 31, ИЛИ 37 обеспечивают запись исходных дан ных в блок 9 из регистра 26, После записи исходной информации, во все адреса блока 9 снимаетс  сигнал с выхода 54,, Генераторы импульсов 2 и 3 и формирователи управл ющих сигналов 4 обеспечивают запись тестовых кодов и временную диаграмму работы основного информационного пол  13 провер емого блока пам ти в со ответствии с программой, хранимой в ЗУ 27 блока управлени ( с последующи переходом на режим считывани  записанной информации и ее контролем, Пр этом вьгходной сигнал с выхода 55 ре гистра 25 режима разрешает работать элементам И 32, 34. На входы блока сравнени  8 поступает эталокньШ код числа с вьпсода ге нератора импульсов 2 и считанный код из основного информационного пол  i3 контролируемого -блока пам ти по первому входу устройства. Счетчик 7 осуществл ет перебор адресов запоминающего блока 9 синхронно с перебором адресов основного пол  13 и дополнительного пол  14 провер емого блока пам ти При несовпадении эталонного кода числа и считанного кода из провер емого блока пам ти блок сравнени  8 вырабатьшает сигнал несовпадени , который поступает на. информационный вход (ы) запоминающего блока 9 через элементы И 34 ИЛИ 38. Данна  информаци  по,синхросигналу, проход щему через элементы И 32, ИЛИ 37j записываетс  в блок 99 Б  чейку с адресом, соответствующим адресу, из которого считан данный код,. Таким образом, при таком переборе адресов провер емого блока .пам ти происходит запись информации о де фектах основного информационного по л  3 в запоминающий блок 9 по соответствующим адресамf Повтор   описанную процедуру записи и считьшани  информации из основного информационного пол  13 блока пам ти при раз.пичных тестовых комбинаци х кодов чиселд различных значени х параметров ,TIpaвл. :ющиx воздействий вы вл ютс  все.дефекты основного информационного пол  13 и записываютс  по соответствующит- адресам в запоминающий блок 9, ь После окончани  процедуры вы влени  всех дефектов основного информационного пол  13 и записи в блок 9 устройство переходит на режим проверки соответстви  области работоспособности контролируемого блока пам ти заданным требовани м. При этом выход 53 регистра режима 25 через элемент И 33 разрешает про.изводить считьшание информации из блока 9 по синхросигналу блока управлени  1, Считанное слово из блока 9 (по шине 59 на фиг,1) в момент выборки дефектной информации из основного пол  13 запрещает сравнение ее с эталонньв4 кодом и блока сравнени  8, Тем самым осуществл етс  маскирование дефектов контролируемого блока пам ти . Критери ми достаточности области работоспособности блока пам ти могут быть либо коды в ЗУ 27 блока управлени  соответствующие минимальным и максимальным значени м параметров управл ющих сигналов, либо напечатанные - значени  параметров этих сигналов блоком 6„ .Первый случай соответ- ствует автоматическому режиму работы устройства, во втором случае - решение о достаточности области работоспособности , прингдаает оператор. Дл  ТОГО; чтобы отпечатать результат контрол ,, выход 52 регистра режима 25 разрещает работать элементу И 30, Сигнал несовпадени  от блока 8 поступающей, на второй вход элемента И 30,, запускает печатающий блок 6, который на врем  работы через элемент ИЛИ 36 блокирует счетчик 18, Блок.6. по шине 58 опрагаивает регистры 23, 24р 41 значений текущего, состо ни  параметров управл ющих сигналов конт ролнруемого блока пам тИ;, очередность которых задаетс  счетчиком 19 через элемент ИЛИ 35, Счетным.импульсом  вл етс  сигнал по щи.не 58. После печати результатов контрол  дещифра.тор 22 дает сигнал на отключение блока 6. Счетчик 18 разблокируетс  и программа контрол  продолжаетс .
При соответствии области работоспособиости провер емого блока пам ти загтнным критери м устройство переходит в режим записи информации в дополнительное информационное поле 14, на выходе 56 регистра режима 25 устанавливаетс  разрешающий сигнал дл  работы блока записи информации (через элемент И 28) и дл  работы элемента И 11, на выходе 53 - разрешение дл  опроса адресов в запоминающем блоке 9. Сигнал с выхода 56 перебрасьгоает триггер 40, который блокирует счетчик 18 через элемент ИЛИ 36, и запускает счетчик 20. Производ  последовательный опрос адресов в блоке 9, информаци  из него перезаписываетс  в регистр 50 блока записи 12 (фиг.5), а включение (nq синхросигналу с дешифратора 21) формировател  51 обеспечивает запись информации регистра 50 в дополнительное поле 14 контролируемого блока пам ти . Таким образом, в дополнительное поле 14 записываютс  адреса дефектных элементов основного информационного пол  13 (карта дефектов), ранее записанных в блок 9,
После окончани  записи карты дефектов в дополнительное поле 14 выходной сигнал счетчика 20 сбрасывает триггер 40 в исходное состо ние, со счетчика 18 снимаетс  блокировка, программа из ЗУ 27 продолжаетс .
В качестве дополнительного информационного пол  14 могут быть использованы перепрограммируемые ПЗУ, например ПЗУ с электрической перезаписью информации, ПЗУ,, программируемые путем прожигани  плавких перемычек и т.п., дл  чего формирователь 51 блока 12 формирует импульсы записи информации специальной формы.
Таким образом, операци  контрол  блоков пам ти с дефектами, содержащими дополнительное информационное поле дл  размещени  карты дефектов, с помощью предлагаемого устройства состоит из трех процедур: процедуры определени  всех дефектов основного информационного пол  контролируемого блока пам ти при различных сочетани х и параметрах управл ющих воздействий и занесени  карты дефек- . тов в запоминающий блок устройства; процедуры проверки соответстви  многомерной области работоспособности
основного информационного пол  конт о
ролируемого блока пам ти заданным требовани м при исключении (маскировании ) его дефектных участков; процедуры перезаписи карты дефектов из запоминающего блока устройства в дополнительное информационное поле провер емого блока пам ти и окончательна  проверка его области работоспособности заданным требовани м при маскировании дефектов сигналами из дополнительного информационного пол .
Окончанием работы всего устройства служит сигнал 57 регистра режима 25, который прекращает работу задающего генератора 16,

Claims (1)

  1. Формула изобретени 
    Устройство дл  контрол  блоков пам ти , содержащее генераторы импульсов , входы которых соединены с выходами первой группы блока управлени , формирователи управл ющих сигналов, входы которых соединены с выходами второй группы блока управлени  и с выходами генераторов импульсов, а выходы формирователей управл ющих сигналов  вл ютс  выходами первой группы устройства, блок питани , входы которого соединены с выходами третьей группы блока управлени , а выходы  вл ютс  выходами второй группы устройства, блок сравнени , первый вход которого подключен к выходу первого генератора импульсов, второй вход  вл етс  входом устройства, а выход соединен с входом блока управлени , и счетчик, управл ющие входы которого соединены с выходами четвертой группы блока управлени , отличающеес  тем, что, с целью повьшени  быстродействи  устройства и расширени  области его применени  путем автоматической записи адресов неисправных  чеек пам ти в контролируемый блок пам ти, оно содержит блок записи информации, элементы И, ИЛИ и запоминающий блок, адресные входы которого подключены к информационным выходам счетчика, которые  вл ютс  выходами третьей группы устройства, информационные входы запоминающего блока подключены к выходам п той группы блока управлэни , а-информационные выходы запоминающего блока подключены к первым входам элементов ИЛИ, вторые входы которых  вл ютс  входами группы устройства, выходы 1 элементов ШШ подключены к управл ющим входам блока сравнени  и к первым входам элементов И, вторые входы которых соединены с выходами шестой группы блока управлени , а выходы 99 элементов И подключены к информационным входам блока записиинформации, выходы которого  вл ютс  выходами четвертой группы устройства, а управл ющий вход подключен к выходу блока управлени ,
    Й/z.J
    ФигЛ
    Фиг,5
SU853894921A 1985-05-13 1985-05-13 Устройство дл контрол блоков пам ти SU1270799A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU853894921A SU1270799A1 (ru) 1985-05-13 1985-05-13 Устройство дл контрол блоков пам ти

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU853894921A SU1270799A1 (ru) 1985-05-13 1985-05-13 Устройство дл контрол блоков пам ти

Publications (1)

Publication Number Publication Date
SU1270799A1 true SU1270799A1 (ru) 1986-11-15

Family

ID=21177046

Family Applications (1)

Application Number Title Priority Date Filing Date
SU853894921A SU1270799A1 (ru) 1985-05-13 1985-05-13 Устройство дл контрол блоков пам ти

Country Status (1)

Country Link
SU (1) SU1270799A1 (ru)

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
Авторское свидетельство СССР № 526954, кл. G 11 С 29/00, 1975. Авторское свидетельство СССР . № 646375, кл. G 11 С 29/00, 1976 *

Similar Documents

Publication Publication Date Title
US5717694A (en) Fail analysis device for semiconductor memory test system
KR950009276A (ko) 플래시 메모리 시험장치
JPS60213873A (ja) ロジツクアナライザ
KR970066574A (ko) 반도체 메모리 시험장치
SU1270799A1 (ru) Устройство дл контрол блоков пам ти
US5276809A (en) Method and apparatus for capturing real-time data bus cycles in a data processing system
CN112466386A (zh) 一种面向故障分类的存储器测试系统及方法
SU717668A1 (ru) Устройство дл контрол блоков пам ти
SU1456996A1 (ru) Устройство дл контрол блоков пам ти
SU1302325A1 (ru) Устройство дл контрол оперативной пам ти
SU1196875A1 (ru) Устройство дл функционального контрол цифровых блоков
JPS6011400B2 (ja) Ic試験装置
SU1381429A1 (ru) Многоканальное устройство дл программного управлени
SU1161991A1 (ru) Устройство дл диагностического контрол пам ти
SU1608673A1 (ru) Устройство дл отладки программ
SU748303A1 (ru) Устройство функционального контрол интегральных схем с функцией пам ти
SU1182526A1 (ru) Система дл контрол и испытаний блоков пам ти бортовых ЭВМ
SU1647435A1 (ru) Измеритель экстремумов напр жени
SU1681304A1 (ru) Устройство дл автоматического поиска дефектов в логических блоках
SU1596342A1 (ru) Матричный коммутатор
SU1010660A1 (ru) Устройство дл контрол оперативной пам ти
SU1520521A1 (ru) Устройство дл контрол цифровых блоков
SU773736A1 (ru) Устройство дл контрол запоминающих матриц на магнитных пленках
SU1386995A1 (ru) Сигнатурный анализатор
SU610180A1 (ru) Устройство дл автоматического контрол блоков пам ти