SU1386995A1 - Сигнатурный анализатор - Google Patents

Сигнатурный анализатор Download PDF

Info

Publication number
SU1386995A1
SU1386995A1 SU864011492A SU4011492A SU1386995A1 SU 1386995 A1 SU1386995 A1 SU 1386995A1 SU 864011492 A SU864011492 A SU 864011492A SU 4011492 A SU4011492 A SU 4011492A SU 1386995 A1 SU1386995 A1 SU 1386995A1
Authority
SU
USSR - Soviet Union
Prior art keywords
input
output
block
analyzer
inputs
Prior art date
Application number
SU864011492A
Other languages
English (en)
Inventor
Григорий Львович Рубинштейн
Нелля Герасимовна Силина
Original Assignee
Предприятие П/Я В-8117
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Предприятие П/Я В-8117 filed Critical Предприятие П/Я В-8117
Priority to SU864011492A priority Critical patent/SU1386995A1/ru
Application granted granted Critical
Publication of SU1386995A1 publication Critical patent/SU1386995A1/ru

Links

Landscapes

  • Tests Of Electronic Circuits (AREA)

Abstract

Изобретение относитс  к вычислительной технике и может быть использовано дл  контрол  и диагностики цифровых устройств различного назначени  по методу сигнатурного анализа. Цель изобретени  - повышение достоверности контрол . Устройство содержит три переключател  режима работы, блок формировани  измерительного строба, блок набора кода адреса, два элемента И, генератор тактовых импульсов, элемент ИЛИ, формирователь тактовых сигналов самоконтрол , блок формировани  и индикации сигнатур, блок индикации, переключатель выбора области пам ти, мультиплексор, блок ассоциативной пам ти. Самотестирование блока ассоциативной пам ти обеспечивает углубленный контроль сигнатурного анализатора. 1 з.п.ф-лы, 4 ил.

Description

(/:
с
со
00 О5
со со
ел
Изобретение относитс  к вычислительной технике и может быть использовано дл  контрол  и диагностики цифровых устройств различного назначени  по методу сигнатурного анализа.
Цель изобретени  - повышение достоверности контрол .
На фиг. 1 приведена структурна  схе- : ма сигнатурного анализатора; на фиг. 2-4 - схема блока ассоциативной пам ти; на фиг. 3 - схема блока индикации; на фиг. 4 - схема формировател  тестовых сигналов самоконтрол .
Сигнатурный анализатор содержит вход I 1 начальной установки, вход 2 синхронизации , управл ющие входы «Старт 3 и «Стоп 4, информационный вход-5, первый 6, второй 7, третий 8 переключатели режима работы, блок 9 формировани  измерительного строба , блок 10 набора кода адреса, первый Iэлемент И 11, генератор 12 тактовых импульсов , четвертый переключатель 13 режима работы, второй элемент И 14, элемент ИЛИ 15, формирователь 16 тестовых сигналов самоконтрол , блок 17 формировани  и индикации сигнатур, блок 18 индикации, переключатель 19 выбора области пам ти, мультиплексор 20, блок 21 ассоциативной (пам ти, демультиплексор 22, выходы 23 и 27 блока 10, вход 25 запуска формиро- вател  16, выходы 26 и 27 формировател  16, входы 28-31 блока 18 индикации, выходы 32-35 формировател  16, резистор 36, вхо- ;ды 37-44 блока 21 ассоциативной пам ти, jвходы 45 и 46 мультиплексора 20, выходы |47-50 блока 21, группу входов 51 муль- типлексора 20, мультиплексор 52, элементы И 53 и 54, элемент 55 задержки, полусумматор 56, переключатель 57, группу адресных входов 58, управл ющих входов 59 и 60, информационный вход 61, узел 62 пам ти, элемент ИСКЛЮЧАЮЩЕЕ ИЛИ 63, тре- |тий элемент И 64, формирователь 65 им- |пульса, триггер 66, элемент 67 индикации, выход 68 «Синхротест, выход 69 «Старт- тест, генератор 70 импульсов, счетчик 71, ключ 72, блок 73 посто нной пам ти, элемент И-НЕ 74, выход 75 «Стоп-тест, выход 76 «Данные-тест.
Сигнатурный анализатор работает следующим образом.
Первый переключатель 6 режима работы устанавливаетс  в положение, при котором на управл юплий вход блока 9 формировани  измерительного строба поступает по- тенцал, обеспечивающий задание границ измерительного строба внешними управл ющими сигналами «Старт и «Стоп, поступаю- пдими на входы 3 и 4 анализатора.
При поступлении на входы 2-4 анализатора сигналов формируетс  измерительный строб (единичный потенциал), поступающий на первый вход первого элемента И 11, на третий вход которого поступает разрешающий потенциал с второго подвижного контакта второго переключател  7 режима работы. На выходе элемента И 11 измерительный строб заполн етс  импульсами , поступающими на синхровход 2 анализатора и через элемент ИЛИ 15 на вход синхронизации блока 17, на информационный вход которого с информационного входа 5 анализатора через первую контактную группу переключател  7 режи ма работы поступает контролируемый поток данных. В блоке 17 сигнал с информационного входа поступает на вход сумматора по модулю два, который совместно с регистром сдвига блока 17 образует генератор линейной рекурентной последова5 тельности максимального периода, вырабатывающий двоичную последвательность периода .
Состо ние генератора в момент окончани  пачки синхронизирующих импульсов , так называема  сигнатура, с высокой
0 достоверностью характеризует контролируемый поток данных. Сигнатура индицируетс  (как правило, с помощью четырехза- р дного шестнадцатиричного табло) и сравниваетс  с предыдущим значением ее дл 
5 обнаружени  нестабильностей контролируемого потока данных. Во втором рабочем режиме переключатель 6. режима работы устанавливаетс  в положение, при котором в блоке 9 формировани  измерительного строба проход т сигналы с выхода 50 блока 21
0 ассоциативной пам ти.
В этом режиме цикл работы распадаетс  на три фазы; стирание,ранее записанных адресов начала и конца измерительного интервала; запись требуемых адресов начала и конца контролируемого сегмента
5 программы; контроль данных. Первые две фазы относ тс  к подготовительным операци м , условно называемым программированием , а треть  фаза  вл етс  рабочей. В двух первых фазах второй переключатель 7 режима работы устанавливаетс  в 1оложение режима программировани , а в третьей - в положение режима работы. В положении режима программировани  на третий вход первого элемента И 11 с переключател  7 поступает запрещающий потен5 циал. При этом на вход сумматора по модулю два блока 17 через первую контактную группу переключател  7 проход т сигналы с информационного выхода 24 блока 10 набора кодов адреса.
Стирание ранее записанных адресов на0 чала или конца контролируемого сегмента программы осуществл етс  следующим образом .
Если на табло блока 17 индицируетс  нулева  сигнатура, то перед стиранием в регистр сдвига блока 17 надо вписать
хот  бы одну единицу. Обеспечиваетс  это однократным нажатием кнопки «1 блока 10. При этом на тактовом выходе 23 блока 10 по вл етс  сигнал, который через элемент ИЛИ 15 проходит на синхронизирующий вход блока 17.
Если сигнатура отлична от нул , то необходимо нажать кнопку переключател  8 режима работы, при этом в блоке 17 обеспечиваетс  прохождение на информационный вход регистра сигнала с выхода сумматора по модулю два. Поскольку на вход сумматора по модулю два поступает нулевой потенциал, то при 16-разр дном регистре сдвига генерируетс  линейна  рекурент- на  последовательность периода - - 1 65535.
Дл  повышени  темпа формировани  последовательности в режиме стирани  на синхронизирующий вход блока 17 через элемент ИЛИ 15 проход т импульсы с выхода генератора 12 частотой около 100 кГц. Кнопку переключател  8 достаточно удерживать нажатой в течение 1с. Сигналы с выхода блока 17 через мультиплексор 20 поступают на адресные входы 37 блока 21 ассоциативной пам ти,  вл ющиес  адресными входами узла 62 пам ти (фиг. 2).
В соответствии с законом формировани  линейных рекурентных последовательностей в определенном пор дке перебираютс  все 16-разр дные адреса, кроме адреса 0...0. На информационном входе 61 узла 62 пам ти присутствует нулевой потенциал при отжатой кнопке переключател  57, а на входы 59 и 60 узла 62 пам ти через мультиплексор 52, элемент 55 задержки и полусумматор 56 поступают потенциалы, соответствующие режиму записи информации. Таким образом, во все  чейки узла 62 пам ти, определенные положением переключател  19, кроме  чейки с адресом 0...0, записываетс  «О, что эквивалентно стиранию ранее записанной информации. Дл  стирани  содержимого  чейки с адресом 0...0 необходимо , не отпуска  кнопку переключател  8, подать на короткое врем  сигнал начальной установки. Регистр сдвига блока 17 при этом устанавливаетс  в нулевое состо ние, и на адресные входы 58 узла 62 пам ти поступает нулевой код. Информаци  в узле 62 пам ти стираетс .
Запись в запоминающее устройство адресов начала и конца контролируемого сегмента программы производитс  следующим образом.
Сначала осуществл етс  набор кода адреса последовательно, поразр дно, начина  со старщих разр дов. Кнопка переключател  8 должна быть отжата. Код адреса набирают последовательным нажатием в соответствии с требуемым кодом кнопок «О и «1 в блоке 10. При этом соответствующий значению очередного разр да потенциал устанавливаетс  на информационном выходе 24 блока 10, а на тактовом выходе 23 блока 10 после каждого нажати  кнопок «О, «1 с некоторой задержкой по вл етс  импульс сдвига. Процесс набора кода и записи его в регистр сдвига блока 17 контролируетс  по индикаторному табло блока 17. После набора всех разр дов кода адреса этот код с выхода блока
17 через мультиплексор 20 проходит на адресные входы 58 узла пам ти блока 21.
При нажатии кнопки переключател  57 блока 21 на информационный вход 61 узла 62 пам ти блока 21 поступает единичный
,. потенциал. Одновременно с нажатием кнопки через мультиплексор 52, элемент И 53, элемент 55 задержки, полусумматор.56 блока 21 на входы 59 и 60 узла 62 пам ти поступает потенциал, соответствующий режиму записи информации. В  чейку, адрес которой оп5 редел етс  содержимым регистра сдвига 17 блока и положением переключател  19 выбора области пам ти, записываетс  «1. Причем в узел 62 пам ти блока 21 может быть занесено по несколько адресов, соответствующих началу и/или концу интер вала измерени .
При контроле потока данных переключатель 7 режима работы устанавливаетс  в положение , соответствующее рабочему режиму. При этом на адресные входы 58 узла 62
5 пам ти через мультиплексор 20 проход т сигналы второй группы информационных входов 51 сигнатурного анализатора и с выхода блока 9 формировани  измерительного строба. Сигналом с выхода блока 9 формировани  измерительного строба ад0 ресное поле узла 62 пам ти блока 21 разбиваетс  на две равные части по 2  чеек, относ щихс  к област м, соответствующим адресам на-чала и конца сегмента программы (аналогично переключателю 19 выбора области пам ти в положении пе5 реключател  7 режима программировани ).
Одновременно на третий вход элемента
И 11 подаетс  разрешающий потенциал.
При отжатых кнопках переключателей 8 и
57 на вход 60 «Запись/чтение и вход 59
л узла 62 пам ти поступает потенциал, соответствующий считыванию информации. Пока текущий адрес не равен адресам, по которым в узле 62 пам ти блока 21 записаны «1, на его выходе присутствует нулевой сигнал. Как только текущий адрес срав5 н етс  с адресом, по которому в область узла 62 пам ти блока 21, соответствующую адресам начала сегмента программы, записываетс  «1, с выхода узла 62 пам ти блока 21 считываетс  «1, котора  поступает на вход демультиплексора 22, управл емо0 го тем же сигналом с выхода блока 9. Сигнал проходит на один из двух выходов 50 демультиплексора 22 блока 21, соответствующий началу интервала измерени , и далее поступает на вход блока 9 в качестве управл ющего сигнала начала измерительного строба. Сигнал на выходе блока 9 переключаетс . Соответственно измен етс  значение сигнала на входе 44 блока 21. Выбираетс  друга  область узла 62 пам ти
блока 21, соответствующа  адресам конца сегмента программы. Строб вырабатываетс  до тех пор, пока текущие адреса на входах 51 сигнатурного анализатора не сравн ютс  с одним из адресов, по которому «1 записываетс  в область узла 62 пам ти блока 21, соответствующую адресам конца измерительного интервала.
Как только сравнение адресов произойдет , то аналогично формированию управл ющего сигнала начала измерительного строба, сформируетс  управл ющий сигнал конца измерительного строба. Значение сигнала на выходе формировател  переключаетс  и т.д. В остальном работа сигнатурного анализатора в этом режиме не отличаетс  от работы в указанном режиме задани  интервала измерени  внещними управл ющими сигналами.
Режим самотестировани  состоит из двух подрежимрв. В первом подрежиме самотестирование сигнатурного анализатора осуществл етс  при помощи формировател  16 тестовых сигналов самоконтрол . При этом провер етс  работа устройств, формирующих измерительный строб и сигнатуру . Во втором подрежиме осуществл етс  проверка блока 21 ассоциативной пам ти при помощи блока 18 инди- к-а ци и.
В первом подрежиме переключатель 6 режима работы устанавливаетс  в положение , в котором на управл ющий вход блока 9 поступает потенциал, обеспечивающий прохождение сигналов с входов 3 и 4 устройства . Переключатель 7 режима работы должен быть установлен в положение, при котором контролируемый поток данных с информационного входа 5 устройства через первую контактную группу поступает на информационный вход блока 17 формировани  и индикации сигнатур. Переключатель (кнопка ) 13 режима работы должен быть включен . При этом питающее напр жение -|-5 В : через первый замыкающий контакт переключател  поступает на формирователь 16 тестовых сигналов самоконтрол  и открывает транзисторный ключ, 72. Одновременно запитываютс  двоичный счетчик 71 и блок 73.
На счетный вход делител  частоты с выхода генератора 70 поступает сигнал формы меандра частотой приблизительно 600 Гц. Выходы счетчика 71 подключены к адресным входам блока 73, с выходов которого снимаютс  сигналы, используемые в режиме самоконтрол  в качестве сигналов «Старт-тест, «Стоп-тест.
В качестве сигнала «Синхротест используетс  сигнал с выхода генератора 70. Сигнал «Данные-тест формируетс  элементом И - НЕ 74, на один вход которого поступает сигнал с выхода счетчика 71, а на второй через ключ 72 меандр с перио0
5
0
5
0
5
0
5
0
5
дом «2с - с выхода счетчика 71. Сигналы «Старт-тест, «Стоп-тест, «Синхротест , «Данные-тест выведены на одноименные гнезда 69, 75, 68, 76 соответственно , расположенные на передней панели анализатора, и к ним в режиме тестировани  подключаютс  входы 3, 4, 2 и 5 анализатора соответственно. При этом сигнатурный анализатор работает в первом рабочем режиме, формиру  тестовые значени  сигнатур, определ емые тестовыми сигналами .
Во втором подрежиме переключатели 6 и 7 режима работы устанавливаютс  в положени  записи в узле пам ти 62 блока 21 требуемых адресов начала и конца контролируемого сегмента программы, кнопка переключател  8 режима работы должна быть нажата, кнопка переключател  57 блока 21 - отжата, четвертый переключатель 13 режима работы должен быть включен . При этом на первый синхровход 40 блока 21 ассоциативной пам ти (фиг. 1) поступает нулевой потенциал с второй контактной группы второго переключател  7 режима работы, на четвертый синхровход 42 с второго информационного выхода 27 формировател  16 тестовых сигналов самоконтрол  через вторую контактную группу четвертого переключател  13 - напр жение формы меандра периода Т, на третий синхровход 43 - «единичный потенциал с первой контактной группы четвертого переключател  13, на второй информационный вход 41 - напр жение формы меандра периода 2Т с первого информационного выхода 26 формировател  16 тестовых сигналов самоконтрол .
В блоке 21 ассоциативной пам ти напр жение с информационного входа 41 через элемент 54 совпадени  и вторую контактную группу кнопки 57 проходит на информационный вход 61 узла 62 пам ти. Напр жение с четвертого синхровхода 42 через элемент И 53 поступает на вход полусумматора 56, на второй вход которого при нажатой кнопке переключател  8 с выхода генератора 12, подключенного к третьему син- хровходу 39 блока 21, через мультиплексор 52 проход т импульсы частотой около 100 кГц, которые поступают на второй тактовый выход 49 блока 21 ассоциативной пам ти, а также через элемент 55 задержки - на вход 59 узла 62 пам ти.
В зависимости от фазы напр жени  формы меандра импульсы частоты 100 кГц через полусумматор 56 с инверсией (при- значении «1 меандра периода Т) или без инверсии (при значении «О меандра периода Т) проход т также на вход 60 узла 62 пам ти . При использовании в качестве узла 62 пам ти БИС 132 РУ4, отличающийс  уменьшенным током потреблени , режимы чтени  и записи обеспечиваютс  соответственно при положительном и отрицательном перепадах сигнала на входе 60 «Зап-ись/чтение. Соответственно при значении «1 меандра периода Т импульсь; частотой 100 кГц инвертируютс  полусумматором 56 и обеспечиваетс  режим чтени , а при значении «О - режим записи в узел 62 п ам ти.
Следовательно, в первой части каждой фазы («1 или«0) меандра периода 2Т обеспечиваетс  запись информации, а во второй - считывание. При нажатой кнопке переключател  8 на адресном входе узла 62 пам ти последовательно присутствуют смен ющиес  каждые 10 мкс все 16-разр дные коды, кроме нулевого. Следовательно, дл  всех  чеек, кроме нулевой, сначала последовательно производ тс  запись и считывание «1, а затем «О. Выход узла 62 пам ти подключен к информационному выходу 47 блока 21 ассоциативной пам ти.
На первый информационный вход 28 блока 18 индикации с первого информационного выхода 26 формировател  16 тестовых сигналов самоконтрол  поступает напр жение формы меандра периода 2Т, на второй информационный вход 29 с информационного выхода 47 блока 21 ассоциативной пам ти - сигнал, считанный с узла 62 пам ти
репад, на который реагирует триггер 66, расположен внутри сигнала, сч11тывае.и)|-о с узла 62 пам ти блока 21.
В результате, если запись и счи пмиаппс , произведены без ошибок, то в триггер 66 записываетс  «О и элемент 67 индикации не светитс . При наличии ошибок пол рность сигнала на выходе элемента ИСКЛЮЧАЮЩЕЕ ИЛИ 63 измен етс , и триггер 66 устанавливаетс  в «1, что приводит к засвечиванию элемента 67 индикации, индициру  неисправность узла 62 пам ти блока 21. Формирователь 63 обеспечивает расширение коротких сигналов до 0,1 с.
Таким образом, более углубленный самоконтроль сигнатурного анализатора повышает достоверность проверки контролируемых устройств.
10
15

Claims (2)

  1. Формула изобретени 
    20 1- Сигнатурный анализатор, содержащий блок формировани  измерительного строба, блок формировани  и индикации сигнатур, мультиплексор, блок ассоциативной пам ти, блок набора кодов адреса, генератор тактовых импульсов, два элемента
    J1C .-.- J, ...,,„
    блока 21 ассоциативной пам ти, на синхро- И, элемент ИЛИ, три переключател  реживход 31 с второго тактового выхода 49 блока 21 ассоциативной пам ти - импульсы частотой 100 кГц, на тактовый вход 30 с второго информационного выхода 27 формировател 
    ма работы и переключатель выбора области пам ти, причем подвижный контакт первого переключател  режима работы соединен с входом разрешени  блока формировани 
    16 тестовых сигналов самоконтрол  через , измерительного строба, перва  группа ин30
    формационных входов которого соединена с управл ющими входами «Старт и «Стоп анализатора, вход начальной установки анализатора подключен к входам начальной установки блоков формировани  измерительного строба и формировани  и индикации сигнатур , выход блока формировани  измерительного строба соединен с первым входом первого элемента И, вход синхронизации и информационный вход анализатора подключены соответственно к второму входу
    вторую контактную группу четвертого переключател  13 режима работы - напр жение формы меандра периода Т.
    В блоке 18 индикации меандр периода 2Т с входа 28 и выходной сигнал блока 21 ассоциативной пам ти с входа 29 поступают на входы элемента ИСКЛЮЧАЮЩЕЕ ИЛИ 63. На выход элемента ИСКЛЮЧАЮЩЕЕ ИЛИ 63 сигналы с выхода блока 21 ассоциативной пам ти проход т с инверсией или без инверсии соответственно при единичном
    30
    35
    формационных входов которого соединена с управл ющими входами «Старт и «Стоп анализатора, вход начальной установки анализатора подключен к входам начальной установки блоков формировани  измерительного строба и формировани  и индикации сигнатур , выход блока формировани  измерительного строба соединен с первым входом первого элемента И, вход синхронизации и информационный вход анализатора подключены соответственно к второму входу
    и нулевом значени х меандра периода 2Т. 40 первого элемента И и к первому размыВ результате, если запись и считывание в узле 62 пам ти блока 21 проведены без ошибок, то на выходе элемента ИСКЛЮЧАЮЩЕЕ ИЛИ 63 присутствуют импульсы одинаковой (отрицательной) пол рности независимо от того, записывалась в узел 62 пам ти «1 или «О. Сигнал с выхода элемента ИСКЛЮЧАЮЩЕЕ ИЛИ 63 поступает на вход элемента И 64, на выход которого проход т только те импульсы, которые
    45
    кающему контакту второго переключател  режима работы, первый подвижный контакт которого подключен к информационному входу блока формировани  и индикации сигнатур , второй подвижный контакт второго переключател  режима работы соединен с входом управлени  мультиплексора, третьим входом первого элемента И и первым синхро- входом блока ассоциативной пам ти, выход первого элемента И соединен с первым вхосовпадают со значением «1 меандра пе- Q дом элемента ИЛИ, второй вход которого
    риода Т, поступающего с входа 30, и соответствующие интервалу считывани  с узла 62 пам ти блока 21. Эти импульсы поступают на информационный вход триггера-защелки 66, на синхровход которого посоединен с тактовым выходом блока набора кодов адреса, информационный выход которого соединен с первым замыкающим контактом второго переключател  режима работы , выход генератора тактовых импульсов
    ступают импульсы частотой 100 кГц. Фаза55 соединен с первым входом второго элемента
    этих импульсов относительно сигналов, по-И, выход которого подключен к третьему
    ступающих с выхода блока 21 ассоциатив-входу элемента ИЛИ, выход которого соеной пам ти, такова, что их активный пе-динен с синхровходом блока формировани 
    репад, на который реагирует триггер 66, расположен внутри сигнала, сч11тывае.и)|-о с узла 62 пам ти блока 21.
    В результате, если запись и счи пмиаппс произведены без ошибок, то в триггер 66 записываетс  «О и элемент 67 индикации не светитс . При наличии ошибок пол рность сигнала на выходе элемента ИСКЛЮЧАЮЩЕЕ ИЛИ 63 измен етс , и триггер 66 устанавливаетс  в «1, что приводит к засвечиванию элемента 67 индикации, индициру  неисправность узла 62 пам ти блока 21. Формирователь 63 обеспечивает расширение коротких сигналов до 0,1 с.
    Таким образом, более углубленный самоконтроль сигнатурного анализатора повышает достоверность проверки контролируемых устройств.
    Формула изобретени 
    1- Сигнатурный анализатор, содержащий блок формировани  измерительного строба, блок формировани  и индикации сигнатур, мультиплексор, блок ассоциативной пам ти, блок набора кодов адреса, генератор тактовых импульсов, два элемента
    .-.- J, ...,,„
    И, элемент ИЛИ, три переключател  режима работы и переключатель выбора области пам ти, причем подвижный контакт первого переключател  режима работы соединен с входом разрешени  блока формировани 
    измерительного строба, перва  группа инизмерительного строба, перва  группа ин
    формационных входов которого соединена с управл ющими входами «Старт и «Стоп анализатора, вход начальной установки анаизатора подключен к входам начальной установки блоков формировани  измерительного строба и формировани  и индикации сигнатур , выход блока формировани  измериельного строба соединен с первым входом первого элемента И, вход синхронизации и информационный вход анализатора подключены соответственно к второму входу
    первого элемента И и к первому размы45
    кающему контакту второго переключател  режима работы, первый подвижный контакт которого подключен к информационному входу блока формировани  и индикации сигнатур , второй подвижный контакт второго переключател  режима работы соединен с входом управлени  мультиплексора, третьим входом первого элемента И и первым синхро- входом блока ассоциативной пам ти, выход первого элемента И соединен с первым дом элемента ИЛИ, второй вход которого
    дом элемента ИЛИ, второй вход которого
    соединен с тактовым выходом блока набора кодов адреса, информационный выход которого соединен с первым замыкающим контактом второго переключател  режима работы , выход генератора тактовых импульсов
    соединен с первым входом второго элемента
    и индикации сигнатур, группа информационных выходов которого соединена с первой группой информационных входов мультиплексора, втора  группа информационных входов которого  вл етс  группой адресных входов анализатора, гфуппа выходов мультиплексора соединена с группой адресных входов блока ассоциативной пам ти , замыкающий контакт первого переключател  режима работы, второй замывым подвижным контактом четвертого переключател  режима работы, второй подвижный контакт которого подключен к входу запуска формировател  тестовых сигналов самоконтрол  и к третьему информационному входу блока ассоциативной пам ти, второй синхровход которого подключен к входу синхронизации анализатора и синхровходу блока формировани  измерительного строба, третий синхровход блока ассоциативной пакаюш ,ий контакт второго переключател  ре- 10 м ти соединен с выходом генератора такжима работы и размыкающий контакт переключател  выбора области пам ти подключены к шине нулевого потенциала анализатора , размыкаюц 1ий контакт первого переключател  режима работы, второй размыкающий контакт второго переключател  режима работы и замыкающий контакт переключател  выбора области пам ти подключены к щине единичного потенциала анализатора, первый размыкающий кон15
    товых импульсов, вход запуска которого подключен к первому тактовому выходу блока ассоциативной пам ти, первому замыкающему и второму подвижному контактам третьего переключател  режима работы, второй размыкающий контакт которого подключен к второму входу второго элемента И и шине единичного потенциала анализатора , первый и второй размыкающие контакты четвертого переключател  режима
    30
    такт третьего переключател  режима работы 20 работы подключены к щине нулевого по- соединен с разрещающим входом блока фор-тенциала анализатора, первый и второй замировани  и индикации сигнатур и с щиноймыкающие контакты четвертого переключаединичного потенциала анализатора, под-тел  режима работы подключены соответвижный контакт переключател  выбора об-ственно к щине питани  анализатора и втоласти пам ти подключен к дополнительно-рому информационному выходу формироваму входу первой группы информационных 25 тел  тестовых сигналов самоконтрол , вто- входов мультиплексора, группа информаци-рой подвижный контакт второго переключаонных выходов блока ассоциативной пам ти соединена с второй группой информационных входов блока формировани  измерительного строба, отличающийс  тем, что, с целью повыщени  достоверности контрол , анализатор содержит блок индикации, формирователь тестовых сигналов самоконтрол  и четвертый переключатель режима работы , причем выход блока формировани  измерительного строба подключен к дополнительному входу второй группы информационных входов мультиплексора и первому информационному входу блока ассоциативной пам ти, второй информационный вход которого подключен к первому информационному выходу формировател  тестовых сиг- 40 ЩЕЕ ИЛИ соединен с первым входом эле- налов самоконтрол  и первому информацион- мента И, выход которого подключен к ин- нэму входу блока индикации, второй информационный и тактовый входы которого подключены соответственно к информационному и второму тактовому выходам блока ассоциативной пам ти, синхровход блока индикации соединен с четвертым синхро- входои блока ассоциативной пам ти и пер35
    45
    тел  режима работы соединен с первым подвижным контактом третьего переключател  режима работы, выходы «Синхро, «Старт, «Стоп, данные формировател  тестовых сигналов самоконтрол   вл ютс  контрольными выходами «Синхро, «Старт, «Стоп, «Данные анализатора соответственно.
  2. 2. Анализатор по п. 1, отличающийс  тем, что блок индикации содержит элемент ИСКЛЮЧАЮЩЕЕ ИЛИ, элемент И, триггер , формирователь импульса и элемент индикации , включенный между выходом формировател  импульса и щиной питани  анализатора, выход элемента ИСКЛЮЧАЮформационному входу триггера, выход которого подключен к входу формировател  импульса, первый, второй информационные, тактовые и синхровходы блока подключены соответственно к первому и второму входам элемента ИСКЛЮЧАЮЩЕЕ ИЛИ, второму входу элемента И и синхровходу триггера.
    вым подвижным контактом четвертого переключател  режима работы, второй подвижный контакт которого подключен к входу запуска формировател  тестовых сигналов самоконтрол  и к третьему информационному входу блока ассоциативной пам ти, второй синхровход которого подключен к входу синхронизации анализатора и синхровходу блока формировани  измерительного строба, третий синхровход блока ассоциативной па м ти соединен с выходом генератора так5
    товых импульсов, вход запуска которого подключен к первому тактовому выходу блока ассоциативной пам ти, первому замыкающему и второму подвижному контактам третьего переключател  режима работы, второй размыкающий контакт которого подключен к второму входу второго элемента И и шине единичного потенциала анализатора , первый и второй размыкающие контакты четвертого переключател  режима
    тел  тестовых сигналов самоконтрол , вто- рой подвижный контакт второго переключаЩЕЕ ИЛИ соединен с первым входом эле- мента И, выход которого подключен к ин-
    тел  режима работы соединен с первым подвижным контактом третьего переключател  режима работы, выходы «Синхро, «Старт, «Стоп, данные формировател  тестовых сигналов самоконтрол   вл ютс  контрольными выходами «Синхро, «Старт, «Стоп, «Данные анализатора соответственно.
    2. Анализатор по п. 1, отличающийс  тем, что блок индикации содержит элемент ИСКЛЮЧАЮЩЕЕ ИЛИ, элемент И, триггер , формирователь импульса и элемент индикации , включенный между выходом формировател  импульса и щиной питани  анализатора, выход элемента ИСКЛЮЧАЮЩЕЕ ИЛИ соединен с первым входом эле- мента И, выход которого подключен к ин-
    формационному входу триггера, выход которого подключен к входу формировател  импульса, первый, второй информационные, тактовые и синхровходы блока подключены соответственно к первому и второму входам элемента ИСКЛЮЧАЮЩЕЕ ИЛИ, второму входу элемента И и синхровходу триггера.
    «
    fOuiz
    -50
    Ш
    фиг.З
    7J
    СЛ7ОЛ-/77еС/7
    75
SU864011492A 1986-01-13 1986-01-13 Сигнатурный анализатор SU1386995A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU864011492A SU1386995A1 (ru) 1986-01-13 1986-01-13 Сигнатурный анализатор

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU864011492A SU1386995A1 (ru) 1986-01-13 1986-01-13 Сигнатурный анализатор

Publications (1)

Publication Number Publication Date
SU1386995A1 true SU1386995A1 (ru) 1988-04-07

Family

ID=21217686

Family Applications (1)

Application Number Title Priority Date Filing Date
SU864011492A SU1386995A1 (ru) 1986-01-13 1986-01-13 Сигнатурный анализатор

Country Status (1)

Country Link
SU (1) SU1386995A1 (ru)

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
Электроника, 1977, № 5, с. 23-30. Авторское свидетельство СССР № 1140123, кл. G 06 F 11/16, 1983. *

Similar Documents

Publication Publication Date Title
US3843893A (en) Logical synchronization of test instruments
SU1386995A1 (ru) Сигнатурный анализатор
SU1343363A1 (ru) Устройство дл определени временных параметров сигналов
SU1269139A1 (ru) Устройство дл контрол цифровых узлов
SU634291A1 (ru) Устройство дл контрол электрического монтажа
SU1605208A1 (ru) Устройство дл формировани контрольных тестов
SU1381429A1 (ru) Многоканальное устройство дл программного управлени
SU1451781A1 (ru) Устройство дл контрол посто нной пам ти
SU1140123A1 (ru) Сигнатурный анализатор
SU1483456A1 (ru) Устройство дл контрол цифровых узлов
SU1352420A1 (ru) Логический пробник
SU1474681A2 (ru) Устройство дл диагностики неисправностей технических объектов
SU1319035A1 (ru) Устройство дл контрол логических блоков
SU1129723A1 (ru) Устройство дл формировани импульсных последовательностей
SU1564675A1 (ru) Устройство дл обучени операторов
SU1275452A1 (ru) Устройство дл отладки программ
SU809345A1 (ru) Устройство дл управлени блокомпАМ Ти
SU1345199A2 (ru) Устройство дл тестового контрол цифровых блоков
SU1179348A1 (ru) Устройство дл автоматического контрол блоков
SU1182526A1 (ru) Система дл контрол и испытаний блоков пам ти бортовых ЭВМ
SU1180903A1 (ru) Устройство дл контрол считываемой информации
SU1168951A1 (ru) Устройство дл задани тестов
SU1363213A1 (ru) Многовходовой сигнатурный анализатор
SU1608673A1 (ru) Устройство дл отладки программ
SU1013960A1 (ru) Устройство дл контрол цифровых узлов