SU1128400A1 - Анализатор качества канала - Google Patents

Анализатор качества канала Download PDF

Info

Publication number
SU1128400A1
SU1128400A1 SU833567973A SU3567973A SU1128400A1 SU 1128400 A1 SU1128400 A1 SU 1128400A1 SU 833567973 A SU833567973 A SU 833567973A SU 3567973 A SU3567973 A SU 3567973A SU 1128400 A1 SU1128400 A1 SU 1128400A1
Authority
SU
USSR - Soviet Union
Prior art keywords
shift register
input
output
inputs
comparator
Prior art date
Application number
SU833567973A
Other languages
English (en)
Inventor
Олег Борисович Юминов
Игорь Зенонович Климов
Original Assignee
Ижевский механический институт
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Ижевский механический институт filed Critical Ижевский механический институт
Priority to SU833567973A priority Critical patent/SU1128400A1/ru
Application granted granted Critical
Publication of SU1128400A1 publication Critical patent/SU1128400A1/ru

Links

Landscapes

  • Synchronisation In Digital Transmission Systems (AREA)

Abstract

АНАЛИЗАТОР КАЧЕСТВА КАНАЛА, содержапщй последовательно соединенные интегратор, компаратор и регистр сдвига, а также хронизатор, первый и второй выходы которого подклкучены со ответственно к тактовым входам компаг ратора и регистра сдвига, отличающийс  тем, что, с целью повышени  точности анализа при увеличении скорости передачи, введены первый , второй и третий элементы И, первый , второй и третий инверторы и реверсивный сдвиганлций регистр, причей выход компаратора подключен к первому входу первого элемента И и через второй инвертор к первому входу второго элемента И, выход регистра сдвига подключен к второму входу второго .элемента И и через первый инвертор к второму входу первого элемента И, выг ходы первого и второго элементов И подключены, к входам реверсивного сдвиганщего регистра, первый выход которого непосредственно, а второй через третий инвертор подключены со ответственно к первому и второму входам третьего элемента И, тактовый вход которого соединен с третьим вы ходом хронизатора, причем четвертый выход хронизатора подключен к установочным входам регистра сдвига и реверсивного сдвигающего регистра.

Description

Изобретение относитс  к радиотехнике и может быть использовано в сис темах передачи данных. Известно устройство дл  контрол  качества канала св зи, содержащее компаратор, интегратор, хронизатор, счетчик информационных символов и блоки сравнени  tl3 Недостатком устройства  вл етс  низка  оперативность, поскольку информаци  о качестве канала вырабатываетс  периодически через длительный интервал времени, определ кмций досто верность контрол . Наиболее близким техническим реше нием к изобретению  вл етс  анализатор чКачества канала, содержащий последовательно соединенные интегратор компаратор и регистр сдвига, а также хронизатор, первый и второй выходы которого подключены соответственно к тактовым входам компаратора и регист ра сдвига 2 . Однако в известном устройстве сни жаетс  точность анализа при увеличе- НИИ скорости передачи, Цель изобретени  - повышение точности анализа при увеличении скорости передачи. I Поставленна  цель достигаетс  тем что в анализатор качества канала, содержащий последовательно соединенные интегратор, компаратор и регистр сдвига, а также хронизатор, первый и второй выходы которого подключены со ответственно к тактовым входам компа ратора и регистра сдвига, введены первый, второй и третий элементы И, первый, второй и третий инверторы и реверсивный сдвигающий регистр, причём выход компаратора подключен к первому входу первого элемента И и чере второй инвертор к первому входу второго элемента И, выход регистра сдвига подключен к второму входу второго элемента И и через первый ин вертор к второму входу первого элемента И, выходы первого и второго элементов И подключены к входам реверсивного сдвигающего регистра, пер вый выход которого непосредственно, а второй через третий инвертор подключен соответственно к первому и : второму входам третьего элемента И, тактовый вхЬд которого соединен с третьим выходом хронизатора, причем четвертый выход хррнизатора-подключен к установочным входам регистра сдвига и реверсивного сдвигающего регистра. На чертеже представлена структурна  электрическа  схема предлагаемого устройства.. Анализатор качества канала содержит интегратор 1, компаратор 2, хронизатор 3, элементы И 4-6, реверсивный сдвигающий регистр 7, регистр 8 сдвига, инверторы 9-11. Устройство работает следукнцим образом . При включении питани  на четвертом выходе хронизатора 3 по вл етс  сигнал , который устанавливает в исходное состо ние реверсивный сдвигакндий регистр 7 и регистр 8 сдвига, т.е. обнул ет их. Далее на вход интегратора 1 поступает смесь бинарного сигнала с щумом. Смесь-после интегрировани  поступает на компаратор 2, который опрашиваетс  с хронизатора 3. Если во врем  опроса уровень сигнала на выходе интегратора 1 превышает порог , то компаратор 2 вырабатывает импульс , который поступает на вход записи регистра 8 сдвига. Под действием импульса с хронизатора 3 в регистре 8 сдвига происходит сдвиг всей информации . Кроме того, информаци  поступает на первые, входы элементов И 4 и 5. Так как при первых , N тактирующих сигналах с хронизатора 3 на выходе регистра 8 сдвига будут нули, то работает только схема И 4, и после их окончани  в регистре 8 сдвига бу-i дет записана полностью перва  .N-раз- , р дна  комбинаци , а в реверсивном сдвигающем регистре 7 - число, единиц, содержащеес  в этой комбинации. Пусть в сдвигак дем N -разр дном регистре 8 сдвига находитс  произвольна  комбинаци  из К единиц и (М-К) нулей; Этой комбинации регистра 8 сдвига в реверсивном сдвигающем регистре 7 (тоже N -разрйдном) будет соответствовать комбинаци  01 (содержимое реверсивного сдвигакидего регистра 7 при комбинации из К единиц в регистре 8 сдвига): а.1 1 . I- Пусть в N-M разр де регистра 8 сдвига находитс  нуль, а на его.вход поступает единица, т.е. число единиц в регистре 8 сдвига увеличиваетс  до . Данному набору регистра8 сдвига будет соответствовать комбинаци  S в реверсивном сдвигающем регистре 7 (содержимое реверсивного сдвига ющего регистра- 7 при комбинации из (К+1) единиц в регистре 8 сдвига): Д1 1 ; 1 О . J О I О Поскольку входна  единица поступа ет на пр мой вход, а нуль из ,И -го . разр да регистра 8 сдвига через инвертор 9 на второй вход Элемента И 4 то на ее вькоде по витс  сигнал, который и приводит содержимое рёверсив ного сдвигающего регистра 7 к комби: нации 6 . Если на вход регистра 8 сдвига поступает нуль, а в его N-M разр де единица, то работает элемент И 5, и содержимое реверсивного сдвигающего регистра 7 (если предыдущее быпо как на комбинации и) бут дет как на ко1у{бинации . в (содержимое рев ерсивного сдвигакицего регистра 7 при комбинации из (К-1) единиц в регистре 8 сдвига): 1 ... К -N I . t I I I 0 ( 0 I 111 1 I 0 I 1-1 ( I . . т.е., если работает элемент И 4, iTO младшие разр ды реверсивного сдвигающего регистра 7 заполн ютс  единицами при сдвиге информации в не вправо, если работает элемент И 5, то информаци  в реверсивном сдвигающем регистре 7 сдвигаетс  влево, при этом старшие разр ды реверсивного сдвигающего регистра 7 заполн ютс  нул ми. При других комбинаци х на входе и выходе регистра 8 сдвига содержимое реверсивного сдвигающего регистра 7 не мен етс . Поскольку мы знаем априорное распределение единиц в кода, не пораженного помехами, то при выходеза границы , введенные иа число единиц в блоке длины .N , можно будет говорить о неисправности канала. Исправному каналу будет соответствовать единица на выходе реверсивного сдвигающего регистра 7, который непос- редственно к входу элемента И 6 и нуль на выходе реверсивного регистра 7, который через инвертор 11 подключен к входу элемента И 6. Эта комбинаци  вы вл етс  элементом И 6 при ; опросе с хронизатора 3 Если сигнал на выходе элемента И 6 присутствует канал исправнь, если нет - неисправт ный. Включение в схему устройства реверсивного сдвигакщего регистра и элементов И позвол ет дл  прин ти  решени  о качестве канала отказатьс  от подсчета в каждый информационный такт числа единиц в N разр дах сдвигающего регистра, и корректировать дл  прин ти  решени  предьпущее сое то ние реверсивного сдвигающего регистра 7 в зависимости от входного . символа Причем коррекци  осуществл в, етс  с частотой передачи. : образом, в предлагаемом устройстве повышаетс  точность анализа при увелкчении скорости передачи.

Claims (1)

  1. АНАЛИЗАТОР КАЧЕСТВА КАНАЛА, содержащий последовательно соединенные интегратор, компаратор и регистр сдвига, а также хронизатор, первый и второй выходы которого подключены соеответственно к тактовым входам компас· ратора и регистра сдвига, отличающийся тем, что, с целью повышения точности анализа при увеличении скорости передачи, введены первый, второй и третий элементы И, пер- вый, второй и третий инверторы и реверсивный сдвигающий регистр, причем выход компаратора подключен к первому входу первого элемента И и через второй инвертор к первому входу второго элемента И, выход регистра сдвига подключен к второму входу второго .элемента И и через первый инвертор к второму входу первого элемента И, выходы первого и второго элементов И подключены, к входам реверсивного сдвигающего регистра, первый выход .. которого непосредственно, а второй через третий инвертор подключены соответственно к первому и второму входам третьего элемента И, тактовый вход которого соединен с третьим выходом хронизатора, причем четвертый выход хронизатора подключен к установочным входам регистра сдвига и реверсивного сдвигающего регистра.
    1128400 1
SU833567973A 1983-03-25 1983-03-25 Анализатор качества канала SU1128400A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU833567973A SU1128400A1 (ru) 1983-03-25 1983-03-25 Анализатор качества канала

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU833567973A SU1128400A1 (ru) 1983-03-25 1983-03-25 Анализатор качества канала

Publications (1)

Publication Number Publication Date
SU1128400A1 true SU1128400A1 (ru) 1984-12-07

Family

ID=21055027

Family Applications (1)

Application Number Title Priority Date Filing Date
SU833567973A SU1128400A1 (ru) 1983-03-25 1983-03-25 Анализатор качества канала

Country Status (1)

Country Link
SU (1) SU1128400A1 (ru)

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
1. Авторское свидетельство CCGP № 464980, кл. Н 04 L 3/04, 1972. 2. Авторское свидетельство СССР .№815928, кл. Н 04 В 3/46 1979. *

Similar Documents

Publication Publication Date Title
SU1148572A3 (ru) Устройство дл преобразовани двоичного кода в код магнитного носител
SU1128400A1 (ru) Анализатор качества канала
SU1092742A1 (ru) Устройство дл определени достоверности информации
SU1067610A2 (ru) Детектор частотно-манипулированных сигналов
SU959286A2 (ru) Устройство дл обнаружени ошибок бипол рного сигнала
KR100526937B1 (ko) 디퍼런셜코드발생기
SU1104672A2 (ru) Устройство дл контрол достоверности передачи информации квазитроичным кодом
SU1075424A1 (ru) Устройство дл контрол качества канала св зи
SU1127086A2 (ru) Адаптивный импульсно-кодовый модул тор
SU1322334A1 (ru) Устройство дл счета изделий
SU826562A1 (ru) Многоканальный преобразователь кода во временной. интервал
SU1088143A2 (ru) Устройство дл обнаружени ошибок бипол рного сигнала
SU543183A1 (ru) Устройство приема сигналов синхронного запуска
SU822298A1 (ru) Устройство дл контрол блокапОСТО ННОй пАМ Ти
SU959289A1 (ru) Устройство дл обнаружени ошибок цифрового сигнала в контролируемых кодах
SU942017A1 (ru) Стохастический интегратор
SU1080132A1 (ru) Устройство дл ввода информации
SU1191909A1 (ru) Конвейерное устройство дл потенцировани массивов двоичных чисел
SU1429321A1 (ru) Дельта-кодер
SU540269A1 (ru) Цифровой интегратор с контролем
SU1401631A2 (ru) Устройство определени конца блока циклического кода
SU1128385A1 (ru) Преобразователь дельта-модулированного сигнала в сигнал с импульсно-кодовой модул цией
SU1172060A1 (ru) Устройство дл детектировани сигналов двойной частотной телеграфии
SU1023334A2 (ru) Устройство дл контрол параллельного двоичного кода на четность
SU427458A1 (ru) Регенератор двоичных символов