SU1088143A2 - Устройство дл обнаружени ошибок бипол рного сигнала - Google Patents
Устройство дл обнаружени ошибок бипол рного сигнала Download PDFInfo
- Publication number
- SU1088143A2 SU1088143A2 SU813339763A SU3339763A SU1088143A2 SU 1088143 A2 SU1088143 A2 SU 1088143A2 SU 813339763 A SU813339763 A SU 813339763A SU 3339763 A SU3339763 A SU 3339763A SU 1088143 A2 SU1088143 A2 SU 1088143A2
- Authority
- SU
- USSR - Soviet Union
- Prior art keywords
- output
- input
- bipolar signal
- errors
- detecting errors
- Prior art date
Links
Landscapes
- Dc Digital Transmission (AREA)
Abstract
УСТРОЙСТВО ДЛЯ ОБНАРУЖЕНИЯ ОШИБОК БИПОЛЯРНОГО СИГНАЛА по авт.св. № 585616, о т л и ч а ю щ е е с тем, что, с целью повьопени точности обнаружени опшбок, возникшощих из-за пропадани импульсов при помехах и перерывах в канале св зи, в него вве- дены последовательно соединенные элемент задержки и формирователь отрицательного импульса по длительности, выход которого подключен к дополнительному входу элемента И, выход которого подключен к входу элемента задержки. g (Л с X X) 4 :о
Description
Изобретение относитс к технике св зи и может быть использовано при передаче и приеме псевдотроичных сигналов По основному авт. св. № 585616 известно устройство дл обнаружени ошибок бипол рного сигнала, содержащее .объединенные по информационному входу элемент ИЛИ и декодер, выходы которого подключены к соответствующим входам блока обнаружени ошибок, а выходэлемента ИЛИ подключен к управ л ющему входу декодера, а также инвертор , элемент И, дополнительный элемент ИЛИ и трехразр дный регистр сдвига, при этом выход элемента ИЛИ подключен к входам трехразр дного резистора сдвига и инвертора, выход которого через элемент И подключен к первому входу дополнительного элемен та ИЛИ, к второму входу которого под ключен выход блока обнаружени ошибо а выходы разр дов трехразр дного регистра сдвига подключены к соответ ствующим входам элемента И f 1J . Однако известное устройство не отличает длительные перерывы св зи от потерь одиночных импульсов, при измерении частоты ошибок с помощью внешнего счетного устройства эначение коэффициента ошибок на выходе дополнительного элемента ИЛИ будет заниженным. . Цель изобретени - повьшение точностиобнаружени ошибок,возникающих из-за пропадани импульсов при помеха и перерывах в канале св зи. Цель достигаетс тем, что в уст .ройство дл обнаружени ошибок бипол рного сигнала, содержащее объедине ные по информационному входу элемент ШВД и декодер, выходы которого подключены к соответствукнцим входам блока обнаружени ошибок, а выход элемента ИЛИ подключен к управл ющему входу декодера, а также инвертор элемент И, дополнительный элемент ИЛИ и трехразр дный регистр сдвига, при этом выход элемента ИЛИ подключен к входам трехразр дного регистра сдвига и инвертора, выход которого через элемент И подключен к первому входу дополнительного элемента ИЛИ, к второму входу которого подключен выход блока обнаружени опгабок, а вы ходы разр дов трехразр дного регистр сдвига подключены к соответствуницим входам элемента И, введены последова тельно соединенные элемент задержки и формирователь отрицательного импульса по длительности, выход которого подключен к дополнительному входу элемента И, выход которого подключен к входу элемента задержки. , На чертеже представлена структурна электрическа схема устройства дл обнаружени ошибок .бипол рного сигнала. Устройство дл обнаружени ошибок бипол рного сигнала содержит элемент ИЛИ 1, декодер 2, блок 3 обнаружени ошибок, инвертор 4, элемент И 5, дополнительный элемент ИЛИ 6, трехразр дный регистр 7 сдвига, элеме1 8 задержки, формирователь 9 отрицательного импульса по длительности. Устройство дл обнаружени ошибок бипол рного сигнала работает следующим образцом. На информационные входы устрой- ства дл обнаружени ошибок бипол рного сигнала поступают положительные и отрицательные импульсы псевдотроичной последовательности кода НДВЗ.На выходе декодера 2 формируетс исходна двоична последовательность. Сигнал ошибки формируетс на выходе блока 3 обнаружени ошибок,он заклю-чаетс в нарушении чередовани пол рности сигнала. Если во входном сигнале. пpиQyтcтвyeт подр д более трех нулей, то триггеры трехразр дного регистра 7 сдвига через три такта установ тс в нулевое состо ние, такое же состо ние будет на йыходе элемента ИЛИ 1. На выходе элемента И 5 по вл етс высокий уровень напр жени . Элемент 8 задержки осуществл ет задержку по влени высокого уровн на входе формировател 9 отрицательного импульса по длительности на врем , приблизительно равное длительности импульса на входе устройства дл обнаружени ошибок бипол рного сигнала. По истечении этого времени формирователь 9 отрицательного импульса по длительности формирует низкий уровень напр жени на дополнительном входе элемента И 5. При этом на вьпсоде элемента И 5 по вл етс уровень сигнала. Таким образом происходит формирование одного импульса на выходе элемента И 5 при по влении на входе устройства дл обнаружени ошибок бипол рного сигнала четырех подр д идущих пробелов.
Низкий уровень на дополнительном входе элемента И 5 поддерживаетс в течение четырех периодов тактовой частоы устройства дл обнаружени опгабок бипол рного сигнала, и в течение этого времени на выходе элемента И 5 присутствует низкий уровень сигнала.
По истечении времени, равного четырем периодам тактовой частоты, формирователь отрицательного импульса по длительности формирует высокий уровень сигнала на дополнительном входе элемента И 5.
Если во входном сигнале пр.исутствует восемь и более подр д идущих пробелов , то на выходе элемента И 5 формируетс два и более импульсов, т.е. по одному импульсу на четыре пробела Это соответствует минимально возможному количеству ошибок бипол рного сигнала, так как согласно алгоритму кода НДВЗ на интервале длительностью
в четыре периода тактовой частоты должен присутствовать по меньшей-мере один положительный или отрицательный импульс.
Выделенные импульсы ошибок с выхода элемента И 5 проход т на вход дополнительного элемента Ш1И 6. С выхода дополнительного элемента ИЛИ 6 снимаетс выходной сигнал, который содержит суммарную информацию об ошибках.
Таким образом, предлагаемое устройство дл обнаружени ошибок бипол рного сигнала дает возможндсть обнаруживать ошибки как при нарушении бипол рности, так и при пропадании импульсов из-за помех или перерывов в канале св зи, а также позвол ет отличить длительные перерывы св зи от исчезновени одиночных импульсов при помехах, что приводит к повьш1ейию точности работы известного устройства .
Claims (1)
- УСТРОЙСТВО ДЛЯ ОБНАРУЖЕНИЯ ОШИБОК БИПОЛЯРНОГО СИГНАЛА по авт.св.В» 585616, о т л и ч а ю щ е е с я тем, что, с целью повышения точности обнаружения ошибок, возникающих из-за пропадания импульсов при помехах и перерывах в канале связи, в него введены последовательно соединенные элемент задержки и формирователь отрицательного импульса по длительности, выход которого подключен к дополнительному входу элемента И, выход которого подключен к входу элемента задержки.
..... —...... ...... 7=1-- 2 т L J -' -Ί 1 7 Ί η-И _ ί —* — ❖ К 9
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU813339763A SU1088143A2 (ru) | 1981-08-26 | 1981-08-26 | Устройство дл обнаружени ошибок бипол рного сигнала |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU813339763A SU1088143A2 (ru) | 1981-08-26 | 1981-08-26 | Устройство дл обнаружени ошибок бипол рного сигнала |
Related Parent Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU585616 Addition |
Publications (1)
Publication Number | Publication Date |
---|---|
SU1088143A2 true SU1088143A2 (ru) | 1984-04-23 |
Family
ID=20977413
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU813339763A SU1088143A2 (ru) | 1981-08-26 | 1981-08-26 | Устройство дл обнаружени ошибок бипол рного сигнала |
Country Status (1)
Country | Link |
---|---|
SU (1) | SU1088143A2 (ru) |
-
1981
- 1981-08-26 SU SU813339763A patent/SU1088143A2/ru active
Non-Patent Citations (1)
Title |
---|
1. Авторское свидетельство СССР № 585616, кл. Н 04 L 1/10, 1976 (прототип) . * |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
SU1088143A2 (ru) | Устройство дл обнаружени ошибок бипол рного сигнала | |
SU822298A1 (ru) | Устройство дл контрол блокапОСТО ННОй пАМ Ти | |
SU907847A1 (ru) | Устройство дл устранени дроблений принимаемых телеграфных сигналов | |
SU1128207A1 (ru) | Устройство дл контрол импульсных параметров магнитных сердечников | |
SU1241183A1 (ru) | Устройство дл измерени временных интервалов | |
RU2017333C1 (ru) | Устройство для контроля качества дискретных каналов связи | |
SU1269039A1 (ru) | Преобразователь мгновенного значени периодического сигнала в посто нное напр жение | |
SU1013959A1 (ru) | Устройство дл определени четности информации | |
KR100207652B1 (ko) | 광 전송장치의 타임슬롯신호 에러검출기 | |
SU756304A1 (ru) | Цифровой частотомер | |
SU799119A1 (ru) | Дискриминатор временного положени СигНАлОВ | |
SU853671A1 (ru) | Устройство дл контрол фазовыхиСКАжЕНий СигНАлА ВОСпРОизВЕдЕНи | |
SU1622857A1 (ru) | Устройство дл контрол электронных схем | |
SU1075424A1 (ru) | Устройство дл контрол качества канала св зи | |
SU733100A1 (ru) | Устройство дл определени длительности переходного процесса | |
SU942001A1 (ru) | Устройство дл сортировки чисел | |
SU542328A1 (ru) | Цифровой частотный дискриминатор | |
SU1045370A1 (ru) | Формирователь импульсов | |
SU486478A1 (ru) | Устройство приема импульсных сигналов | |
SU434609A1 (ru) | Устройство контроля тактовой синхронизации | |
SU401006A1 (ru) | Двоичный счетчик импульсов | |
SU1163277A1 (ru) | Устройство дл автоматического выбора пределов измерени цифровых приборов | |
SU1165135A2 (ru) | Акустический уровнемер | |
SU1159061A2 (ru) | Устройство цифровой магнитной записи | |
SU1225022A1 (ru) | Устройство дл контрол качества дискретного канала св зи |