SU799119A1 - Дискриминатор временного положени СигНАлОВ - Google Patents

Дискриминатор временного положени СигНАлОВ Download PDF

Info

Publication number
SU799119A1
SU799119A1 SU782660516A SU2660516A SU799119A1 SU 799119 A1 SU799119 A1 SU 799119A1 SU 782660516 A SU782660516 A SU 782660516A SU 2660516 A SU2660516 A SU 2660516A SU 799119 A1 SU799119 A1 SU 799119A1
Authority
SU
USSR - Soviet Union
Prior art keywords
input
error
register
output
pulses
Prior art date
Application number
SU782660516A
Other languages
English (en)
Inventor
Евгений Федорович Каверин
Вячеслав Михайлович Катиков
Дмитрий Михайлович Шулькин
Андрей Михайлович Смирнов
Original Assignee
Предприятие П/Я В-2749
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Предприятие П/Я В-2749 filed Critical Предприятие П/Я В-2749
Priority to SU782660516A priority Critical patent/SU799119A1/ru
Application granted granted Critical
Publication of SU799119A1 publication Critical patent/SU799119A1/ru

Links

Landscapes

  • Radar Systems Or Details Thereof (AREA)

Description

1
Изобретение относитс  к области импульсной техники и может быть использовано в радионавигации и радиолокации, а также в устройствах Обработки импульсных сигналов.
Известен дискр 1минатор временного положени  сигналов, содержащий измеритель рассогласовани  и блок оработки в виде реверсивного счетчика И
Однако такой дискриминатор обладает недостаточно высокой точностью при воздействии хаотических импульсных помех.
Цель изобретени  - повышение точности дискриминировани  в услови х воздействи  хаотических импульсных помех.
Поставленна  цель достигаетс  тем, что в дискриминаторе временного положени  сигналов, содержащем измеритель рассогласовани  и блок обработки, блок обработки содержит элемент ИЛИ, один вход которого соединен с выходом импульсы ошибки измерител  рассогласовани , а второй вход  вл етс  входом импульс сдвига, первый регистр сдвига,тактовый вход которого соединен с выходом элемента ИЛИ, информационный
вход  вл етс  входом единичного потенциала , а нулевой - входом установки , второй регистр сдвига, тактовый вход которого  вл етс  входом импульсов сдвига, первый элемент И, один вход которого соединен с выходом первого регистра сдвига, второй - с выходом второго регистра сдвига, а выход подключен к ин0 формационному входу второго регистра сдвига и первому входу второго элемента И, счетчик циклов, счетный вход которого  вл етс  входом установки , а выход соединен с вторым
5 входом второго элемента И и через элемент задержки с единичным входом второго регистра сдвига, блок сравнени  кодов, один вход которого соединен с выходом первого регистра
0 сдвига, а другой - с выходом второго регистра сдвига, блок запоминани  знака стшбки, входы которого соединены соответственно с выходами измерител  рассогласовани  и бло5 ка сравнени  кодов.
Точность дискриминировани  повышена путем ранговой обработки N последовательно измеренных за N циклов значений величины ошибки,
0 заключающейс  в отбрасывании больших
отклонений текущих значений ошибки, воэникакмдей под действием помех.
На чертеже приведена структурна  электрическа  схема дискриминатора.
Дискриминатор содержит измеритель 1 рассогласовани , на вход которого поступают сигналы строб, центр строба, тактовые импульсы, а с выхода снимаютс  импульсы ошибки и потенциалы , определ ющие ее знак, и блок 2 обработки, состо щий из элемента ИЛИ 3, один вход которого соединен с выходом импульсы ошибки измерител  1 рассогласовани , н.а второй вход поданы импульсы сдвига, а выход подключен к тактовог«1у входу первого регистра 4 сдвига, на информационный вход которого подан-единичный потенциал, а на нулевой установочный вход - импульс установки. На тактовый вход второго регистра 5 сдвига поданы импульсы сдвига, а информацисЗнный вход соединен с выходом первого элемента И 6, один вход которого подключен к выходу первого регистра 4 сдвига, второй вход - к выходу второго 5 регистра сдвига.- На счетный вход счетчика 7 циклов подан импульс установки, а выход через элемент 8 задержки соединен с единичным установочным входом второго регистра 5. Кроме того, выход счетчика 7 циклов соединен с одним входом второго элемента И 9, второй вход которого соединен с выходом первого элемента И 6, а выход подключен к выходной клемме Выход сигнала ошибки.
Работа дискриминатора временного положени  сигналов происходит следующим образом.
Измеритель 1 рассогласовани  вырабатывает импульсы ошибки, число которых зависит от временного рассогласовани  сигнала или помехи относительно сигнала центр строба. Из-за воздействи  помех величина ошибки, т.е. исло импульсов ошибки, принимает случайные значени  от цикла к циклу измерени . Рассмотрим три последовательных цикла измерени . В начале каждого цикла схема подготавливаетс  к работе импульсом установки . Пусть в первом цикле измерени  з-а счет действи  помехи или сигнала и змеритель 1 рассогласовани  выработает два импульса ошибки. Эти импульсы совместно с импульсами сдвига поступают через элемент ИЛИ 3 на тактовый вход первого регистра 4 сдвга . При этом число импульсов сдвига и число разр дов регистра выбираютс  равными максимальному количеству импульсов ошибки, которое может быть выработано измерителем 1 рассогласовани  (в нашем примере - три импульса ) . После воздействи  на тактовый вход первого регистра 4 двух импульсов ошибки разр ды регистра установ тс  в код 110, после чего на тактовые входы первого и второго регистров 4 и 5 соответственно поступают импульсы сдвига. Благодар  наличию второго элемента И 9, на инг формационный вход второго регистра 5 единицы поступают только при совпадении единиц в кодах соответствующих разр дов первого и второго регистров. Так как первый регистр 4
А устанавливаетс  в нулевое состо ние в каждом цикле, а второй регистр 5 устанавливаетс  в единичное состо ние один раз за N циклов (в нашем примере К-3).что обеспечиваетс  счетчиком 7 циклов и элементом 8 задержки , то после действи  импульсов сдвига к концу первого цикла во втором регистре 5 останетс  код 110, т.е. тем самым осуществл етс  запоминание числа импульсов ошибки,
имевших место в этом цикле. Блок 10 сравнени  кодов А и В первого и второго регистров сдвига 4 и 5 вырабатывает сигнал записи знака ошибки в блок 11запоминани  знака ошибки только в том случае, если код числа А первого регистра 4 окажетс  меньше, -чем код числа В второго регистра 5. В нашем примере в первом цикле блок 10 сравнени  кодов выQ рабатывает сигнал, устанавливающий блок 11 запоминани  знака ошибки в состо ние, при котором потенциалы на выходе блока будут соответствовать - - знаку запомненной ошибf ки в первом цикле.
Пусть во втором цикле измерени  измеритель 1 рассогласовани  выработал один импульс ошибки со знаком +. В результате воздействи  импульса ошибки на тактовый вход первого регистра 4 в последнем установитс  код 100, а во втором регистре 5 после первого цикла сохран етс  код 110. При поступлении на тактовые входы регистров 4 и 5 трех импульсов сдвига во второй регистр 5 запишетс  код 100 и знак ошибки на выходе дискриминатора сменитс  на противоположный.
0 Наконец, пусть в третьем цикле измеритель 1 выработал три импуль- . са ошибки со знаком -. В этом случае после воздействи  импульсов ошибки на тактовый вход первого регистра 4 в последнем установитс  код 111, при эгом во втором регистре 5 после второго цикла сохранитс  код 100. При поступлении на тактовые входы регистров 4 и 5 трех импульсов сдвига, во второй регистр
0 вновь запишетс  код 100, а смены знака ошибки не произойдет, так как число импульсов ошибки во втором цикле окажетс  больше, чем число импульсов ошибки, имеющих место
5 во втором цикле. Таким образом, величина сигнала сшибки на выходе устройства представл етс  одним импульсом , соответствующим в данном примере минимальному значению сигнала ошибки из трех циклов измерени  с соответствующим знаком.

Claims (1)

1. Патент США № 3618085, кл. 343-73, опубл. 1971 (прототип).
SU782660516A 1978-08-29 1978-08-29 Дискриминатор временного положени СигНАлОВ SU799119A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU782660516A SU799119A1 (ru) 1978-08-29 1978-08-29 Дискриминатор временного положени СигНАлОВ

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU782660516A SU799119A1 (ru) 1978-08-29 1978-08-29 Дискриминатор временного положени СигНАлОВ

Publications (1)

Publication Number Publication Date
SU799119A1 true SU799119A1 (ru) 1981-01-23

Family

ID=20783741

Family Applications (1)

Application Number Title Priority Date Filing Date
SU782660516A SU799119A1 (ru) 1978-08-29 1978-08-29 Дискриминатор временного положени СигНАлОВ

Country Status (1)

Country Link
SU (1) SU799119A1 (ru)

Similar Documents

Publication Publication Date Title
US4414678A (en) Electronic up-down conting system with directional discriminator
SU799119A1 (ru) Дискриминатор временного положени СигНАлОВ
SU1053007A1 (ru) Устройство дл измерени угловой скорости
SU482713A1 (ru) Устройство дл измерени временных интервалов
SU1525606A1 (ru) Устройство дл измерени расхождени периодов у двух импульсных генераторов с близкими частотами
SU554626A2 (ru) Устройство дл декодировани циклических кодов
SU1437987A1 (ru) Цифровой временной дискриминатор
SU402154A1 (ru) Ан ссср
SU1018190A1 (ru) Умножитель частоты следовани импульсов
SU388288A1 (ru) Всесоюзная
SU1328762A1 (ru) Цифровой фазометр мгновенных значений
SU1661653A1 (ru) Измерительный прибор
SU1666964A1 (ru) Устройство дл измерени частоты вращени
SU788026A1 (ru) Цифровой фазометр дл измерени среднего значени сдвига фаз
SU888123A1 (ru) Устройство дл контрол цифровых объектов
SU1720028A1 (ru) Многоканальный фазометр
SU1059559A1 (ru) Устройство дл ввода информации с дискретных датчиков
SU1434430A1 (ru) Датчик равномерно распределенных случайных чисел
SU612195A2 (ru) Измеритель средней частоты импульсов
SU553588A1 (ru) Цифровой измеритель центра пр моугольных видеоимпульсов
SU1247773A1 (ru) Устройство дл измерени частоты
SU961140A1 (ru) Интегрирующий преобразователь частоты следовани импульсов в код
SU1376083A1 (ru) Генератор потоков случайных событий
SU1051696A1 (ru) Устройство дл определени моментов по влени экстремумов
SU1277141A1 (ru) Делительное устройство