SU543183A1 - Устройство приема сигналов синхронного запуска - Google Patents

Устройство приема сигналов синхронного запуска

Info

Publication number
SU543183A1
SU543183A1 SU1900893A SU1900893A SU543183A1 SU 543183 A1 SU543183 A1 SU 543183A1 SU 1900893 A SU1900893 A SU 1900893A SU 1900893 A SU1900893 A SU 1900893A SU 543183 A1 SU543183 A1 SU 543183A1
Authority
SU
USSR - Soviet Union
Prior art keywords
inputs
triggering device
synchronous triggering
counter
shift register
Prior art date
Application number
SU1900893A
Other languages
English (en)
Inventor
Игорь Францевич Хомич
Original Assignee
Пензенский Завод-Втуз При Заводе Вэм, Филиал Пензенского Политехнического Института
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Пензенский Завод-Втуз При Заводе Вэм, Филиал Пензенского Политехнического Института filed Critical Пензенский Завод-Втуз При Заводе Вэм, Филиал Пензенского Политехнического Института
Priority to SU1900893A priority Critical patent/SU543183A1/ru
Application granted granted Critical
Publication of SU543183A1 publication Critical patent/SU543183A1/ru

Links

Landscapes

  • Synchronisation In Digital Transmission Systems (AREA)

Description

1
Изобретение относитс  к устройствам передачи данных и может использоватьс  дл  фазового пуска аппаратуры при передаче двоичных последовательностей.
Известно устройство дл  повышени  веро тности приема сигналов синхронного запуска, содержащее приемник бинарных сигналов со схемой формировани  и сравнени  проверочных знаков, счетчик числа совпадений, параллельно подключенный к входу блок обработки сигнала с нулевой зоной, а также схему исправлени  несовпадающих знаков, подключенную к управл ющим входам схем запрета счета и очистки счетчика числа совпадений 1.
Из известных устройств наиболее близким к предлагаемому  вл етс  устройство приема сигналов синхронного запуска, содержащее последовательно соединенные приемник с блоком обработки сигнала и накопитель, а также селектор синхросигнала, к одному из входов которого подключен счетчик 2.
Однако при применении известных устройств в каналах св зи с высоким уровнем помех помехоустойчивость выделени  синхросигналов оказываетс  недостаточной, так как исправление ощибок в подобных каналах становитс  не эффективным за счет возрастани  веро тности прин ти  ошибочных решений.
С целью повышени  помехоустойчивости выделени  синхросигнала в предлагаемое устройство приема сигналов синхронного запуска введены регистр сдвига, блок коммутации и блок управлени , при этом выход блока обработки сигнала подключен непосредственно и через регистр сдвига к соответствующим входам блока управлени , выходы которого подключены к соответствующим входам счетчика , а выходы разр дов регистра сдвига подключены к управл ющим входам блока коммутации , включенного между выходами накопител  и входами селектора синхросигнала.
На чертеже приведена структурна  схема иредложенного устройства.
Устройство приема сигналов синхронного запуска содержит последовательно соединенные приемник 1 с блоком 2 обработки сигнала и накопитель 3, блок 4 коммутации, селектор 5 синхросигнала, регистр 6 сдвига, блок 7 управлени , который может быть выполнен, например , на элементах НЕТ, и счетчик 8. Выход блока 2 обработки сигнала подключен непосредственно и через регистр 6 сдвига к соответствующим входам блока 7 управлени ,
выходы последнего подключены к соответствующим входам счетчика 8. Один из входов счетчика 8 подключен также к селектору синхросигнала . Выходы разр дов регистра 6 сдвига подключены к управл ющим входам
блока 4 коммутации, включенного между вы
SU1900893A 1973-04-02 1973-04-02 Устройство приема сигналов синхронного запуска SU543183A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU1900893A SU543183A1 (ru) 1973-04-02 1973-04-02 Устройство приема сигналов синхронного запуска

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU1900893A SU543183A1 (ru) 1973-04-02 1973-04-02 Устройство приема сигналов синхронного запуска

Publications (1)

Publication Number Publication Date
SU543183A1 true SU543183A1 (ru) 1977-01-15

Family

ID=20547578

Family Applications (1)

Application Number Title Priority Date Filing Date
SU1900893A SU543183A1 (ru) 1973-04-02 1973-04-02 Устройство приема сигналов синхронного запуска

Country Status (1)

Country Link
SU (1) SU543183A1 (ru)

Similar Documents

Publication Publication Date Title
SU1003773A3 (ru) Устройство приема и кодировани сигналов дл идентификации объектов
US4189713A (en) Remote control systems
RU98101502A (ru) Многоканальный приемник rake-типа системы связи с расширенным спектром
SU543183A1 (ru) Устройство приема сигналов синхронного запуска
SU558658A3 (ru) Устройство дл передачи цифровой информации
US3732376A (en) Time division multiplex coder
SU853819A1 (ru) Устройство дл приема многопозиционныхСлОжНыХ СигНАлОВ
SU580656A1 (ru) Устройство дл блокировани выхода телеграфного приемника при наличии помех в канале св зи
SU1116547A1 (ru) Устройство дл выделени рекуррентного синхросигнала
US4003042A (en) System for the transfer of two states by multiple scanning
SU860332A1 (ru) Устройство тактовой синхронизации
SU491220A1 (ru) Устройство дл выделени рекуррентного синхросигнала
SU813747A1 (ru) Устройство дл обнаружени импульс-НыХ КОдОВыХ КОМбиНАций
SU684757A1 (ru) Устройство цикловой синхронизации
SU611311A1 (ru) Передающее телеграфное устройство
SU422116A1 (ru)
SU396826A1 (ru) Устройство исправления стираний
SU873421A1 (ru) Многоканальное устройство приема шумоподобных сигналов
SU513495A1 (ru) Способ контрол канала передачи данных
SU1566503A1 (ru) Цифровой частотный детектор
SU1617655A1 (ru) Многократный фазовый модул тор
SU796849A1 (ru) Устройство дл формировани и хранени ВычЕТОВ пО МОдулю ТРи
SU461437A1 (ru) Устройство дл асинхронного уплотнени каналов св зи с использованием временного разделени
SU590860A1 (ru) Устройство синхронизации псевдошумовых сигналов
SU512591A1 (ru) Устройство выделени рекуррентного синхросигнала с исправлением ошибок