SU396826A1 - Устройство исправления стираний - Google Patents
Устройство исправления стиранийInfo
- Publication number
- SU396826A1 SU396826A1 SU1655619A SU1655619A SU396826A1 SU 396826 A1 SU396826 A1 SU 396826A1 SU 1655619 A SU1655619 A SU 1655619A SU 1655619 A SU1655619 A SU 1655619A SU 396826 A1 SU396826 A1 SU 396826A1
- Authority
- SU
- USSR - Soviet Union
- Prior art keywords
- register
- circuit
- output
- input
- inputs
- Prior art date
Links
Landscapes
- Error Detection And Correction (AREA)
Description
1
Изобретение относитс к технике св зи и может использоватьс при построении приемников телеграфной аппаратуры и аппаратуры передачи данных.
Известны устройства исправлени стираний, содержащие регистры информа-ционный и стираний с цеп ми обратной св зи, блок кодировани корректирующего кода, сумматор по модулю «2, схемы «Запрет, рекуррентный датчик и выходной регистр сдвига, подключенный ,к одному из входов схемы «И, ко второму входу которой и к входу датчика разрещающего импульса подключен триггер.
Однако эти устройства не обеспечивают повыптени достоверности, соответствующего избыточности кода.
Цель изобретени - повышение достоверности приема информации.
Это достигаетс тем, что. в предлагаемом устройстве между выхода-ми информащнониого регистра и блока кодировани корректирующего кода и входами сумматора по модулю «2 вклгочены схемы «Запрет, а между выходом сумматора по модулю «2 и входом триггера включены последовательно соединенные дополнительные триггер и схема «И, причем ко вторым входам схем «Запрет подключен регистр стираний, а к входам блока кодировани корректирующего кода и выходного регистра сдвига подключен рекуррентный датчик через дополнительный регистр сдвига.
На чертеже представлена блок-схема цредлагаемого устройства исправлени стираний.
Устройство содержит информационный регистр 1 с обратной св зью, схему 2 «Запрет, регистр 3 стираний с обратной св зью, сумматор 4 по модулю «2, схему 5 «Запрет, блок 6 кодировани корректирующего (п-/г)-кода, регистр 7 сдвига, рекуррентный датчик 8, триггер 9, схему 10 «II, триггер //, датчик 12 разрещающего импульса, схему 13 «И, выходной регистр 14 сдвига.
Входы информационного регистра 1 вл ютс информационными входами устройства, выход этого регистра соединен с входом логической схемы 2 «Запрет. Входы регистра 3 стираний вл ютс входами устройства, на которые поступает последовательность, соответствующа стирани м (места стираний соответствуют единицам в этой последовательности). Выход регистра 5 стираний соединен с запрещающим входом схемы 2 «Запрет, выход которой соединен с входом сумматора 4 по модулю «2. На другой вход этого сумматора подключен выход схемы 5 «Занрет, к запрещающему входу которой подключен выход регистра 3 стираний, а к другому входу - выход блока 6 кодировани , к входу которого
через регистр 7 сдвига подключен рекуррентный датчик 8.
Кроме того, выход сумматора 4 по модулю «2 соединен через последовательно соединенные триггер 9, схему 10 «И и триггер 11 с датчиком 12 разрешающего имнульса и схемой 13 «И, ко второму входу которой нодключен выход регистра 7 сдвига через выходной регистр 14 сдвига.
Принцип работы устройства состоит в следующем .
На вход информационного регистра / поступает «-элементна комбинаци , в которой элементы , соответствующие стирани м, вл ютс ненадежными и быть восстановлены в устройстве исправлени стираний. С помощью управл ющих импульсов, подаваемых на тактовые входы чеек регистра и на вход 15 логической схемы «И в цепи обратной св зи информационного регистра Л с выхода этого регистра может быть получена последовательность из 2 одинаковых комбинаций, соответствующих комбинации, поданной на входы информационного регистра 1.
На входы регистра 3 стираний подаетс последовательность , в которой единицы соответствуют стирани м, а остальные элементы - нули . С помощью управл ющих импульсов, подаваемых на тактовые входы чеек регистра 3 стираний и на вход 16 схемы «И в цепи обратной св зи этого регистра, с выхода этого регистра получают последовательность из 2 одииаковых -элементных комбинаций, соответствующих комбинации, поданной на входы регистра.
С (ПОМОЩЬЮ рекурреитиого датчика S, регистра 7сдв1ига и блОКа 6 кодировани получают последовательпость из 2 различных разрещенных комбинации используемого (п-)-кода . Комбинации этой последовательности поэлементно сравниваютс в су-мматоре 4 по модулю «2 с комбинацией, поетупивщей на вход устройства. Благодар схемам 2 и 5 «Запрет сравниваютс лишь элементы, не иораженные стирани ми. Получение иоследовательности комбинаций осуществл ют подачей соответствуюи их управл ющих импульсов на THKTOiBbie входы устройств п иа входы 17, 18 и 19 логических схем в цеп х управлени .
Из множества 2 разрептсиных комбинаций с прин тыми элементами, не поражеииымн стирани ми, совпадает только одна комбинаци . Дл выделени этой комбинации (точнее, k информациониых разр дов этой комбинации ) все -элементные комбинации, одиовремеиио с подачей их в блок 6 кодировани записываютс в А-разр дный регистр 14 сдвига. На выходе этого регистра поставлена логическа схема 13 «И, котора открыта, если триггер 11 находитс в соответствующем состо нии . Этот триггер в начале цикла срапнепи комбинаплп устанавливаетс управл юUUIM импульсом по входу 20 в состо ние, соответствующее закрытой схеме 13 «И. Триггер 9 устанавливаетс по входу 21 в состо ние, соответствующее открытой схеме 10 «И. Если все элементы, не пораженные стирани ми, совпадут , состо ние триггера 9 не изменитс (так как не будет импульса на выходе сумматора 4 по модулю «2), при подаче управл ющего
импульса иа входе 22 схемы 10 «И триггер // перейдет в состо ние, соответствующее открытой схеме 13 «И, и А-элементна комбинаци с регистра 14 будет 1выдана иа выход устройства .
Одновременно с датчика 12 будет выдан разрешающий импульс, сигнал-изирующий в прие;миик информации о выдаче комбинации. Если же в комбинаци х, сравниваемых в сумматоре 4, не совпадает хот бы один элемент,
триггер 9 перейдет в состо ние, закрывающее схему 10 «И, триггер // останетс в состо нии , соответствующем закрытой схеме 13 «И, и комбинаци , хран ща с в регистре 14, иа выход выдана не будет.
Подобиым образом наход тс / -элементные комбинации, соответствующие информациоииым разр дам п-элементных комбинаций корректирующего (л-/г)-кода, ири наличии Ф йт-1-стираний В любой из комбинаций.
Дл конкретности устройство рассмотрено при использовании блока кодировани циклического (п-/г)-кода. В общем случае возможно применение блока кодировани любого корректирующего кода с кодовым рассто нием,
равным dmПредмет изобретени
Устройство исиравлеии стираний, содержащ .ее регистры информационный и стираний с цеп ми обратной св зи, блок кодироваии корректирующего кода, сумматор ио мод)лю «2, схемы «Запрет, рекуррентный датчик и выходной регистр сдвига, подключенный к одному из входов схемы «И, ко второму входу которой и к входу датчика разрешающего импульса подключен трттер, отличающеес тем, что, с целью повышени достоверпости ириема информации , между выходами информационного
регистра и блока кодироваии корректирующего кода и входами сумматора по модулю «2 включепы схемы «Запрет, а между выходом сумматора ио модулю «2 и входом упом нутого триггера включены последовательно
соединенные дополнительные триггер и схема «И, причем ко вторым входам схем «Запрет подключен регистр стираний, а к входам блока кодировани корректирующего кода и выходного регистра сдвига подключен рекуррентный датчик через дополнительный регистр сдвига.
Элементы
/ / /
Стирани
Инсрор/ аци
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU1655619A SU396826A1 (ru) | 1971-05-14 | 1971-05-14 | Устройство исправления стираний |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU1655619A SU396826A1 (ru) | 1971-05-14 | 1971-05-14 | Устройство исправления стираний |
Publications (1)
Publication Number | Publication Date |
---|---|
SU396826A1 true SU396826A1 (ru) | 1973-08-29 |
Family
ID=20474921
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU1655619A SU396826A1 (ru) | 1971-05-14 | 1971-05-14 | Устройство исправления стираний |
Country Status (1)
Country | Link |
---|---|
SU (1) | SU396826A1 (ru) |
-
1971
- 1971-05-14 SU SU1655619A patent/SU396826A1/ru active
Similar Documents
Publication | Publication Date | Title |
---|---|---|
GB1452140A (en) | Diffeentail-phase-modulated communication systems | |
SU396826A1 (ru) | Устройство исправления стираний | |
US3909781A (en) | Method of code conversion of messages | |
SU423255A1 (ru) | Устройство для исправления стираний | |
SU1578826A1 (ru) | Декодирующее устройство | |
SU549827A1 (ru) | Устройство передачи и приема информации дл рассредоточенных объектов | |
SU907846A1 (ru) | Декодирующее устройство | |
SU932636A2 (ru) | Устройство дл обнаружени ошибок | |
SU590856A1 (ru) | Устройство приема информации по двум параллельным каналам св зи | |
SU1117848A1 (ru) | Дешифратор двоичного циклического кода | |
SU506133A1 (ru) | Аппаратура передачи двоичных сигналов | |
SU1383509A1 (ru) | Устройство дл исправлени ошибок | |
SU1350840A1 (ru) | Устройство дл приема одиночных команд | |
SU582564A1 (ru) | Декодирующее устройство | |
SU1159166A1 (ru) | Устройство дл кодировани и декодировани дискретной информации | |
SU680189A1 (ru) | Устройство дл приема дискретной информации, закодированной корректирующим кодом | |
SU653743A1 (ru) | Устройство декодировани | |
SU427466A1 (ru) | Декодирующий накопитель | |
SU1190524A1 (ru) | Устройство дл декодировани корректирующих циклических кодов | |
SU1481828A1 (ru) | Устройство дл передачи и приема телеметрической информации | |
SU517173A1 (ru) | Устройство дл обнаружени ошибок | |
SU486483A1 (ru) | Устройство ввода и кодировани информации | |
SU1444822A1 (ru) | Устройство дл вычислени пор дковых статистик | |
SU395995A1 (ru) | Устройство передачи телеметрической информации | |
SU543183A1 (ru) | Устройство приема сигналов синхронного запуска |