SU611311A1 - Передающее телеграфное устройство - Google Patents

Передающее телеграфное устройство

Info

Publication number
SU611311A1
SU611311A1 SU762425524A SU2425524A SU611311A1 SU 611311 A1 SU611311 A1 SU 611311A1 SU 762425524 A SU762425524 A SU 762425524A SU 2425524 A SU2425524 A SU 2425524A SU 611311 A1 SU611311 A1 SU 611311A1
Authority
SU
USSR - Soviet Union
Prior art keywords
input
output
information
adder
conversion unit
Prior art date
Application number
SU762425524A
Other languages
English (en)
Inventor
Сергей Тимофеевич Киров
Владимир Петрович Савин
Original Assignee
Предприятие П/Я В-8828
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Предприятие П/Я В-8828 filed Critical Предприятие П/Я В-8828
Priority to SU762425524A priority Critical patent/SU611311A1/ru
Application granted granted Critical
Publication of SU611311A1 publication Critical patent/SU611311A1/ru

Links

Landscapes

  • Detection And Prevention Of Errors In Transmission (AREA)

Description

(54) nEPEjyvroeSEE ТЕЛЕГРАФНОЕ УСТРОЙСТВО
1
Изобретение относитс  к телеграфии.
Известно передающее телеграфное УСТРОЙСТВО , содержащее последовательно соединенные буферный накопитель, блок преобразовани  информации, блсж вашиты от ошибок и радиопередатчик, а также блок управлени , первый вход которого подключен к выходу конец вое (1роизв -дени  буферного накопител , первый и второй вттсоды блока управлеНИН подключены к управл юв м входам буферного накопител  и блсжа преобразовани  информации, а третий выход соедин ,ен с установочными входами буферного накопител , блока преобразс ани  информации, блока заищты от ошибок и входе выключени  радиопередатчика
Однако известное устройство имеет низкую скорость передачи информаци .
Цель изобретени  - повышение скорости передачи информации.
Дл  этого в предлагаемое передающее телеграфное устройство введены последовательно соединенные регистр сдвига} полусумматор, инвертор и счетчик, при этом другой вход полусумматора соединен с входе регистра сдвига и с входе 4 блока преобразовани  информации, а выход полусумматора - с установочным
входом счетчика, выход которого соеданен с BTOjHJM входом блока управлени .
На чертеже изображена структурна  электрическа  схема предложенного устройства .

Claims (1)

  1. Устройство содержит последовательно соединенные буферный накопитель 1, блок 2 преобразовател  информации, бло 3 защиты от ошибок и радиопередатчик ,4, а также блок 5 управлени , первый вход которого подключен к выходу конец воспроизведени  буферного накопител  Г, первый и второй выходы блока 5 управлени  подключены к управл ющим входам буферного накопител  1 и блока .2 преобразовани  информации, а третий выход соединен с установочнычй входами буферного накопител  1, блока 2 прербразовани оинформации, блока 3 защиты от ошибсж и входом выключени  радиопередатчика 4, последовательно соединенные регистр 6 сдвига, полусумматор 7, инвертор 8 и счетчик 9, П1Ж этом , вход полусумматора 7 соединен с входом регистра б сдвига и с входс х блока 2 преобразовани  информации , а выход полусумматора 7 - с установочным входом счетчика 9, выход которого соединен с вторым входом блока 5 управлени . Устройство работает следующим обра зом. Информаци , считываема  из буферно накопител  1, поступает на вход блока 2 преобразовани  информации и одноВременно на вход регистра 6 сдвига, где задерживаетс  на длину кодовой кс «1бинации. С выхода регистра сдвига информаци  поступает на вход полусумматора 7, а на другой ее вход поступает незадержанна  информаци . Таким образом, на полусумматоре 7 производитс  посимвольное сравнение каждой комбинации, считываемой из буферного накопител  1, с предыдущей. 8случае несовпадени  в любом разр де указанных комбинаций сигнал с выхода полусумматора 7 устанавливает счетчик 9в начальное состо ние, который считает число подр д идущих совпадений в разр дах считываемых комбинаций и при повышении определенного порога выраба тывает выходной сигнал, подаваемый на блок 5 управлени , вырабатывающий по нему сигнал установки оконечного оборудовани  в исходное состо ние. Предложенное устройство по сравнению с известные позвол ет повысить ск рость передачи информации, так как пр отказе цепи конец воспроизведени  буферного накопител  происходит быстра  остановка оконечного передающего оборудовани . Формула изобретени  Передающее телеграфное устройство, содержащее последовательно соединенные буферный накопитель, блок преобразовани  информации, блок зашиты от ошибок и радиопередатчик, а также блок управлени , первый вход которого подключен к выходу конец воспроизведени  буферного накопител , первый и второй выходы блока управлени  подключены к управл ющим входам буферного накопител  и блока преобразовани  информации, а третий выход - соединен с установочными входами буферного накопител ,блока преобразовани  информации, блока защиты от ошибок и входом выключени  радиопередатчика , отличащеес  тем, что, с целью повышени  скорости передачи информации, введены последовательно соединенные регистр сдвига, полусумматор, инвертор и счетчик, при этом другой вход полусумматора соединен ic входом регистра сдвига и с входом блока преобразовани  информации, а выход полусумматора - с утановочным входом счетчика, выход которого соединен с вторым входом блока управлени . Источники информации, П1жн тые во внимание при г кспертизе: 1. Шл поберский В.И. Основы техники передачи дискретных соо(ений. И., Св зь, 1973.
SU762425524A 1976-12-03 1976-12-03 Передающее телеграфное устройство SU611311A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU762425524A SU611311A1 (ru) 1976-12-03 1976-12-03 Передающее телеграфное устройство

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU762425524A SU611311A1 (ru) 1976-12-03 1976-12-03 Передающее телеграфное устройство

Publications (1)

Publication Number Publication Date
SU611311A1 true SU611311A1 (ru) 1978-06-15

Family

ID=20684905

Family Applications (1)

Application Number Title Priority Date Filing Date
SU762425524A SU611311A1 (ru) 1976-12-03 1976-12-03 Передающее телеграфное устройство

Country Status (1)

Country Link
SU (1) SU611311A1 (ru)

Similar Documents

Publication Publication Date Title
EP0102815B1 (en) Optical communication
US6304600B1 (en) Modulation/demodulation method and apparatus
SU558658A3 (ru) Устройство дл передачи цифровой информации
US3453597A (en) Multi-station digital communication system with each station address of specific length and combination of bits
SU611311A1 (ru) Передающее телеграфное устройство
SU853819A1 (ru) Устройство дл приема многопозиционныхСлОжНыХ СигНАлОВ
JPS58170117A (ja) 直列並列・並列直列変換回路
SU496550A1 (ru) Устройство многоканального ввода
US3234364A (en) Generator of parity check bits
SU625311A1 (ru) Устройство дл передачи и приема двоичной информации
SU427466A1 (ru) Декодирующий накопитель
SU1439611A1 (ru) Устройство дл сопр жени ЭВМ с абонентом по телеграфному каналу св зи
US4003042A (en) System for the transfer of two states by multiple scanning
SU388362A1 (ru) Система для передачи дискретной информации при наличии избыточности
SU552717A1 (ru) Устройство преобразовани двоичных сигналов в многоуровневые сигналы
SU680192A1 (ru) Способ передачи дискретной информации
SU557403A1 (ru) Устройство дл передачи и приема дискретных сигналов
SU649153A1 (ru) Устройство временной коммутации асинхронных низкоскоростных и высокоскоростных каналов
SU822225A2 (ru) Устройство дл приема сигналов
SU1394459A1 (ru) Многомодульна коммутационна система дл асинхронных цифровых сигналов
SU1086423A1 (ru) Устройство дл сопр жени телеграфного канала с электронной вычислительной машиной
SU543192A1 (ru) Устройство дл передачи цифровых сигналов
SU902294A1 (ru) Устройство дл формировани квазитроичной последовательности
SU767993A1 (ru) Устройство дл передачи и приема дискретной информации с коррекцией ошибок
SU710104A1 (ru) Коммутатор