SU1401631A2 - Устройство определени конца блока циклического кода - Google Patents

Устройство определени конца блока циклического кода Download PDF

Info

Publication number
SU1401631A2
SU1401631A2 SU864162700A SU4162700A SU1401631A2 SU 1401631 A2 SU1401631 A2 SU 1401631A2 SU 864162700 A SU864162700 A SU 864162700A SU 4162700 A SU4162700 A SU 4162700A SU 1401631 A2 SU1401631 A2 SU 1401631A2
Authority
SU
USSR - Soviet Union
Prior art keywords
block
output
input
counter
register
Prior art date
Application number
SU864162700A
Other languages
English (en)
Inventor
Виталий Борисович Слепаков
Original Assignee
Предприятие П/Я Р-6609
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Предприятие П/Я Р-6609 filed Critical Предприятие П/Я Р-6609
Priority to SU864162700A priority Critical patent/SU1401631A2/ru
Application granted granted Critical
Publication of SU1401631A2 publication Critical patent/SU1401631A2/ru

Links

Landscapes

  • Error Detection And Correction (AREA)

Abstract

Изобретение относитс  к электросв зи , м.б. использовано в устр-вах циклового фазировани  систем передачи данных, примен ющих полные или укороченные циклические коды. Цель изобретени  - уменьшение веро тности ложного определени  конца блока циклического кода. Устройство содержит приемный регистр 1, состо щий из  чеек пам ти 2 по числу бит в кодовом блоке, сдвигающий регистр 3 с обратными св з ми, состо щий из  чеек пам ти 4 по числу проверочных разр дов кода и сумматоров 5 по модулю два по числу, определ емому числом обратных св зей и св зей с выходом приемного регистра 1, элемент ИЛИ 6, инвертор 7, Дл  достижени  цели в устройство введены блок пам ти 8, дополнительный элемент ИЛИ 9, элемент задержки 10, счетчики 11, 12 и пороговый блок 13. 1 ил.

Description

4
о
05
со
к
Изобретение относитс  к электросв зи, может быть использовано в устройствах циклового фазировани  систем передачи данных , примен ющих полные или укороченные циклические коды и  вл етс  усовершенствованием устройства по авт. св.
№ 407428.
Цель изобретени  - уменьшение веро тности ложного определени  конца блока циклического кода.
На чертеже представлена структурна  электрическа  схема устройства определе- ;ни  конца блока цкилического кода.
Устройство определени  конца блока циклического кода содержит приемный регистр 1, состо щий из  чеек 2 пам ти по числу бит в кодовом блоке, сдвигающий регистр 3 с обратными св з ми, состо щий из  чеек 4 пам ти по числу проверочных разр дов кода и сумматоров 5 по модулю два по числу, определ емому числом обратных св зей и св зей с выходо.м приемного регистра 1, элемент ИЛИ 6, инвертор 7, блок 8 пам ти, дополнительный элемент ИЛИ 9, элемент 10 задержки, первый 11 и второй 12 счетчики и пороговый блок 13.
Устройство работает следующим образом. ; СопровождаемьЕЙ тактовым импульсом (ТИ) очередной бит (разр д) поступает в приемный регистр 1 и в сдвигающий регистр 3. В этом такте в сдвигающем регистре
3производитс  сдвиг хран щегос  в  чейках
4пам ти сдвигающего регистра 3 остатка от делени  последовательности, наход щейс  :в  чейках 2 пам ти приемного регистра 1, добавление в сдвигающий регистр 3 прин - iToro разр да и деление (за счет обратных св зей) на образующий многочлен. В этом же такте в приемном регистре 1 производитс  сдвиг, стирание первого слева разр да и вычитание из сдвигающего регистра 3 (за счет св зей с выходом приемного регистра 1) остатка от делени  стираемого разр да, имеющего в двоичном коде значение «О или «1, на образующий многочлен.
Таким образом, в сдвигающем регистре 3 получаетс  остаток от делени  нового содержимого приемного регистра 1 на образующий многочлен.
На выходе инвертора 7 сигнал по вл етс  только при нулевом синдроме, т.е. при нулевом содержимом всех  чеек 4 пам ти сдвигающего регистра 3. В противном случае сигнал присутствует на выходе элемента ИЛИ 6.
Поступление очередного разр да отсчитываетс  во втором счетчике 12, емкость которого равна числу бит в кодовом блоке и содержимое которого указывает номер (по отнощению к установленному положению рас0
5
0
5
0
5
0
5
0
пределител  приемника) анализируемого в данный момент бита. Этот номер поступает в блок 8 пам ти. Если на данном бите синдром не нулевой, соответствующа  номеру данного бита область пам ти блока 8 обнул етс . Если же на данном бите синдром нулевой, содержимое соответствующей номеру данного бита области пам ти блока 8 считываетс  в первый счетчик 11, в который с задержкой на врем  считывани , создаваемой элементом 10 задержки, добавл етс  единица. При содержимом первого счетчика 11 меньше установленного порога оно по сигналу с второго выхода порогового блока 13 вновь записываетс  в блок 8 пам ти . Таким образом, в последнем дл  каждого номера бита хран тс  сведени  о том, в скольких прин тых подр д блоках на бите с данным номером фиксировалс  нулевой синдром.
Как только при очередном сигнале с выхода инвертора 1 содержимое первого счетчика 11 достигнет порога, сигнал с первого выхода порогового блока 13 укажет на определение с заданной достоверностью конца блока. По этому сигналу обнул етс  блок 8 пам ти и устанавливаютс  в исходное состо ние второй счетчик 12 через дополнительный элемент ИЛИ 9, через который второй счетчик 12 устанавливаетс  в исходное состо ние при переполнении, и распределитель приемника.

Claims (1)

  1. Формула изобретени 
    Устройство определени  конца блока циклического кода по авт. св. № 407428, отличающеес  тем, что, с целью уменьшени  веро тности ложного определени  конца блока циклического кода, введены элемент задержки и последовательно соединенные блок пам ти, первый счетчик, пороговый блок, дополнительный элемент ИЛИ и второй счетчик, при этом выход инвертора подключен к входу считывани  блока пам ти и к входу элемента задержки, выход которого подключен к счетному входу первого счетчика, информационный выход которого подключен к соответствующему входу блока пам ти, к входам обнулени   чейки общего обнулени , записи и к адресному входу которого подключены соответственно выход элемента ИЛИ, первый и второй выходы порогового блока и выход второго счетчика, выход переполнени  которого подключен к другому входу дополнительного элемента ИЛИ, причем счетный вход второго счетчика объединен с тактовыми входами приемного регистра и сдвигающего регистра с обратными св з ми и  вл етс  входом тактовых импульсов устройства.
SU864162700A 1986-12-15 1986-12-15 Устройство определени конца блока циклического кода SU1401631A2 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU864162700A SU1401631A2 (ru) 1986-12-15 1986-12-15 Устройство определени конца блока циклического кода

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU864162700A SU1401631A2 (ru) 1986-12-15 1986-12-15 Устройство определени конца блока циклического кода

Related Parent Applications (1)

Application Number Title Priority Date Filing Date
SU407428A Addition SU85564A1 (ru) 1949-11-19 1949-11-19 Способ получени пинакона электровосстановлением ацетона

Publications (1)

Publication Number Publication Date
SU1401631A2 true SU1401631A2 (ru) 1988-06-07

Family

ID=21273381

Family Applications (1)

Application Number Title Priority Date Filing Date
SU864162700A SU1401631A2 (ru) 1986-12-15 1986-12-15 Устройство определени конца блока циклического кода

Country Status (1)

Country Link
SU (1) SU1401631A2 (ru)

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
Авторское свидетельство СССР № 407428, кл. Н 04 L 7/04, 1971. *

Similar Documents

Publication Publication Date Title
US3973242A (en) Digital receiver
SU1401631A2 (ru) Устройство определени конца блока циклического кода
US3487362A (en) Transmission error detection and correction system
EP0240921A2 (en) BCH code signal correcting system
SU1515381A2 (ru) Устройство определени конца блока циклического кода
RU2024966C1 (ru) Устройство для определения начала блока данных во внешней памяти
SU1080132A1 (ru) Устройство дл ввода информации
SU1195371A1 (ru) Устройство для декодирования многократно передаваемых кодов
SU758552A1 (ru) Устройство выделени рекурентного сигнала с обнаружением ошибок
SU464979A1 (ru) Приемник дискретной информации
SU822298A1 (ru) Устройство дл контрол блокапОСТО ННОй пАМ Ти
SU767765A2 (ru) Асинхронное устройство дл определени четности информации
SU1566500A1 (ru) Устройство цикловой синхронизации
SU1061279A1 (ru) Устройство определени конца блока циклического кода
SU1026163A1 (ru) Устройство дл управлени записью и считыванием информации
SU1285538A1 (ru) Посто нное запоминающее устройство с самоконтролем
SU1046935A1 (ru) Пересчетное устройство
SU736114A1 (ru) Коммутируемый цифровой коррел тор
SU1660173A1 (ru) Счетное устройство с контролем
SU866747A1 (ru) Устройство считывани показаний счетчика
SU1019641A1 (ru) Реверсивный двоичный счетчик с обнаружением ошибок
RU2017332C1 (ru) Устройство для контроля качества дискретного канала связи
SU1427589A1 (ru) Устройство дл приема дискретной информации
SU1238078A1 (ru) Устройство дл обнаружени и исправлени ошибок в кодовой последовательности
SU1580561A1 (ru) Устройство дл формировани остатка по произвольному модулю от числа