SU1019641A1 - Реверсивный двоичный счетчик с обнаружением ошибок - Google Patents

Реверсивный двоичный счетчик с обнаружением ошибок Download PDF

Info

Publication number
SU1019641A1
SU1019641A1 SU813374426A SU3374426A SU1019641A1 SU 1019641 A1 SU1019641 A1 SU 1019641A1 SU 813374426 A SU813374426 A SU 813374426A SU 3374426 A SU3374426 A SU 3374426A SU 1019641 A1 SU1019641 A1 SU 1019641A1
Authority
SU
USSR - Soviet Union
Prior art keywords
input
binary counter
bus
adder
output
Prior art date
Application number
SU813374426A
Other languages
English (en)
Inventor
Владимир Эмильевич Петров
Original Assignee
Предприятие П/Я М-5728
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Предприятие П/Я М-5728 filed Critical Предприятие П/Я М-5728
Priority to SU813374426A priority Critical patent/SU1019641A1/ru
Application granted granted Critical
Publication of SU1019641A1 publication Critical patent/SU1019641A1/ru

Links

Landscapes

  • Manipulation Of Pulses (AREA)

Description

Изобретение относитс  к автоматике и вычислительной технике и может быть использовано при реализации технических средств в этих област х. Известно устройство дл  контрол  работы счетчика с потенциальными выходами , содержащее два дешифратора и два делител  на два Cl3 Недостатком этого устройства  вл етс  мала  глубина контрол . Известен двоичный счетчик с контролем , содержащий собственно двоичный счетчик, входную шину, дифференцирующие элементы, пороговый элемент и блок анализа, первый вход которого соединен со входной шиной и со счетным входом двоичного счетчика/ выходы разр дов которого соединены через дифференцирующие элементы со входами порогового элемента, выход которого соединен со втррым входом блока анализа 2 , Однако в таком устройстве обнаруживаютс  сбои в динамическом режиме работы, кроме того, оно имеет недостаточную глубину контрол  в этом режиме. Цель изобретени  - увеличение глубины контрол . Дл  достижени  поставленной цели в реверсивный двоичный счетчик с обнаружением ошибок, содержащий собственно реверсивный двоичный счетчик,, входную шину, шину.управлени , блок анализа, первый вход которого соединен с входной шиной и со счетным входом реверсивного двоичного счетчи ка, вход управлени  которого соединен с шиной управлени , введены эле|Менты задержки по числу разр дов реверсивного .г.воичного счетчика, сум матйр и элемент сравнени , перва  группа входов которого соединена с выходами соответствун дих разр дов реверсивного двоичного счетчика, выход первого разр да которого соединен с первым входом первого разр да сумматора, второй вход первого раз-р да которого соединен с шиной потен циала логической единицы, первый и второй входы каждого из последующих разр дов сумматора соединены соответственно с выходом соответствующего разр да реверсивного двоичного счетчика и с шиной управлени , выходы разр дов сумматора соединены через элементы задержки с второй группой входов элемента сравнени , выход которого соединен с вторым входом блока анализа. На фиг.1 приведена блок-схема реверсивного двоичного счетчика с обна ружением ошибок/ на фиг.2 - возможна  реализаци  блока анализа, пример . , .. . Блок-схема включает реверсивный двоичный счетчик 1, сумматор 2, элементы 3 за,цержки, элемент 4 сравнени , блок 5 анализа, входную шину б, шину 7 управлени , выходну-ю шину 8, шину 9 потенциала логической единицы. БЛОК анализа содержит триггегры 10 и 11, элемент 12 задержки, элемент И 13 и элемент ИЛИ 14. Первый вход блока 5 анализа (фиг.1) соединен со входной шиной 6 и со счетным входом реверсивного двойного счетчика 1, выход младшего разр да которого соединен с первым входом первого разр да сумматора 2, второй вход первого разр да которого соединен с шиной 9 потенциала логической единицы, выход каждого из остальных разр дов реверсивного двоичного счетчика 1 соединен с первым входом соответствующего разр да сумматора 2, второй вход каждого разр да, кроме первого, которого соединен с шиной 7 управлени  и со входом управлени  реверсивного двоичного счетчика 1, выходы разр дов которого соединены с первой группой, входов элемента 4 сравнени , втора  группа входов соединена через элементы 3 задержки с выходами соответствующих разр дов сумматора 2, выход элемента 4 сравнени  соединен со вторым входом блока 5 анализа. В блоке 5 анализа (фиг.2) первый вход соединен со счетным входом триггера 10 и соединен через элемент 12 задержки с первьом входом элемента И 13, второй вход и выход которого соединены соответственно со вторым входом блока 5 анализа и с первым входом элемента ИЛИ 14, выход которого соединен со входами установки в ноль триггеров 10 и 11, счетный вход и пр мой выход последнего из которых соединены соответственно с пр мым выходом триггера 10 и с выходом блока 5 анализа. Устройство работает следующим об .разом. В зависимости от управл ющего сигнала (О или 1) на шине 7 счетчик 1 работает соответственно в режиме сложени  или вычитани  входных сигналов , поступающих по шин 6. В режиме сложени  сумматор 2 осуществл ет сложение кода 100...О с кодом счетчика 1. В режиме вычитани  сумматор 2 осуществл ет сложение кода 11....1 с содержанием счетчика 2. Таким образом, на выходе сумматора формируетс  код , соответствующий содержимому счетчика на (п+1)-м такте работы, С приходом (п+1)-го такта текущее значение содержимого счетчика становитс  s и на врем  задержки К элементов 3 задержки сравниваетс  с кодом на выходах сумматора 2. Если коды равны, на выходе элемента 4 сравнени  возникает сигнал, обнул ющий блок 5 анализа, схема которого с тактовым сигналом предварительно была установлена в состо ние 1. Если при переключении счетчика 1 сравниваемые коды были не равны, то на выходе элемента 4 сравнени  бу ел отсутствовать сигнал, обнул ющий схему анализа. В этом случае с приходом следующего тактового сигнала блок 5 анализа досчитывает до двух, чем фиксируетс  сигйал ошибки.
На фиЕ.2 представлен вариант схемы блока 5 анализа. Начальна  установка блока 5-00. По первому входу блок 5 выводитс  в состо ние 10, По второму входу блок 5 обнул етс  при совпадении задержанного тактового сигнала к ответа с элемента 4 сравнени ..
Таким образом, предложенное, устройство позвол ет проводить глубокий оперативный контроль работы счетчика, в динамическом режиме. Люба  с оибка, возникающа  в счетчике в момент переключени , будет зафиксирована схемой контрол .
в известном устройстве на каждом шагу работы не обнаруживаетс (N-1)-и ошибка, где N - разр дность счетчнка . Таким образом, общее количество проп5пцен1шх сшшбок будет ). В предлагаемом устройстве обнаружи-BaKTcjj . все сшибки, оно по сравнению с известным позвол ет дополнительно
Обнаружить (N-1) ошибок и довести )глубину контрол  до предельного значени .
вхозг
{}стан Л. Фиг 2

Claims (1)

  1. РЕВЕРСИВНЫЙ ДВОИЧНЫЙ СЧЕТЧИК С ОБНАРУЖЕНИЕМ ОШИБОК, содержащий собственно реверсивный двоичный счетчик, входную шину, шину управления, блок анализа, первый вход которого соединен с входной шиной и со счетным входом реверсивного двоичного счётчика, вход управления которого соединен с шиной управления, от л и- ч а ю щ и й с я тем, что, с целью увеличения глубины контроля, в него введены элементы задержки по числу разрядов реверсивного двоичного счетчика, сумматор и элемент сравнения, первая группа входов которого соеди-> йена с выходами соответствующих разрядов реверсивного двоичного счетчика , выход первого разряда которого соединен с первым входом первого разряда сумматора, второй вход первого разряда которого соёдинен с шиной потенциала логической единицы, первый и второй входы каждого из последующих разрядов сумматора соединены соответственно с выходом соответствующего разряда реверсивного двоичного счетчика й с шиной управления, выходы разрядовсумматора соединены через элементы задержки с . второй нения, вторым группой входов элемента срав-< выход которого соединен с входом блока анализа.
SU813374426A 1981-12-31 1981-12-31 Реверсивный двоичный счетчик с обнаружением ошибок SU1019641A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU813374426A SU1019641A1 (ru) 1981-12-31 1981-12-31 Реверсивный двоичный счетчик с обнаружением ошибок

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU813374426A SU1019641A1 (ru) 1981-12-31 1981-12-31 Реверсивный двоичный счетчик с обнаружением ошибок

Publications (1)

Publication Number Publication Date
SU1019641A1 true SU1019641A1 (ru) 1983-05-23

Family

ID=20989713

Family Applications (1)

Application Number Title Priority Date Filing Date
SU813374426A SU1019641A1 (ru) 1981-12-31 1981-12-31 Реверсивный двоичный счетчик с обнаружением ошибок

Country Status (1)

Country Link
SU (1) SU1019641A1 (ru)

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
1. Авторское свидетельство СССР 416883, кл.Н 03 К 21/34, 1974. 2. Авторское свидетельство СССР 437227, кл. Н 03 К 21/34, 1974 (прототип ). *

Similar Documents

Publication Publication Date Title
SU662934A1 (ru) Устройство дл сравнени р-кодов фибоначчи
SU1019641A1 (ru) Реверсивный двоичный счетчик с обнаружением ошибок
SU681428A1 (ru) Устройство дл выбора минимального числа
SU1660173A1 (ru) Счетное устройство с контролем
SU822120A1 (ru) Устройство дл сокращени избыточностииНфОРМАции
SU1624701A1 (ru) Устройство дл контрол Р-кодов Фибоначчи
SU1049946A1 (ru) Преобразователь перемещени в код
SU1264170A1 (ru) Дифференцирующее устройство
SU1386849A1 (ru) Устройство дл преобразовани сигналов фотоэлектрического датчика
SU1084749A1 (ru) Устройство дл допускового контрол последовательностей импульсов
SU1287183A1 (ru) Устройство дл определени экстремумов
SU1265642A1 (ru) Устройство дл определени знака разности фаз
SU1608800A1 (ru) Шифратор позиционного кода
SU1053007A1 (ru) Устройство дл измерени угловой скорости
SU1552171A1 (ru) Устройство дл сравнени чисел в системе остаточных классов
SU640133A1 (ru) Устройство цифрового преобразовани показаний указател циферблатных весов
SU1635181A1 (ru) Цифровой обратимый квадратор
SU694867A1 (ru) Устройство дл цифрового усреднени двоично-кодированных сигналов
SU1310840A1 (ru) Устройство дл определени среднего арифметического значени
SU378925A1 (ru) Устройство для сокращения избыточности дискретных сигналов
SU1242831A1 (ru) Цифровой акселерометр
SU1167608A1 (ru) Устройство дл умножени частоты на код
SU411453A1 (ru)
SU1662007A1 (ru) Устройство дл контрол кода
SU830378A1 (ru) Устройство дл определени поло-жЕНи чиСлА HA чиСлОВОй ОСи