PT98536B - Receptor de televisao - Google Patents

Receptor de televisao Download PDF

Info

Publication number
PT98536B
PT98536B PT98536A PT9853691A PT98536B PT 98536 B PT98536 B PT 98536B PT 98536 A PT98536 A PT 98536A PT 9853691 A PT9853691 A PT 9853691A PT 98536 B PT98536 B PT 98536B
Authority
PT
Portugal
Prior art keywords
video signal
source
coupled
modulation circuit
receiver according
Prior art date
Application number
PT98536A
Other languages
English (en)
Other versions
PT98536A (pt
Inventor
Mark Robert Anderson
Original Assignee
Thomson Consumer Electronics
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Thomson Consumer Electronics filed Critical Thomson Consumer Electronics
Publication of PT98536A publication Critical patent/PT98536A/pt
Publication of PT98536B publication Critical patent/PT98536B/pt

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N3/00Scanning details of television systems; Combination thereof with generation of supply voltages
    • H04N3/10Scanning details of television systems; Combination thereof with generation of supply voltages by means not exclusively optical-mechanical
    • H04N3/30Scanning details of television systems; Combination thereof with generation of supply voltages by means not exclusively optical-mechanical otherwise than with constant velocity or otherwise than in pattern formed by unidirectional, straight, substantially horizontal or vertical lines
    • H04N3/32Velocity varied in dependence upon picture information

Description

presente invento refere-se a um receptor de televisão que emprega um dispositivo de modulação (35) de velocidade de exploração de feixe (SVM) e um gerador (40) de visíonamento sobre o écran (OSD), operando o gerador OSD selectivamente para produzir caracteres ou gráficos, os quais sao sobrepostos no visor de Imagem video principal» Durante a operação do gerador OSD, o circuito SVM pode tender a introduzir Indesejavelmerite artefactos no visor de imagem» São proporcionados circuitos (.19) para inibirem selectivamente a operação normal do circuito SVM durante a operação OSD para evitar ou reduzir a percepção de tais artefactos» presente írivento é electróriica de televisãoaplicável por exemplo na indústria
935
RCA 85 813
~2~
MEMÓRIA DESCRITIVA
Este invento refere-se a dispositivos de modulação de velocidade de exploração de feixe (SVMj empregues para aumentar a nitidez de imagem.
É bem conhecido que pode ser alcançada uma melhoria na nitidez da imagem aparente, pela utilização da modulação da velocidade de exploração de feixe de acordo com a derivada do sinal video. a qual controla a intensidade de feixe. Este sinal video e conhecido como o sinai de luminância e a derivada do sinal de luminância e empregue para a modulação de velocidade de exploração de feixe (SVM). A modulação de velocidade de exploração de feixe melhorara a nitidez da imagem num dispositivo de televisão a cores, empregando um cinescopio a cores.
Muitos receptores modernos de televisão a cores empregam também fontes video alternativas. Um exemplo desta fonte video alternativa é geralmente referido como um gerador de visionamento sobre o ecran (OSD). A função do gerador de OSD e proporcionar o visionamento de informação adicional a um espectador, enquanto é visionado um programa de televisão típico. Desta forma os geradores de OSD proporcionam o visionamento no écran de televisão da hora do dia, do número do canal, e de diversa informação de controlo.
Ao implementar visionamento OSD, a informação OSD e apresentada conjuntamente com a imagem normal. Por exemplo, como representado na fig. 2, o ecran de televisão pode apresentar a palavra MUTE, sendo o visionamento da palavra gerado pelo gerador de OSD. Isto indica ao utilizador que está desligado o som associado à imagem de televisão.
Sâo bem conhecidas as técnicas para gerar este tipo de dados gráficos, os quais são sobrepostos na. imagem de televisão. Tais técnicas incluem os geradores de OSD, os quais contam as linhas de televisão e inserem nas localizações de píxel correctas os caracteres apropriados para apresentação da hora do dia, do
935
RCA 85 813
-3numero do canal, palavras tais como CUNTRAST, COLOR, MUTE, etc. A utilização de um visionamento sobre o écran e de um gerador de 030 associado requere a substituição de um sinal video diferente ou o accionamento do cinescopio para o sinai video normal, que está a ser processado peio receptor de televisão. Desta maneira a informação pertinente pode ser sobreposta na imagem visionada.
Pode ocorrer um problema relacionado com a modulação de velocidade de exploração nos receptores de televisão, que incluem também uma fonte video alternativa tal como um gerador de visionamento sobre o écran. Como e conhecido, o dispositivo SVM opera de modo a modular a velocidade de exploração de feixehorizontal., em resposta a informação de luminància diferenciada da fonte vídeo principal. Esta modulação pode ocorrer antes da eliminação OSD do sinal de luminància principal e da inserção do sinal de carácter. Nesta disposição, o circuito de sinal OSD para o cinescopio ou dispositivo de visionamento pode derivar em paralelo o dispositivo SVM. Como resultado, pode aparecer uma imagem fantasma, representativa das porções apagadas do sinal de luminància principal, no ecrari de televisão perto ou por detrás da informação de caracter OSD inserida. Uma vez que a exploração horizontal estã a ser modulada pela bobina SVM, de acordo com o sinal de luminància diferenciado, por exemplo, de acordo com os bordos da luminància, a imagem fantasma, por detrás dos caracteres gerados pelo visionamento OSD, aparece como um contorno da imagem contida nas porções apagadas do sinal de luminància principal.
É por consequência desejável eliminar a interferência acima mencionada e diminuir substancialmente o efeito da geração do artefacto SVM, durante a operação de um gerador de OSD num receptor de televisão.
Um circuito de modulação de exploração modula a imagem visionada num dispositivo de visionamento, de acordo com o conteúdo video de um primeiro sinal video. Um sinal vídeo alternativo tem a sua informação de imagem apresentada no
4~ dispositivo de visionamento, quando é seleccionado o sinal video alternativo. A operação do circuito de modulação de exploração e,, no entanto, modificada de acordo com esta seiecção»
A fig- 1 e um diagrama de blocos do circuito de um receptor de televisão a cores, empregando modulação de velocidade de exploração de feixe, de acordo com o invento»
A fig. 2 é uma vista esquemática, representando um visionamento video utíl na explicação da. operação do circuito da.
A fig. 3 e um diagrama detalhado do circuito de modulação de velocidade de exploração de feixe e do dispositivo inibidor da fig. 1 concretizando o invento.
As figs. 4a. e 4b são formas de onda úteis na explicação da operação dos circuitos representados na fig» 3»
No receptor de televisão a cores io da fig» l uma antena 11 está convencíonalmente acoplada a um sintonizador 12. A saída do sintonizador 12 e aplicada a um andar IF 13» A saída do andar IF e acoplada para a entrada de um filtro combinado 14. 0 filtro proporciona uma saída, a qual é acoplada a entrada de um processador de luminância 15, para processar o sinal de luminância e uma outra saída, a qual e acoplada a um desmodulador de crominância 16» 0 processador de luminância 15 e urn circuito convencionai e responde ao sinal de luminância» contido no sinal video de cor composito, desenvolvido na saída do andar IF 13» 0 desmodulador de crominância 16 proporciona os sinais de diferença de cor, tais como os sinais R-Y e B-Y.
sinal de luminância Y da saída do processador de luminância 15 e os sinais de diferença de cor da saída do desmodulador de crominância 16 são aplicados a um andar 17. 0 andar 17 é indicado como urn andar de matriz RGB e de inserção OSD» 0 andar 17 recebe os sinais de diferença de cor e o sinal de luminância e, num modo, opera estrítamente como uma matriz RGB.
935 RCA 85 813
Neste modo, a matriz processa, de modo convencionai, os sinais de diferença de cor com o sinal de luminância para proporcionar os sinais de encarnado (R), verde (Θ), e azul (13). Os sinais R, 0. B, são aplicados a. um circuito de accionamento de cinescopio 20, o qual circuito acciona um cinescopio a cores 21, associado a uma televisão a cores convencional.
No pescoço do cinescopio 21 está localizado um jugo de deflexão principal 23, compreendendo os respectivas enrolamentos de deflexão horizontal e vertical, estando cada urn deles sujeito a excitação pelos circuitos respectivos de deflexão horizontal e vertical (.não representados). para desenvolverem urn quadro de linhas de exploração no écran de visíonamento do cinescopio 21. A deflexão suplementar dos respectivos feixes no cinescopio e fornecida por urna bobina de deflexão auxiliar 26, a qual opera para proporcionar a modulação de velocidade de exploração. A bobina SVM 26 pode ser uma bobina simples ou uma bobina tendo enrolamentos múltiplos. Ern quaiquer caso, pode-se proporcionar a modulação de velocidade de exploração por outros meios, tais como placas deflectoras, utilizando deflexão eiectrostática, em vez de deflexão magnética. A excitação da bobina SVM 26 é proporcionada por um andar de modulação de velocidade de exploração 35, a ser descrito adiante.
E gerado pelo processador de luminância 15 um sinal vídeo de luminância YS, o qual e indicativo do sinal de luminância de banda larga Y,, que é aplicado ao andar de matriz 17. 0 sinal video de luminância YS é aplicado a um amplificador intermédio de entrada 30 do andar SVM 35. A saída do amplificador 30 esta acoplada a entrada de um circuito díferenciador 31, pelo que o sinal video amplificado é diferenciado. 0 sinal video diferenciado é então aplicado à entrada de um limitador ou amplificador limitador '32. 0 limitador opera de modo a limitar saídas do sinal video diferenciado nas direcções tanto positiva como negativa em relação à operação normal. A saida do amplificador limitador 32 e aplicada á entrada de um amplificador de accionamento 33, o qual serve para processar adicionalmente o sinai, por exemplo, para proporcionar a extracção de ruído. A
936 ROA 85 813
saida. do amplificador de accionamento 33 esta acoplada a entrada de um amplificador de potência de saida 34. para converter a tensão de entrada do amplificador de potência numa corrente de saída» Esta corrente e proporcional à grandeza do sinal video diferenciado e e utilizada para accionar a bobina SVM 26» andar SVM 35 tem uma característica de retardo de sinal correspondente a do sinal de luiriinãncia a ser processado nos andares 15» 17 e 20. Desta maneira, pode ser obtido o aumento» correctamente temporizado do bordo da figura visionada.,
Como anteriormente indicado, muitos receptores de televisão modernos são capazes de operação OSD. Em relação a operação OSD» tais receptores incluem um gerador de OSD 40. 0 gerador de OSD pode incluir um contador de linhas horizontais e ser sensível ao sinal de sincronismo vertical, para permitir que texto ou gráficos sejam sobrepostos selectivamente sobre a imagem visionada rio écran oinescopio» Para sobrepor a informação OSD, está acoplada uma saida do gerador de OSD 40 através de uma linha de sinal 40b ã matriz RGB e ao andar de inserção OSD 17. Os sinais de comutação nesta linha permitem ao andar de matriz RGB 17 apagar os sinais condutores de informação da imagem original e substituir os sinais de condução de caracter OSD» andar SVM 35 opera em conjugação com o sinal de lumináncia diferenciado a partir da. fonte de sinal principal e assim opera mesmo se o sinal, que é aplicado ao oinescopio 21, for parcialmente derivado de uma fonte de sinai alternativo, como o gerador de OSD 40. Durante a operação do gerador de OSD, o circuito de sinal OSD do oinescopio ou do dispositivo de visionamento deriva em paralelo os circuitos SVM. Isto pode resultar no aparecimento dos artefactos visualmente indesejáveis, anteriormente descritos, no ecran de televisão.
Para se compreender melhor a natureza da ínteracção entre geração OSD e operação SVM, faz-se referencia a fig» 2» a qual representa uma cena de televisão típica 36, em que um gerador de OSD opera de modo a produzir a palavra MOTE. A palavra MU7E1'
935 RCA 85 813
aparece no écran, com qualquer formato gráfico, como representado peio numero de referência 38„ Deve-se notar que a palavra MUTE e gerada pelo gerador de USD, durante urn dado numero de linhas horizontais seleccionadas 37 e, por isso, pode ter qualquer tamanho ou forma e estar em qualquer localização do ecran. As imagens fantasma da cena 36 podem aparecer por detrás ou perto do visionamento da palavra MUTE, uma vez que o andar SVM 35 responde a informação de luminância apagada, em vez de à informação de carac ter gerada..
Para eliminar este efeito, de acordo com um aspecto do invento, o andar SVM 35 e desactívado selectivamente da operação normal, durante a geração de caracter OSD ou durante os intervalos de visionamento da imagem, associados a uma fonte video alternativa. Como mostrado na fig. 1, uma linha de sinal de saida 40c do gerador de OSD 40 esta acoplada ao andar SVM 35, para alterar a operação SVM durante a geração OSD e reduzir substancialmente o aparecimento de artefactos visuais, durante ά operação OSD,.
A fig. 3 representa uma porção dos circuitos da fig. 1, incluindo uma concretização detalhada do andar SVM 35. Na fig. 3, o sinal video de luminância YS é aplicado, através de uma resistência. 41 ao eléctrodo emissor de um transístor 42, disposto numa configuração de base comum. A polarização de base do transístor de base comum é obtida por um divisor de tensão,, compreendendo as resistências 43 e 44 acopladas entre uma fonte de potencial de operação +VA e a rnassa. Urn condensador de desvio 45 esta acoplado entre a massa e o eléctrodo base do transístor 42. 0 eléctrodo colector do transístor 42 esta acoplado, «através de uma resistência de carga 46, à fonte de potencial de operação +VA. 0 eléctrodo colector do transístor 42 esta também «acoplado ao eléctrodo base de um transístor 48, disposto numa configuração de seguidor de emissor. 0 eléctrodo colector do transístor 48 está acoplado à fonte de potencial de operação +VA, e o electrodo ernissor está acoplado à massa, através de uma resistência 49. 0 eléctrodo emissor e também acoplado AC, através de um condensador 50, ao eléctrodo base de um transístor 51. 0 transístor 51 faz
935
RCA 85 813 parte do amplificador limitador diferencial 32 da fig. 1.
A base do transístor 51 está acoplada a um circuito tanque, compreendendo um indutor 54 em derivação em paralelo (shuntj com um condensador 55. 0 circuito tanque opera para proporcionar urn retardo de grupo uniforme, em relação ã operação do diferenciador 31, de modo a compensar a oaracteristíca do diferencíador, linearizando, desse modo, a saída diferenciada em relação á operação de alta frequência. 0 diferencíador 31 compreende um condensador 55 e uma resistência 53. A resistência 53 tem um terminal acoplado a um terminal do circuito tanque afastado da base do transístor 51 e um outro terminal acoplado a junção entreas resistências 71 e 72 de um divisor de tensão, compreendendo as resistências 71, 72 e 73.. 0 divisor de tensão estabelece o ponto de polarização do amplificador limitador diferenciai.
amplificador limitador diferencial 32, inclui um transístor 51 e um transístor 52. 0 transístor 51 tem um eléctrodo colector, directamente acoplado à fonte de potencial de operação +VA e um electrodo emissor acoplado, através de uma resistência 62, a uma fonte de corrente controlável 18, no eléctrodo colector de um transístor 65. 0 transístor 65 tem o eléctrodo emissor acoplado, através de uma resistência 66, á massa. De uma maneira similar o transístor 52, tem o seu eléctrodo emissor acoplado ao electrodo colector do transístor da fonte de corrente constante 65, através de uma resistência 63. As resistências 62 e 63 podem ter grandezas iguais, 0 electrodo colector do transístor 52 esta acoplado à fonte de potencial de operação +VA, através de uma resistência de carga do colector 68. 0 eléctrodo colector do transístor 52 proporciona a saida do amplificador limitador 32. 0 eléctrodo base do transístor 52 está acoplado à junção entre as resistências 71 e 72, através de uma resistência 60. 0 eléctrodo base do transístor 52 esta acoplado á massa, por um condensador 61, o qual opera como uma derivação em paralelo para os componentes de sinal de alta frequência. A polarização DC, para o transístor 51, é obtida através da ligação da resistência 53. A resistência 60 e a resistência 53 têm a mesma grandeza, para permitirem aos transístores 51 e 52
935
RCA 85 813
-9receberem polarização DC igual» 0 electrodo base do transístor de fonte de corrente 65 esta acoplado a junção entre as resistências divisoras de tensão 72 e 73 e esta também acoplado ao eléctrodo colector de um transístor de controlo 118, para controlar a corrente através do amplificador limitador 32» Este controlo varia o sinal de saída pico-a-pico do limitador, como será explicado adiante, e proporciona também limitação de dupla extremidade» eléctrodo colector do transístor 52 esta directamente acoplado ao eléctrodo base de um transístor seguidor de emissor 80. U eléctrodo colector do transístor 8o e esta acoplado a uma fonte de potencial de operação +VB, e o electrodo emissor de saída está acoplado a um andar de accionamento 33.,
andar de accionamento 33 compreende transístores de tipo complementar 85 e 88, estando a base do transístor 85 directamente acoplada ao emissor do transístor 80 e estando a base do transístor 88 acoplada ao emissor do transístor 80, através de um diodo 81» 0 díodo 81. esta directamente acoplado entre as bases dos dois transístores de accionamento. Uma resistência 87 está acoplada entre os emissores dos transístores 85 e 88, e uma resistência 82 está acoplada entre a base do transístor 88 e a massa. Os transístores 85 e 88 formam um amplificador da ciasse 8, o qual opera de modo a accionar o andar de saída 34. 0 amplificador da classe 8 proporciona também uma função de extracção de ruído, de baixo nível» eléctrodos emissores dos transístores 85 e 88 no andar de accionamento 33 de classe B estão acoplados AC aos respectivos eléctrodos base dos transístores de tipo complementar 111 e 113 do andar de saída 34. Rara proporcionar o acoplamento AC, os eléctrodos emissores dos transístores 85 e 88 estão acoplados, através das respectívas resistências 89 e 90 em série, aos respectivos condensadores 91 e 92.
electrodo emissor do transístor 111 esta acoplado, através de uma resistência lio, a uma fonte de potencial de operação +VC» .íf';
/7 Ζ'' gli Ζ- í j<5^—
935
RCA 85 813
O-&
Uma resistência 122 e um condensador 121 proporcionam a limitação d© corrente e a filtragem da alimentação. A fonte de potencial de operação +VC é uma fonte DC de grandeza relativamente elevada, como por exemplo 135 volt, quando comparada com a fonte de potencial +VB de, por exemplo, 14 volt. Isto permite ao andar amplificador de saida 34 fornecer corrente de alta frequência à bobina SVM 26.
□ eléctrodo colector do transístor 111 esta acoplado ao eléctrodo colector do transístor H3, formando deste modo um andar de saida de classe 8. A polarização dos transístores do andar de saída é obtida de um divisor de tensão, compreendendo as resistências 100, 101, 102, e 103. 0 eléctrodo emissor do transístor 11-3 esta acoplado á massa, através de uma resistência 114 e de uma resistência de amostragem de corrente 116. A resistência 116 ê derivada em paralelo por meio de um condensador de filtro 115. A constante de tempo para o filtro RC da resistência 116 e do condensador 105 é na ordem de 20 a 30 períodos de linha horizontal.
Um terminal da bobina SVM 26 está acoplado à junção dos eléctrodos colectores dos transístores 111 e 113, e o outro terminal esta acoplado a. um condensador 105 ligado à massa. Desta maneira, a bobina SVM esta acoplada AC ao andar de saida 34, e não pode passar qualquer corrente DC na bobina. Uma resistência de amortecimento 109 esta acoplada através da bobina SVM. A estabilização DC é proporcionada pelo acoplamento da junção da bobina SVM 26 e do condensador 105 à junção das resistências 101 e 102.
□ andar de saída 34 inclui a realimentação de corrente obtida pela resistência 116, para evitar sobredissipação no andar de saída, quando o sinal de luminância YS tem, em media, substancial conteúdo de alta frequência. A corrente media através do andar de saida 34 passa através da resistência de amostragem 116. A tensão filtrada, desenvolvida através da resistência 116 e representativa da corrente de saida e esta acoplada ao electrodo base de um transístor 118, através de uma resistência 120. 0
935
RCA 65 813 ~11 eléctrodo base dc:· transístor 118 é. derivado ern paralelo para a massa, através de um condensador 117, A grandeza do condensador 11? é seleccionada para atenuar grandemente quaisquer sinais de alta frequência e ruído que possa ser indesejaveimerite acoplado ao transístor 118. 0 electrodo colector do transístor 118 esta acoplado através de uma resistência 119 à junção entre as resistências divisoras de tensão 72 e 73, e o eléctrodo da base do transístor de corrente constante 65.
Um aumento na corrente através do andar de saída 34, devido a, por exemplo, um aumento no conteúdo rnedío de alta frequência do sinal vídeo VS, resulta num aumento ern condução do transístor 118 e, por consequência, numa diminuição na corrente no transístor 65» A diminuição na corrente do transístor 65 resulta numa diminuição na resposta de saída pico-a-pico» □ resultado é uma diminuição no accionamento médio para o andar de saída 34, evitando por isso sobredissipaçáo no andar de saída.
gerador de OSD 40 das figs» 1. e 3 proporciona impulsos de apagamento 40a, numa base linha-por-linha, para o andar de matriz 17 durante o intervalo de uma geração de caracteres OSD. Estes impulsos de apagamento são também acoplados a um circuito inibidor SVM 19 para inibir selectívamente a operação normal SVM durante a geração OSD»
Na fig. 3, uma ida negativa do impulso de apagamento 40a é aplicada através de uma resistência 130 ao electrodo base de um transístor 133. Uma resistência 132 esta acoplada entre a massa e o eléctrodo base do transístor 133. 0 eléctrodo colector do transístor 133 esta acoplado a base de um transístor inibidor SVM 136. A polarização de base DC do transístor 136 e obtida a partir do potencial de operação +VA, através de uma resistência 134. 0 eléctrodo colector do transístor 136 está acoplado, através de uma resistência .135 ao eléctrodo base do transístor de fonte de corrente constante 65. 0 electrodo base do transístor de fonte de corrente constante 65 esta também acoplado à massa, através de um condensador 137 o qual, como será explicado, tem um valor relativamente grande.
935
RCA 85 813
Quando o gerador de OSD 40 está operativo para produzir geração de caracteres para um dado bloco de linhas horizontais, o gerador de QSD gerara uma serie de impulsos de apagamento 40a, dentro de cada periodo de linha do bloco de linhas. Estes impulsos correspondem aos pontos de inserção OSD para cada linha. Cada dado impulso dos impulsos de apagamento 40a ligara o transístor 136 para a duração desse impulso, descarregando rapidamente o condensador 137, e desviando corrente de base do transístor 65. A fonte de corrente para o amplificador diferencial 32 é desse modo desligada ou substancialmente reduzida em grandeza, dependendo do valor da resistência 135 ern serie com o colector do transístor 136. Por exemplo, a grandeza da fonte de corrente 18 pode ser reduzida ao ponto em que a saída, pico-a-pico do amplificador diferencial 32 e reduzida de 20 db de níveis normais. Sob determinadas circunstâncias, mesmo uma redução tão pequena como 6db pode ter efeitos beneficos.
Como resultado da. operação do circuito inibidor 19, nenhuma quantidade significativa de sinal video 'diferenciado é fornecida ao andar de saída 34. A bobina SVM 26 não é alimentada signifícativamente durante a operação OSD, evitando desse modo o aparecimento de artefactos visualmente perturbadores no ecrari de televisão.
Apos terminar a geração OSD, já não são gerados os impuisos de apagamento 40a, tendo como consequência que o transístor inibidor 136 seja desligado. De acordo eom uma característica diferente do invento, o transístor de fonte de corrente 65 não se torna imediatamente condutivo quando o transístor 136 e desligado. Em vez disso o transístor 65 permanece em corte ou perto de corte durante um intervalo, que depende do tempo que demora a carregar o condensador 137 descarregado para um nível que polarizara directamente a junção base-emissor do transístor para valores de polarização normais. 0 tempo de recarga e uma função da constante de tempo RC associada ao condensador 137 e às resistências divisoras de tensão 71, 72 e 73, assim como o valor do potencial de operação +VA e os parâmetros do circuito de corrente de base do transístor 65. Seleccioriarido o condensador
935
RCA 85 813
13137 para ser relativamerite grande, e proporcionado um retardo equivalente a, por exemplo, 20 ou 30 linhas horizontais. Isto resulta numa reassunçâo relativamente lenta da operação normal 8VM depois do fim da geração OSD.
A reassunçâo relativamerite lenta de operação normal 3Vtí é vantajosa em vários aspectos. Por exemplo, quando é ligado o circuito ínibidor 19 ao andar SVM 35 da maneira mostrada na fig. 2, o amplificador diferencial 32 e inibido quando o transístor de fonte de corrente 65 fica desinibido. 0 eléctrodo colector do transístor 52 e então elevado para o nível de tensão +-VA- Este nível e então convertido pelas sucessivas junções base-emissor nos transístores 80 e 85, e acoplado aos condensadores de bloqueio DC 91 e 92, alterando os seus niveis de carga.
Assuma-se que o transístor de fonte de corrente 65 retoma a condução total imedíatamente apos o fim da geração OSD. Então a operação do amplificador diferencial 32 prosseguiria também imediatamente. 0 accionamento total da. amplitude pico-a-pico SVM seria imediatamente restabelecido no andar amplificador de saída 34. No entanto, por causa dos níveis de carga alterados nos condensadores 91 e 92, o nível errado de accionamento DG seria aplicado ao amplificador de saída, causando modulação de velocidade de exploração dos feixes de electrões errada e indesejável. Esta modulação indesejável aparece em accionamento AC total, e continuaria ate que os níveis de carga correctos fossem estabelecidos em condensadores de bloqueio DC 91 e 92.
Pode ser possível evitar os transientes DC indesejáveis acima descritos, pelo expediente de diminuir os valores dos condensadores 91 e 92 de, por exemplo, um factor de 10 ou mais. Isto, no entanto podia introduzir uma alteração indesejável na forma de onda de impulso SVM devido a uma desigualdade resultante rio tempo de propagação das frequências de componente diferentes que constituem o impulso SVM.
Proporcionando o condensador 137, acoplado ao eléctrodo base do transístor de fonte de corrente 65, a condução no transístor
935
RCA 85 813
aumenta lentamente no fim da geração OSD. A forma de onda de accionamento pico-a-píco SVM no transístor de electrodo colector 52 aumenta lentamente para a amplitude normal e total de uma maneira que segue o restabelecimento de níveis de carga correctos nos condensadores de bloqueio DC 91 e 92. Esta ligação lenta do amplificador diferencial 32 evita as condições de sobreaccionamento SVM que de outra forma podiam ocorrer apos fim do visionamento OSD..
Referindo a fig. 4, a fig. 4a representa numa escala de tempo de intervalo vertical, a forma de onda envolvente da corrente SVM que passa através da bobina 2.6 das figs. 1 e 3. A fig. 4b, na mesma escala de tempo, representa a tensão de cátodo invertida a qual é aplicada a qualquer um dos cátodos de cinescópio representativos. As linhas orientadas vertícalmente e pouco espaçadas nas formas de onda das figs. 4a e 4b representam esquematicamente c conteúdo de maior frequência dos sinais.
Na fig. 4b o termo MUTE Identifica o intervalo num ciado campo vertical quando a palavra MUTE aparece no écran de televisão. Como se pode ver, a corrente SVM da. fig. 4a durante este intervalo, está reduzida a zero. Esta redução e implementada, relativamente rápida (FAST-OFF). A corrente SVM retorna aos níveis normais relativa e lentamente (SL..OW-ON), apos conclusão da geração de caracteres. 0 condensador .137, como anteriormente indicado proporciona o tempo' de recuperação lento, equivalente a, por exemplo, 20 ou 30 linhas horizontais.

Claims (12)

1 - Receptor de televisão, compreendendo:
um dispositivo de visíonamento de imagem (21) ;
uma fonte (12) de um primeiro sinal video, tendo a sua informação de imagem visionada no dito dispositivo, guando a dita fonte for seleccionada;
um circuito de modulação de exploração (35) acoplado a dita fonte para modular a informação de imagem visionada no dito dispositivo, de acordo com o conteúdo video do dito primeiro sinal video;
caracterizado por compreender:
urna fonte (40) de um sinal vídeo alternado, tendo informação de imagem visionada no dito dispositivo quando a dita fonte de sinal video alternado for seleccionada, produzindo a dita fonte Impulsos sincronizados de exploração, indicativos da inserção da dita informação de imagem; e meios (19) que respondem aos ditos impulsos e que estão acoplados ao dito circuito de modulação de exploração para modificar a sua operação»
2 - Receptor de acordo com a reivindicação 1, caracterizado, por o dito circuito de modulação de exploração incluir uma bobina de defleoçâo auxiliar (26) para modular a exploração de um feixe de electrões no dito dispositivo de visíonamento»
3 - Receptor de acordo com a reivindicação 1, caracterizado por compreender meios (137) para atrasarem a reassunção da operação não modificada do dito circuito de modulação de exploração até depois da dita fonte de sinal video alternado ser desseleccionada»
Receptor de acordo com a reivindicação 1, caracterizado
72 935
RCA 85 813 “16“ por o dito circuito de modulação de exploração incluir um amplificador (32) que responde ao dito primeiro sinal video e poros ditos meios de modificação incluírem um comutador (133, 136) que responde a selecçáo da dita fonte de sinal video alternado para inibir a operação normal do dito amplificador.
5 - Receptor de acordo com a reivindicação 4, caracterizado por o dito amplificador compreender urn amplificador diferencial (51, 52) acoplado a uma fonte de corrente (.18), inibindo o dito comutador a. operação normal da dita fonte de corrente.
6 - Receptor de acordo com a reivindicação 5, caracterizado por o dito amplificador diferencial compreender o primeiro transístor (51) e o segundo transístor (52) acoplados conjuntamente e à dita fonte de corrente numa junção comum.
7 - Receptor de acordo com a reivindicação 4, caracterizado por o dito circuito de modulação de exploração Incluir um andar de saida (34) acoplado AC ao dito amplificador através de um arranjo capacitivo de bloqueio DC (91, 92)92)92), alterando a inibição da operação riormal do amplificador a condição de nivel de carga no dito arranjo capacitivo.
8 - Receptor de acordo com a reivindicação 7, caracterizado por compreender meios (137) para atrasarem o reassunção da operação não modificada do dito circuito de modulação de exploração, até que a dita condição do nivel de carga regresse ao seu estado inalterado.
9 - Receptor de acordo com a reivindicação 1, caracterizado por a dita fonte de sinal video alternado compreender um gerador de visionamento de écran (40).
10 - Receptor de acordo com a reivindicação 1, caracterizado por o circuito de sinal da dita fonte de sinal video alternado para o dito dispositivo de visionamento derivar o dito circuito de modulação de exploração.
72 935
RCA 85 813
-1711 - Receptor de acordo com a reivindicação 10, caracterizado por a dita fonte de sinal video alternado compreender um gerador de visionamento de écran.
12 - Receptor de televisão, compreendendo:
um dispositivo de visionamento de imagem (21);
uma fonte (12) de um primeiro sinal video, tendo a sua informação de imagem visionada no dito dispositivo quando a dita fonte for seleccionada;
um circuito de modulação de exploração (35) acoplado à dita fonte para modular informação de imagem visionada no dito dispositivo de acordo com o conteúdo video do dito primeiro sinal video;
caracterizado por compreender:
uma fonte (40) de um sinal video alternado, tendo a sua informação de imagem visionada no dito dispositivo, quando a dita fonte de sinal video alternativa for seleccionada;
meios (19) que respondem à dita fonte de sinal video altei— nado e acoplados ao dito circuito de modulação de exploração para modificarem a operação do dito circuito, quando a dita fonte de sinal video alternado for seleccionada; e meios (137) para atrasarem durante um intervalo predeterminado a reassunção da operação não modificada do dito circuito de modulação de exploração, após a dita fonte de sinal video alternado ser desseleccionada.
13 - Receptor de acordo com a reivindicação 12, caracterizado por o dito circuito de modulação de exploração incluir um andar de saída (34) acoplado AC ao dito amplificador através de um arranjo capacitivo de bloqueio DC (91, 92), inibindo os ditos meios de modificação a operação normal do amplificador por alteração da condição do nível de carga no dito arranjo
72 935
RCA 85 813
-18capacitivo.
14 - Receptor de acordo com a reivindicação 13, caracterizado por o dito intervalo de atraso incluir o tempo requerido para a dita condição do nível do carga regressar ao seu estado inalterado.
PT98536A 1990-08-02 1991-08-01 Receptor de televisao PT98536B (pt)

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
US07/562,006 US5072300A (en) 1990-08-02 1990-08-02 Beam scan velocity modulation apparatus with disabling circuit

Publications (2)

Publication Number Publication Date
PT98536A PT98536A (pt) 1993-09-30
PT98536B true PT98536B (pt) 1999-01-29

Family

ID=24244405

Family Applications (1)

Application Number Title Priority Date Filing Date
PT98536A PT98536B (pt) 1990-08-02 1991-08-01 Receptor de televisao

Country Status (19)

Country Link
US (1) US5072300A (pt)
EP (1) EP0469567B1 (pt)
JP (8) JP3399550B2 (pt)
KR (2) KR100274281B1 (pt)
CN (1) CN1045858C (pt)
CA (1) CA2047898C (pt)
CZ (1) CZ282108B6 (pt)
DE (1) DE69116254T2 (pt)
ES (1) ES2084068T3 (pt)
FI (1) FI107492B (pt)
HK (1) HK1004315A1 (pt)
HU (1) HU222289B1 (pt)
MY (1) MY107004A (pt)
PL (1) PL166499B1 (pt)
PT (1) PT98536B (pt)
RU (2) RU2166237C2 (pt)
SG (1) SG93767A1 (pt)
SK (1) SK279265B6 (pt)
TR (1) TR26420A (pt)

Families Citing this family (25)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2692342B2 (ja) * 1990-06-05 1997-12-17 松下電器産業株式会社 輪郭補償装置
US5196941A (en) * 1990-08-02 1993-03-23 Rca Licensing Corporation Beam scan velocity modulation apparatus
US5351094A (en) * 1993-01-21 1994-09-27 Funai Electric Co., Ltd. Television receiver with scan velocity modulation being adjusted according to aspect ratio
TW269766B (pt) * 1993-02-05 1996-02-01 Thomson Consumer Electronics
KR950004960A (ko) * 1993-07-20 1995-02-18 배순훈 대형텔레비전의 영상신호간섭제거회로
FR2711295A1 (fr) * 1993-10-13 1995-04-21 Philips Electronics Nv Appareil d'affichage d'images avec modulation de vitesse du spot.
US5587745A (en) * 1994-07-05 1996-12-24 Thomson Consumer Electronics, Inc. Adjustment of scan velocity modulation concurrent with the amount of transition rise time, pre-shoot, and overshoot of a video signal
US5569985A (en) * 1994-08-03 1996-10-29 Thomson Consumer Electronics, Inc. Amplifier for scanning beam velocity modulation
EP0710010A1 (fr) * 1994-10-26 1996-05-01 Philips Electronique Grand Public Circuit vidéo à modulation de vitesse de spot
US5534810A (en) * 1994-12-28 1996-07-09 Thomson Consumer Electronics, Inc. Power stage bias circuit with improved efficiency and stability
JP2000003150A (ja) * 1998-04-17 2000-01-07 Matsushita Electric Ind Co Ltd 画像表示装置および水平速度変調装置
US6266099B1 (en) * 1998-08-04 2001-07-24 National Semiconductor Corporation Video on-screen display with reduced feedthrough and crosstalk
MXPA01008627A (es) * 1999-02-26 2002-03-14 Thomson Licensing Sa Control de modulacion de velocidad de escaneo.
US6498626B1 (en) 1999-05-26 2002-12-24 Thomson Licensing S.A. Video signal processing arrangement for scan velocity modulation circuit
US6493040B1 (en) * 1999-05-26 2002-12-10 Thomson Licensing S.A. Scan velocity modulation circuit with multi-mode operation
US6295097B1 (en) 1999-05-26 2001-09-25 Thomson Licensing S.A. Piece-wise linearized waveform generator for scan velocity modulation circuit
KR20010018952A (ko) * 1999-08-24 2001-03-15 윤종용 속도변조회로의 전원 차단장치
US6876398B1 (en) * 2000-02-04 2005-04-05 Thomson Licensing S.A. Control of scanning velocity modulation
EP1130900A1 (fr) * 2000-02-29 2001-09-05 Koninklijke Philips Electronics N.V. Affichage d'un signal vidéo au moyen d'un balayage en lignes
WO2002001851A1 (en) * 2000-06-23 2002-01-03 Thomson Licensing S.A. Dynamic control of scanning velocity modulation
JP2003051977A (ja) * 2001-08-08 2003-02-21 Canon Inc 撮像装置、撮像装置の制御方法、プログラムおよび記憶媒体
JP2004297739A (ja) * 2002-04-17 2004-10-21 Matsushita Electric Ind Co Ltd 映像表示装置
KR100514752B1 (ko) * 2003-06-25 2005-09-14 삼성전자주식회사 영상 표시 장치의 자동 밝기 안정화 장치
JP4686503B2 (ja) * 2007-05-31 2011-05-25 株式会社日立製作所 画像表示装置
JP5039829B2 (ja) * 2010-12-22 2012-10-03 株式会社日立製作所 画像表示装置

Family Cites Families (11)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US3893165A (en) * 1973-03-13 1975-07-01 David E Sunstein Electrically-controlled image-display system and method, and apparatus suitable for use therein
JPS5349304A (en) * 1976-10-18 1978-05-04 Seiko Instr & Electronics Ltd Pump
JPS5851709B2 (ja) * 1976-11-29 1983-11-17 ソニー株式会社 テレビジヨン受像機
JPS5851710B2 (ja) * 1976-11-30 1983-11-17 ソニー株式会社 テレビジヨン受像機
US4080628A (en) * 1977-03-14 1978-03-21 Zenith Radio Corporation Expanded-signal image enhancement system
GB1602207A (en) * 1977-06-01 1981-11-11 Matsushita Electric Ind Co Ltd Scanning velocity modulation system
CA1130452A (en) * 1978-10-30 1982-08-24 Sony Corporation Index signal amplifier for use in a beam index television receiver
US4309725A (en) * 1979-10-23 1982-01-05 Rca Corporation Signal processor for beam-scan velocity modulation
US4261014A (en) * 1979-12-03 1981-04-07 Zenith Radio Corporation Spot arrest system
JPS60223381A (ja) * 1984-04-20 1985-11-07 Hitachi Ltd 走査速度変調回路
JPS6169279A (ja) * 1984-09-13 1986-04-09 Matsushita Electric Ind Co Ltd テレビジヨン受像機

Also Published As

Publication number Publication date
JP3634156B2 (ja) 2005-03-30
JP3634157B2 (ja) 2005-03-30
RU2166237C2 (ru) 2001-04-27
FI913678A (fi) 1992-02-03
EP0469567A3 (en) 1992-05-06
JP2004064774A (ja) 2004-02-26
ES2084068T3 (es) 1996-05-01
HUT62127A (en) 1993-03-29
KR920005590A (ko) 1992-03-28
PL166499B1 (pl) 1995-05-31
JPH11103399A (ja) 1999-04-13
JP3635202B2 (ja) 2005-04-06
DE69116254D1 (de) 1996-02-22
JP2004064775A (ja) 2004-02-26
CN1045858C (zh) 1999-10-20
DE69116254T2 (de) 1996-07-18
JP2004064773A (ja) 2004-02-26
HK1004315A1 (en) 1998-11-20
HU912553D0 (en) 1992-01-28
EP0469567A2 (en) 1992-02-05
JPH11103398A (ja) 1999-04-13
TR26420A (tr) 1995-03-15
JPH04245786A (ja) 1992-09-02
JP3718206B2 (ja) 2005-11-24
FI107492B (fi) 2001-08-15
SG93767A1 (en) 2003-01-21
CA2047898C (en) 1995-12-26
SK279265B6 (sk) 1998-08-05
PL291309A1 (en) 1992-03-23
CN1058688A (zh) 1992-02-12
JPH11127365A (ja) 1999-05-11
EP0469567B1 (en) 1996-01-10
JP2002335419A (ja) 2002-11-22
KR100275065B1 (en) 2000-12-15
PT98536A (pt) 1993-09-30
RU2257013C2 (ru) 2005-07-20
JP3399550B2 (ja) 2003-04-21
US5072300A (en) 1991-12-10
CA2047898A1 (en) 1992-02-03
JP3716260B2 (ja) 2005-11-16
HU222289B1 (hu) 2003-06-28
CS237191A3 (en) 1992-02-19
JP3645556B2 (ja) 2005-05-11
MY107004A (en) 1995-08-30
FI913678A0 (fi) 1991-08-01
CZ282108B6 (cs) 1997-05-14
KR100274281B1 (ko) 2000-12-15

Similar Documents

Publication Publication Date Title
PT98536B (pt) Receptor de televisao
CA1185377A (en) Apparatus for combining a video signal with graphics and text from a computer
EP0096627B1 (en) Interactive computer-based information display system
US5528312A (en) Beam scan velocity modulation apparatus with SVM disabling circuit
JPH087535B2 (ja) デ−タ表示ビデオ・モニタ装置
JPS6384381A (ja) ビデオ信号処理装置
JPS61247179A (ja) ビデオ信号処理及び表示装置
KR100253030B1 (ko) 울트라 블랙 비디오 신호소거 레벨을 갖는 온-스크린 문자 디스플레이용 텔레비젼 시스템
GB2082872A (en) Keying signal generator with false output immunity
US4549203A (en) DC Stabilization system
JPS62104280A (ja) ビデオ信号処理および表示装置
JPS6031336Y2 (ja) カラ−テレビジヨン受像機
JPH06311456A (ja) テレビジョン信号受信機と記録再生装置

Legal Events

Date Code Title Description
BB1A Laying open of patent application

Effective date: 19930507

FG3A Patent granted, date of granting

Effective date: 19981007

MM4A Annulment/lapse due to non-payment of fees, searched and examined patent

Free format text: LAPSE DUE TO NON-PAYMENT OF FEES

Effective date: 20120409