KR970700880A - 데이터 통신 버스를 포함한 회로(Circuit comprising a data communication bus) - Google Patents

데이터 통신 버스를 포함한 회로(Circuit comprising a data communication bus)

Info

Publication number
KR970700880A
KR970700880A KR1019960704189A KR19960704189A KR970700880A KR 970700880 A KR970700880 A KR 970700880A KR 1019960704189 A KR1019960704189 A KR 1019960704189A KR 19960704189 A KR19960704189 A KR 19960704189A KR 970700880 A KR970700880 A KR 970700880A
Authority
KR
South Korea
Prior art keywords
level
bus
buslines
busline
circuit
Prior art date
Application number
KR1019960704189A
Other languages
English (en)
Other versions
KR100354939B1 (ko
Inventor
슈테 헤르만
Original Assignee
요트.게.아. 롤페즈
필립스 일렉트로닉스 엔.브이.
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 요트.게.아. 롤페즈, 필립스 일렉트로닉스 엔.브이. filed Critical 요트.게.아. 롤페즈
Publication of KR970700880A publication Critical patent/KR970700880A/ko
Application granted granted Critical
Publication of KR100354939B1 publication Critical patent/KR100354939B1/ko

Links

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F13/00Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
    • G06F13/38Information transfer, e.g. on bus
    • G06F13/40Bus structure
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F13/00Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
    • G06F13/38Information transfer, e.g. on bus
    • G06F13/40Bus structure
    • G06F13/4063Device-to-bus coupling
    • G06F13/4068Electrical coupling
    • G06F13/4072Drivers or receivers

Abstract

정보가 와이어 논리기능으로 버스에 공급되며, 버스의 전위는 접지레벨로 풀다운되거나 공급레벨을 유지한다. 버스의 데이터라인은 주 전류채널 트랜지스터를 거쳐 상호접속되는 두 부분으로 분할된다. 두 부분에는 상이한 공급전압이 이용된다. 트랜지스터의 제어전극은 최하위 공급전압이 인가된다. 트랜지스터는 두 부분이 풀다운 될 때 전도되고, 두 부분이 풀다운 되지 않을 때 전도되지 않는다.

Description

데이터 통신 버스를 포함한 회로(Circuit comprising a data communication bus)
본 내용은 요부공개 건이므로 전문내용을 수록하지 않았음
도1은 본 발명에 따른 회로의 제1 실시예도. 도2는 본 발명에 따른 회로의 제2 실시예도. 도3은 본 발명에 따른 회로의 제3 실시예도.

Claims (9)

  1. 복수의 서브회로들이 접속되는 통신버스를 포함하는 회로에서, 각각의 서브회로는 기본방식(dominant manner) 또는 퇴행방식(recessive manner)으로 버스를 선택적으로 도출하므로써 데이터를 전송하도록 정렬되고, 버스는 서브회로들중 어느 하나가 기본 방식으로 버스를 도출할 때 기본상태(dominant stater) 에 들어가고, 모든 서브회로들이 퇴행방식으로 버스를 도출할 때 퇴행상태(recessive state)에 들어가도록 정렬되며,서브회로들은 버스의 상태를 검출하여 데이타를 수신하도록 정렬되고, 상기 버스는 리피터 인터페이스를 통해 상호 접속되는제1 및 제2 버스라인을 포함하는데, 각각의 제1 및 제2 버스라인은 버스라인에 접속된 서브회로들중 적어도 하나를가지며, 기본 및 퇴행상태는 제1 및 제2 버스라인상에서 전위의 기본 및 퇴행레벨에 대응하고, 리피터 인터페이스는 제1 및 제2 버스라인상의 전위의 논리적 대응레벨을 제공하도록 정렬된 상기회로에 있어서, 상기 회로는 제1 및제2 버스라인상의 전위를 기본 구동 부재시 및 서로 독립적으로 각각의 퇴행레벨을 취하도록 정렬되는 수단을 포함하며, 리피터 인터페이스는 제1 및/또는 제2 버스라인이 관련 버스라인의 기본레멜 및 기준레벨 사이에 있을 때 제1및 제2버스라인을 전도상태로 하고, 제1및 제2버스라인상의 전위가 관련 버스라인의 각각의 퇴행레벨과 관련 버스라인의 기준 레벨사이에 있을때 접속을 분리 상태로 하는 것을 특징으로 하는 통신버스를 포함한 회로.
  2. 제1항에 있어서, 동작간 제2 버스라인의 퇴행레벨과 기본 레벨사이의 제2 차이보다 큰 기본 레벨과 제1 버스라인의 퇴행 레벨사이의 제1 차이가 되도록 구성되는 것을 특징으로 하는 통신버스를 포함한 회로.
  3. 제1항 또는 제2항에 있어서, 상기 리피터 인터페이스는 주전류 채널과 제어 전극을 갖는 트랜지스터를 포함하며, 주전류 채널과 제어전극을 거쳐 연장하는 제1 및 제2 버스라인간의 접속은 기준 레벨이 소정 레벨 마이너스 트랜지스터 임계 전압에 대응하도록 소정의 전위레벨에 연결되는 것을 특징으로 하는 통신버스를 포함한 회로.
  4. 제3항에 있어서, 상기 트랜지스터는 N채널 정상 오프 MOSFET인 것을 특징으로 하는 통신버스를 포함한 회로.
  5. 제3항에 있어서, 상기 트랜지스터는 바이폴라 트랜지스터인 것을 특징으로 하는 통신버스를 포함한 회로.
  6. 제4항 또는 제5항에 있어서, 상기 트랜지스터의 게이트 전극은 제2 버스라인의 퇴행레벨의 전위를 수신하는 것을 특징으로 하는 통신버스를 포함한 회로.
  7. 제1항 내지 제6항중 어느 한항에 있어서, 제2 버스라인에 접속된 서브회로(들)로의 전류공급을 차단하고, 제2버스라인상의 전위의 퇴행레벨을 실제적으로 기준레벨로 감소하고, 기준레벨을 적어도 기본레벨로 감소하므로써 제1 및 제2 버스라인간의 접속이 계속해서 분리되게 하는 스위칭 수단을 포함하는 것을 특징으로 하는 통신버스를 포함한 회로.
  8. 제7항에 있어서, 제1 버스라인에 접속된 서브회로는 제어를 위해 스위칭 수단에 연결되는 것을 특징으로 하는 통신버스를 포함한 회로.
  9. 제7항 또는 제8항에 있어서, 제2 버스라인은 연속해서 상기 접속을 거쳐 제1 버스라인에 접속되며, 제3 버스라인 및 또다른 접속의 기능은 상기 접속의 기능과 유사하며, 회로는 기본 구동 부재시 퇴행레벨로 제3 버스라인을 구동하기 위한 수단을 포함하는 것을 특징으로 하는 통신버스를 포함한 회로.
    ※ 참고사항 : 최초출원 내용에 의하여 공개하는 것임.
KR1019960704189A 1994-12-02 1995-11-08 데이터 통신 버스를 포함한 회로 KR100354939B1 (ko)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
EP94203510 1994-12-02
EP94203510.6 1994-12-02

Publications (2)

Publication Number Publication Date
KR970700880A true KR970700880A (ko) 1997-02-12
KR100354939B1 KR100354939B1 (ko) 2003-02-05

Family

ID=8217424

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019960704189A KR100354939B1 (ko) 1994-12-02 1995-11-08 데이터 통신 버스를 포함한 회로

Country Status (9)

Country Link
US (1) US5689196A (ko)
EP (1) EP0746820B1 (ko)
JP (1) JP3698439B2 (ko)
KR (1) KR100354939B1 (ko)
CN (1) CN1087453C (ko)
DE (1) DE69522928T2 (ko)
HK (1) HK1013695A1 (ko)
TW (1) TW311309B (ko)
WO (1) WO1996017305A2 (ko)

Families Citing this family (89)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5952890A (en) 1997-02-05 1999-09-14 Fox Enterprises, Inc. Crystal oscillator programmable with frequency-defining parameters
US5960405A (en) 1997-02-05 1999-09-28 Fox Enterprises, Inc. Worldwide marketing logistics network including strategically located centers for frequency programming crystal oscillators to customer specification
FR2774836A1 (fr) 1998-02-10 1999-08-13 Sgs Thomson Microelectronics Dispositif de transmission bi-directionnelle
DE19833693C2 (de) * 1998-07-27 2002-11-07 Wolf Gmbh Richard Schnittstelle für I·2·C-Bus
US6188255B1 (en) 1998-09-28 2001-02-13 Cypress Semiconductor Corp. Configurable clock generator
US6622188B1 (en) * 1998-09-30 2003-09-16 International Business Machines Corporation 12C bus expansion apparatus and method therefor
US6753739B1 (en) 1999-03-24 2004-06-22 Cypress Semiconductor Corp. Programmable oscillator scheme
US6191660B1 (en) 1999-03-24 2001-02-20 Cypress Semiconductor Corp. Programmable oscillator scheme
US6297705B1 (en) 2000-02-23 2001-10-02 Cypress Semiconductor Corp. Circuit for locking an oscillator to a data stream
US6407641B1 (en) 2000-02-23 2002-06-18 Cypress Semiconductor Corp. Auto-locking oscillator for data communications
US6946920B1 (en) 2000-02-23 2005-09-20 Cypress Semiconductor Corp. Circuit for locking an oscillator to a data stream
DE60102018T2 (de) * 2000-06-02 2005-01-27 Thomson Licensing S.A., Boulogne Busbetrieb von integrierten schaltungen mit abgeschalteter versorgungsspannung
US6782068B1 (en) 2000-06-30 2004-08-24 Cypress Semiconductor Corp. PLL lockout watchdog
US6501815B1 (en) 2000-06-30 2002-12-31 Cypress Semiconductor Corp. Loadable divide-by-N with fixed duty cycle
US6742071B1 (en) 2000-07-25 2004-05-25 Cypress Semiconductor Corp. Real-time I/O processor used to implement bus interface protocols
US7093151B1 (en) 2000-09-22 2006-08-15 Cypress Semiconductor Corp. Circuit and method for providing a precise clock for data communications
US8103496B1 (en) 2000-10-26 2012-01-24 Cypress Semicondutor Corporation Breakpoint control in an in-circuit emulation system
US7765095B1 (en) 2000-10-26 2010-07-27 Cypress Semiconductor Corporation Conditional branching in an in-circuit emulation system
US8149048B1 (en) 2000-10-26 2012-04-03 Cypress Semiconductor Corporation Apparatus and method for programmable power management in a programmable analog circuit block
US8160864B1 (en) 2000-10-26 2012-04-17 Cypress Semiconductor Corporation In-circuit emulator and pod synchronized boot
US8176296B2 (en) 2000-10-26 2012-05-08 Cypress Semiconductor Corporation Programmable microcontroller architecture
US6724220B1 (en) 2000-10-26 2004-04-20 Cyress Semiconductor Corporation Programmable microcontroller architecture (mixed analog/digital)
US6813672B1 (en) 2001-02-23 2004-11-02 Cypress Semiconductor Corp. EMC enhancement for differential devices
US6760872B2 (en) 2001-03-19 2004-07-06 Cypress Semiconductor Corp. Configurable and memory architecture independent memory built-in self test
US6931465B1 (en) 2001-03-31 2005-08-16 Cypress Semiconductor Corp. Intelligent, extensible SIE peripheral device
US6772251B1 (en) 2001-05-04 2004-08-03 Cypress Semiconductor Corporation Bit interleaved data serial interface
US6625782B1 (en) 2001-08-13 2003-09-23 Cypress Semiconductor Corp. Software structure methodology description of programmable phase-locked loop die and device presentation techniques
US7406674B1 (en) 2001-10-24 2008-07-29 Cypress Semiconductor Corporation Method and apparatus for generating microcontroller configuration information
US6559726B1 (en) 2001-10-31 2003-05-06 Cypress Semiconductor Corp. Multi-modulus counter in modulated frequency synthesis
US8078970B1 (en) 2001-11-09 2011-12-13 Cypress Semiconductor Corporation Graphical user interface with user-selectable list-box
US8042093B1 (en) 2001-11-15 2011-10-18 Cypress Semiconductor Corporation System providing automatic source code generation for personalization and parameterization of user modules
US7774190B1 (en) 2001-11-19 2010-08-10 Cypress Semiconductor Corporation Sleep and stall in an in-circuit emulation system
US7844437B1 (en) 2001-11-19 2010-11-30 Cypress Semiconductor Corporation System and method for performing next placements and pruning of disallowed placements for programming an integrated circuit
US6971004B1 (en) 2001-11-19 2005-11-29 Cypress Semiconductor Corp. System and method of dynamically reconfiguring a programmable integrated circuit
US7770113B1 (en) 2001-11-19 2010-08-03 Cypress Semiconductor Corporation System and method for dynamically generating a configuration datasheet
US8069405B1 (en) 2001-11-19 2011-11-29 Cypress Semiconductor Corporation User interface for efficiently browsing an electronic document using data-driven tabs
US8103497B1 (en) 2002-03-28 2012-01-24 Cypress Semiconductor Corporation External interface for event architecture
US7308608B1 (en) 2002-05-01 2007-12-11 Cypress Semiconductor Corporation Reconfigurable testing system and method
US7225282B1 (en) * 2002-06-13 2007-05-29 Silicon Image, Inc. Method and apparatus for a two-wire serial command bus interface
US7689724B1 (en) 2002-08-16 2010-03-30 Cypress Semiconductor Corporation Apparatus, system and method for sharing data from a device between multiple computers
US7761845B1 (en) 2002-09-09 2010-07-20 Cypress Semiconductor Corporation Method for parameterizing a user module
US7293118B1 (en) 2002-09-27 2007-11-06 Cypress Semiconductor Corporation Apparatus and method for dynamically providing hub or host operations
US6771095B1 (en) * 2002-11-22 2004-08-03 Analog Devices, Inc. Level translating digital switch
CN100407578C (zh) * 2002-11-22 2008-07-30 模拟器件公司 电平转换数字开关
US6822480B1 (en) 2003-09-02 2004-11-23 Micrel, Incorporated Bi-directional bus level translator
BRPI0413824A (pt) * 2003-09-09 2006-10-24 Thomson Licensing aparelho de elevação ativa para um barramento de dados
US7295049B1 (en) 2004-03-25 2007-11-13 Cypress Semiconductor Corporation Method and circuit for rapid alignment of signals
US7231474B1 (en) 2004-06-01 2007-06-12 Advanced Micro Devices, Inc. Serial interface having a read temperature command
US8286125B2 (en) 2004-08-13 2012-10-09 Cypress Semiconductor Corporation Model for a hardware device-independent method of defining embedded firmware for programmable systems
US8082531B2 (en) 2004-08-13 2011-12-20 Cypress Semiconductor Corporation Method and an apparatus to design a processing system using a graphical user interface
US8069436B2 (en) 2004-08-13 2011-11-29 Cypress Semiconductor Corporation Providing hardware independence to automate code generation of processing device firmware
DE102005002752B4 (de) * 2005-01-20 2008-03-27 Siemens Ag Spannungsversorgungsvorrichtung für ein Busgerät sowie Busgerät
US7332976B1 (en) 2005-02-04 2008-02-19 Cypress Semiconductor Corporation Poly-phase frequency synthesis oscillator
US8073042B1 (en) 2005-04-13 2011-12-06 Cypress Semiconductor Corporation Recursive range controller
US7400183B1 (en) 2005-05-05 2008-07-15 Cypress Semiconductor Corporation Voltage controlled oscillator delay cell and method
FR2885710B1 (fr) * 2005-05-11 2007-08-03 Stmicroelectronics Maroc Selection d'adresse pour bus i2c
US8521970B2 (en) 2006-04-19 2013-08-27 Lexmark International, Inc. Addressing, command protocol, and electrical interface for non-volatile memories utilized in recording usage counts
US7426613B2 (en) * 2005-06-16 2008-09-16 Lexmark International, Inc. Addressing, command protocol, and electrical interface for non-volatile memories utilized in recording usage counts
US9245591B2 (en) 2005-06-16 2016-01-26 Lexmark International, Inc. Addressing, command protocol, and electrical interface for non-volatile memories utilized in recording usage counts
US8089461B2 (en) 2005-06-23 2012-01-03 Cypress Semiconductor Corporation Touch wake for electronic devices
US7348803B2 (en) * 2005-06-24 2008-03-25 Integrated Electronic Solutions Pty. Ltd. Bi-directional bus buffer
US7809973B2 (en) * 2005-11-16 2010-10-05 Cypress Semiconductor Corporation Spread spectrum clock for USB
US8085067B1 (en) 2005-12-21 2011-12-27 Cypress Semiconductor Corporation Differential-to-single ended signal converter circuit and method
US8035455B1 (en) 2005-12-21 2011-10-11 Cypress Semiconductor Corporation Oscillator amplitude control network
US8067948B2 (en) 2006-03-27 2011-11-29 Cypress Semiconductor Corporation Input/output multiplexer bus
US7446565B2 (en) * 2006-06-15 2008-11-04 California Micro Devices Apparatus and method that provides active pull-up and logic translation from one signal mode to another signal mode
US8564252B2 (en) * 2006-11-10 2013-10-22 Cypress Semiconductor Corporation Boost buffer aid for reference buffer
US7840734B2 (en) * 2006-12-21 2010-11-23 Hendon Semiconductors Pty Ltd. Simple bus buffer
JP2008227589A (ja) * 2007-03-08 2008-09-25 Matsushita Electric Ind Co Ltd 双方向レベルシフト回路および双方向バスシステム
US8040266B2 (en) 2007-04-17 2011-10-18 Cypress Semiconductor Corporation Programmable sigma-delta analog-to-digital converter
US8026739B2 (en) 2007-04-17 2011-09-27 Cypress Semiconductor Corporation System level interconnect with programmable switching
US7737724B2 (en) 2007-04-17 2010-06-15 Cypress Semiconductor Corporation Universal digital block interconnection and channel routing
US8130025B2 (en) 2007-04-17 2012-03-06 Cypress Semiconductor Corporation Numerical band gap
US8092083B2 (en) 2007-04-17 2012-01-10 Cypress Semiconductor Corporation Temperature sensor with digital bandgap
US9564902B2 (en) 2007-04-17 2017-02-07 Cypress Semiconductor Corporation Dynamically configurable and re-configurable data path
US8516025B2 (en) 2007-04-17 2013-08-20 Cypress Semiconductor Corporation Clock driven dynamic datapath chaining
US8035401B2 (en) * 2007-04-18 2011-10-11 Cypress Semiconductor Corporation Self-calibrating driver for charging a capacitive load to a desired voltage
US8266575B1 (en) 2007-04-25 2012-09-11 Cypress Semiconductor Corporation Systems and methods for dynamically reconfiguring a programmable system on a chip
US9720805B1 (en) 2007-04-25 2017-08-01 Cypress Semiconductor Corporation System and method for controlling a target device
US8065653B1 (en) 2007-04-25 2011-11-22 Cypress Semiconductor Corporation Configuration of programmable IC design elements
US7793022B2 (en) * 2007-07-25 2010-09-07 Redmere Technology Ltd. Repeater for a bidirectional serial bus
US8049569B1 (en) 2007-09-05 2011-11-01 Cypress Semiconductor Corporation Circuit and method for improving the accuracy of a crystal-less oscillator having dual-frequency modes
US9448964B2 (en) 2009-05-04 2016-09-20 Cypress Semiconductor Corporation Autonomous control in a programmable system
US8364870B2 (en) 2010-09-30 2013-01-29 Cypress Semiconductor Corporation USB port connected to multiple USB compliant devices
ITTO20110714A1 (it) * 2011-08-01 2013-02-02 Indesit Co Spa Dispositivo di interfacciamento con una linea bus bidirezionale di tipo i2c
US9667240B2 (en) 2011-12-02 2017-05-30 Cypress Semiconductor Corporation Systems and methods for starting up analog circuits
US9454500B2 (en) 2013-06-17 2016-09-27 Nxp B.V. Network communication control apparatus, system and method
IT201700043020A1 (it) * 2017-04-19 2018-10-19 D E M S P A Apparato elettronico con uscita a trasmissione digitale e seriale e dispositivo per misurare grandezze elettriche comprendente tale apparato elettronico
KR102636496B1 (ko) * 2018-09-14 2024-02-15 삼성전자주식회사 통신 장치 및 이를 포함하는 전자 장치

Family Cites Families (10)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US3832489A (en) * 1973-02-26 1974-08-27 Digital Equipment Corp Bidirectional bus repeater
US4419592A (en) * 1980-07-21 1983-12-06 International Business Machines Corporation Bidirection data switch sequencing circuit
US4703198A (en) * 1986-07-07 1987-10-27 Ford Motor Company Bi-directional data transfer circuit that is directionally responsive to the impedance condition of an associated input/output port of a microcomputer
JPH01224819A (ja) * 1988-03-04 1989-09-07 Hitachi Ltd バス制御方式
US5084637A (en) * 1989-05-30 1992-01-28 International Business Machines Corp. Bidirectional level shifting interface circuit
DE69221338T2 (de) * 1991-01-18 1998-03-19 Nat Semiconductor Corp Steuervorrichtung für Wiederholerschnittstelle
US5107148A (en) * 1991-04-12 1992-04-21 Motorola, Inc. Bidirectional buffer having tri-state buffers for circuit isolation
FR2676559A1 (fr) * 1991-05-13 1992-11-20 Matra Defense Dispositif d'extension de bus bidirectionnel.
EP0549165A2 (en) * 1991-12-23 1993-06-30 National Semiconductor Corporation Power conserving integrated circuit
US5300835A (en) * 1993-02-10 1994-04-05 Cirrus Logic, Inc. CMOS low power mixed voltage bidirectional I/O buffer

Also Published As

Publication number Publication date
WO1996017305A2 (en) 1996-06-06
CN1087453C (zh) 2002-07-10
JPH09512371A (ja) 1997-12-09
JP3698439B2 (ja) 2005-09-21
DE69522928D1 (de) 2001-10-31
EP0746820B1 (en) 2001-09-26
EP0746820A1 (en) 1996-12-11
TW311309B (ko) 1997-07-21
DE69522928T2 (de) 2002-04-11
KR100354939B1 (ko) 2003-02-05
WO1996017305A3 (en) 1996-08-08
US5689196A (en) 1997-11-18
CN1144003A (zh) 1997-02-26
HK1013695A1 (en) 1999-09-03

Similar Documents

Publication Publication Date Title
KR970700880A (ko) 데이터 통신 버스를 포함한 회로(Circuit comprising a data communication bus)
US5450025A (en) Tristate driver for interfacing to a bus subject to overvoltage conditions
JP3796034B2 (ja) レベル変換回路および半導体集積回路装置
EP0621694B1 (en) Low power interface circuit
US6208171B1 (en) Semiconductor integrated circuit device with low power consumption and simple manufacturing steps
US6351158B1 (en) Floating gate circuit for backwards driven MOS output driver
KR940022279A (ko) 신호전송방법과 신호전송회로 및 그것을 사용한 정보처리시스템
KR970019071A (ko) 레벨 변환 회로(Level Converting Circuit)
EP1032132B1 (en) An output buffer for a low voltage differential signaling receiver
US20040207450A1 (en) Voltage level shifter and system mounting voltage level shifter therein
JP3400294B2 (ja) プル・アップ回路及び半導体装置
US4488067A (en) Tristate driver circuit with low standby power consumption
US3739194A (en) Static bipolar to mos interface circuit
CN1415153A (zh) 可选择工作在电压或电流模式的发射机
US5847576A (en) Low power, variable logic threshold voltage, logic gates
US6501298B1 (en) Level-shifting circuitry having “low” output during disable mode
JPS5941205B2 (ja) 電子回路
KR910002503B1 (ko) 전송게이트 회로
JP4007698B2 (ja) 表示パネルの駆動回路
KR20010049639A (ko) 데이터버스 송신기
JP3729965B2 (ja) バッファ回路
KR920004731B1 (ko) 안정화된 다전원 공급회로
KR980004965A (ko) 전원 전압보다 더 높은 전압을 공급하는 회로를 구비한 반도체 회로
JP3081066B2 (ja) 半導体集積回路装置
KR960012807A (ko) 양방향 버스 인터페이스 전환 장치 및 데이타 전송 시스템

Legal Events

Date Code Title Description
A201 Request for examination
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20130820

Year of fee payment: 12

FPAY Annual fee payment

Payment date: 20140825

Year of fee payment: 13

EXPY Expiration of term