CN100432973C - 集成电路处于未通电状态时的总线操作 - Google Patents

集成电路处于未通电状态时的总线操作 Download PDF

Info

Publication number
CN100432973C
CN100432973C CNB018106145A CN01810614A CN100432973C CN 100432973 C CN100432973 C CN 100432973C CN B018106145 A CNB018106145 A CN B018106145A CN 01810614 A CN01810614 A CN 01810614A CN 100432973 C CN100432973 C CN 100432973C
Authority
CN
China
Prior art keywords
bus
circuit
links
power supply
integrated circuit
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Fee Related
Application number
CNB018106145A
Other languages
English (en)
Other versions
CN1434945A (zh
Inventor
威廉·J·特斯丁
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Thomson Licensing SAS
International Digital Madison Patent Holding SAS
Original Assignee
Thomson Licensing SAS
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Thomson Licensing SAS filed Critical Thomson Licensing SAS
Publication of CN1434945A publication Critical patent/CN1434945A/zh
Application granted granted Critical
Publication of CN100432973C publication Critical patent/CN100432973C/zh
Anticipated expiration legal-status Critical
Expired - Fee Related legal-status Critical Current

Links

Images

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F13/00Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
    • G06F13/38Information transfer, e.g. on bus
    • G06F13/40Bus structure
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N3/00Scanning details of television systems; Combination thereof with generation of supply voltages
    • H04N3/10Scanning details of television systems; Combination thereof with generation of supply voltages by means not exclusively optical-mechanical
    • H04N3/16Scanning details of television systems; Combination thereof with generation of supply voltages by means not exclusively optical-mechanical by deflecting electron beam in cathode-ray tube, e.g. scanning corrections
    • H04N3/18Generation of supply voltages, in combination with electron beam deflecting
    • H04N3/185Maintaining dc voltage constant
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N21/00Selective content distribution, e.g. interactive television or video on demand [VOD]
    • H04N21/40Client devices specifically adapted for the reception of or interaction with content, e.g. set-top-box [STB]; Operations thereof
    • H04N21/43Processing of content or additional data, e.g. demultiplexing additional data from a digital video stream; Elementary client operations, e.g. monitoring of home network or synchronising decoder's clock; Client middleware
    • H04N21/443OS processes, e.g. booting an STB, implementing a Java virtual machine in an STB or power management in an STB
    • H04N21/4436Power management, e.g. shutting down unused components of the receiver
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N5/00Details of television systems
    • H04N5/44Receiver circuitry for the reception of television signals according to analogue transmission standards
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N5/00Details of television systems
    • H04N5/63Generation or supply of power specially adapted for television receivers
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F2213/00Indexing scheme relating to interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
    • G06F2213/0016Inter-integrated circuit (I2C)
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N21/00Selective content distribution, e.g. interactive television or video on demand [VOD]
    • H04N21/40Client devices specifically adapted for the reception of or interaction with content, e.g. set-top-box [STB]; Operations thereof
    • H04N21/41Structure of client; Structure of client peripherals
    • H04N21/426Internal components of the client ; Characteristics thereof
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N5/00Details of television systems
    • H04N5/44Receiver circuitry for the reception of television signals according to analogue transmission standards
    • H04N5/445Receiver circuitry for the reception of television signals according to analogue transmission standards for displaying additional information
    • H04N5/45Picture in picture, e.g. displaying simultaneously another television channel in a region of the screen

Landscapes

  • Engineering & Computer Science (AREA)
  • Multimedia (AREA)
  • Signal Processing (AREA)
  • General Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Software Systems (AREA)
  • Computer Hardware Design (AREA)
  • Physics & Mathematics (AREA)
  • General Physics & Mathematics (AREA)
  • Power Sources (AREA)
  • Television Receiver Circuits (AREA)
  • Small-Scale Networks (AREA)

Abstract

一种可应用于例如民用电子装置的电路结构,其使得在和总线相连的元件例如集成电路之间能够通信。按照一个实施例,响应一种故障状态,运行电源被转换为断开状态。和与所述总线相连的集成电路相关的一个接口电路控制由接口电路和集成电路在总线上的加载,使得可以继续在总线上的装置之间的通信。因此,当故障状态引起运行电源的丢失时,可以在和总线相连的第三集成电路处于断电的状态下,通过总线从在加电状态下的第一集成电路向在加电状态下的第二集成电路传递指令。

Description

集成电路处于未通电状态时的总线操作
本发明涉及一种用于通过总线进行通信的装置和方法,更具体地说,本发明涉及一种用于通过和多个集成电路相连的总线当其中一个或几个集成电路处于未通电状态时进行通信的装置和方法。
电子系统,例如电视接收机,通常包括一个或几个用于连接多个集成电路并使它们能够在相互之间发送和接收数据的总线。在消费者电子应用中通常使用的一种熟知的总线是中间集成电路总线(“IIC总线”或“12C总线”)。所述IIC总线是一种两种传输介质的双向的数字总线,其能够使两个IC同时在总线通路上通信。IC以“主”操作模式启动在总线上的数据传输操作,并产生进行数据传输所需的时钟信号。IC以“从”操作模式通过主IC来实现操作或通信的IC,因而IC被指令发送或接收数据。每个IC在总线上被分配一个唯一的地址。
一些系统包括多个IIC总线。在这种系统中,一般称为备用(“STBY”)总线的一个IIC总线用于当系统被切断时传输信号。例如,备用总线可以用于传输使系统接通的信号,例如在微处理器和IC之间的用于控制系统内的各个电源的信号。备用总线的另一个用途可以是在微处理器和电可擦除可编程只读存储器(EEPROM)之间提供通信。系统还可以包括一般被称为运行(“RUN”)总线的另一种IIC总线,其用于当系统接通时传输信号。术语“运行”和“备用”也可以用于指不同的系统电源。具体地说,运行电源指的是当系统接通时使用的电源,而备用电源指的是当系统断开时使用的电源。不过,备用电源也可以在系统接通时提供功率。
一些系统当其断开时,除去微控制器和一些选择的IC之外,不向任何的系统IC提供功率。当这种系统被接通时,在参与其它的系统功能之前,微控制器一般必须接通运行电源。一旦所有系统电源被接通,微控制器便可以在运行总线上和IC通信。不过,存在这样的情况,其中在系统电源接通之前便需要通过运行总线进行通信。
例如,一种所述的情况涉及这样的布置,其中在运行总线上的IC接收来自备用电源和运行电源的功率。如果在系统中发生故障,使得失去运行电源,则IC可以从备用电源继续接收功率,而不知道故障状态。当故障状态被纠正因而运行电源被恢复时,IC不知道状态所发生的改变而直接回复到先前的操作状态。如果在电源被恢复之后,立即由IC引起过量的负荷,则可能引起导致电源急剧下降的不希望的加载状态。在正常状态下,在启动时可以利用例如使用增强电路或者按顺序加电处理的方法,从而阻止电压下降,并确保按顺序恢复到操作状态。不过,如果在总线上的一个或几个IC不知道故障状态,并且微控制器不能通过运行总线和IC通信,这将是不可能的。
由上述可见,当运行电源断开时,希望微控制器和与运行总线相连的各个IC通信。不过,在运行电源恢复之前,各种状态可能妨碍通过运行总线进行的通信。首先,由于在IC的输入脚上的用于静电放电(ESD)保护的本征衬底二极管,使得在其它的IC不加电时通常不可能和运行总线上的一个IC通信。此外,具有用于从3.3V的逻辑电平转换到5V的逻辑电平总线的总线接口电路,其禁止在运行电源断开时和运行总线上的特定的IC通信。这些条件极大地妨碍了提供所需的总线通信的能力。因而,需要克服上述的障碍,使得在和总线相连的一个或几个IC处于未加电状态时能够通过总线进行通信。
美国专利5,946,495披露了一种数据通信电路,其具有冗余的电源和多个与12C总线相连的多个外围装置,其中需要在加电状态期间使所述电源相互通信。在这方面,`495专利披露了利用一个开关和电源隔离的多个外围装置。在加电期间,所述开关被打开,从而使所述外围装置和电源隔离,但是电源能够相互通信。当开关闭合时,所述电源和外围装置通过12C总线彼此相连。
本发明提供一种用于克服上述问题的装置和方法。具体地说,本发明提供一种装置和方法,其能够保证即使当总线上的一个集成电路处于未加电状态时,另一个集成电路也可以和总线上的其它集成电路进行通信。
在一个方面,本发明是一种电路结构,包括:和第一电源相连的总线;和所述总线相连的第一集成电路;和所述总线相连的第二集成电路;以及通过一个接口电路和所述总线相连的第三集成电路,所述第三集成电路和所述接口电路的每一个分别和第一、第二运行电源相连,其中当发生失去运行电源的故障状态时,所述接口电路用这种方式控制由所述接口电路和第三集成电路加于所述总线上的加载,使得第一集成电路和第二集成电路能够通过所述总线继续进行相互之间的通信。
在另一个方面,本发明是一种电视装置,包括:和第一电源相连的总线;用于接收电视信号的输入端;包括偏转电路的显示器;和所述总线相连的微控制器;和所述总线、输入端以及显示器相连的第一处理电路,所述第一处理电路接收电视信号并产生用于驱动显示器的输出信号;通过一个接口电路和所述总线相连的第二处理电路,所述第二处理电路以及所述接口电路的每一个分别和第一、第二运行电源相连,其中当发生引起失去运行电源的故障状态时,所述接口电路用这种方式控制由所述接口电路和所述第二处理电路在所述总线上的加载,使得所述微控制器和所述第一处理电路能够通过总线在相互之间继续进行通信,借以使所述微控制器能够在重新启动运行电源之前断开所述第一处理电路。
本发明的上述的和其它的特征和优点以及实现它们的方式通过参阅下面结合附图对本发明的实施例进行的说明可以更好地理解,其中:
图1是适用于实现本发明的示例的电视装置的方块图;
图2是表示各个集成电路通过12C总线和微处理器连接的总线图;
图3是表示各个电源和图2的集成电路的连接的方块图;
图4是表示各个集成电路通过总线接口电路和12C总线连接的示意图;以及
图5是表示图4的电路配置的操作的流程图。
这里提出的范例说明本发明的优选实施例,并且这些范例不以任何方式构成对本发明的范围的限制。
现在参看附图,图1是用于实施本发明的示例的电视装置100的方块图。有关电视信号处理的电视装置100的各个部件的结构和工作对于本领域技术人员是熟知的,因而这里不再详细说明。电视装置100包括输入端102,其接收RF电视信号,例如来自天线或者电缆的电视信号,并把所述信号提供给主调谐器106和第二调谐器104中的一个。主调谐器106的输出被提供给芯片彩色TV IC 120,其执行和处理输入的视频信号相关的若干功能。芯片IC 120能够实现和彩色TV系统相关的多个功能,包括但不限于,声音IF和FM解调,音量控制,利用可选择的片上低通滤波器进行视频处理,利用可选择的带通滤波器进行视频处理,水平和垂直偏转控制,外部GRB转换和AKB功能。芯片IC在本领域内是熟知的,并且包括例如由Sanyo Corporation制造的LA7612N。
从芯片IC 120输出的合成视频被提供给视频开关108的输入端。视频开关108还接收来自第二调谐器104的输入和AUX输入,并响应用户输入选择所需的视频信号。和主图像以及插入图像相关的视频信号被提供给FPIP IC 110,其组合视频信号,从而提供所需的视频显示。组合的视频信号被提供给芯片IC 120,其进行进一步处理,从而产生用于驱动输出电路126所需的R,G,B,信号。芯片IC 120还通过控制垂直驱动电路154和回扫电路155提供对偏转电路的控制。芯片IC 120还对音频处理器130提供分离的音频信号,所述音频处理器产生用于驱动扬声器132的信号。使用这种结构的电视装置例如包括由Thomaon multimedia Inc.of IndianapolisIN制造的CTC 195。
微控制器150控制电视装置100的整个操作,并通过总线协调各个集成电路的操作。微控制器还通过电源控制电路156控制电视装置100的整个接通和切断状态。合适的微控制器包括但不限于,由SGS Thomson制造的ST92196。
和上述的电视装置相关的各个集成电路由RUN IIC总线170和STBY IIC总线180互联。如上所述,IIC总线是一种简单的双向2线总线,其用于有效的IC间的控制。所述两条导线,即串行数据(SDA)线和串行时钟(SCL)线,在由所述总线相连的装置之间传递信息。SDA和SCL一般通过上拉电阻和正电源电压相连。当所述总线处于空闲状态时,SDA和SCL处于高状态。在数据传递期间,指定的主装置在SCL线上产生时钟信号,并寻址指定的从装置,从而和指定的从装置之间开始传递数据。在SDA线上的数据必须在时钟的高状态期间稳定,并且只有当在SCL线上的时钟信号是低时数据线的高状态和低状态才能改变。
如图2所示,微控制器150通过IIC运行总线170和FPIP IC 110、视频开关108、主调谐器106、芯片IC 120、第二调谐器104、以及服务连接器172相连。微控制器150还通过IIC备用总线180和服务连接器172以及EEPROM 151相连。在本实施例中,微控制器150通过电源控制电路156接通电视装置100。在启动期间,微控制器150在接通水平偏转以及电视装置100的各个部件之前首先接通运行电源。一旦电视装置100被接通,并且各个电源工作,微控制器150便可以和IIC运行总线170上的各个部件通信。不过,如下所述,当运行电源无效时,可能需要微控制器150和各个IC通信。
按照本发明,微控制器150对于各个电源以及各个IC的管理如图3和图4所示。如图3所示,用于各个调节器的主16V电源从产生140V Reg B+的变压器上的抽头得到。SMT 160的初级侧通过开关Q2被SMT控制器159控制。16V电源被提供给7.5V备用调节器162、7.5V运行调节器164、5V备用调节器166和12V运行调节器168的输入端。备用调节器162和运行调节器164的输出提供给芯片IC 120。备用调节器166的输出提供给运行总线170(V1)和微控制器150。运行调节器168的输出被提供给接口电路160和161(V2)以及运行调节器169,其又对包括FPIP IC 110的装置中的3.3V的器件提供所需的操作电压。微控制器150通过电源控制电路156控制运行调节器164和168的接通/断开状态。最后,芯片IC 120部分地通过开关Q1控制偏转电路。
如上所述,芯片IC 120由备用调节器162和运行调节器164供电。更具体地说,芯片IC 120的总线部分由备用调节器162供电,而该IC的其余部分由运行调节器164供电。5V的备用电压通过电阻R1提供给IIC运行总线170。
FPIP IC 110和运行IIC总线170相连,所述总线包括数据线200和时钟线202,如图4所示。FPIP IC 110包括通过接口电路160和时钟线202相连的输入CLK_IN和通过接口电路161和数据线200相连的输入DATA_IN。FPIP IC 110还包括通过开关Q5和数据线200相连的输出DATA_OUT。FPIPIC 110从运行调节器169接收3.3V的操作电源。需要一个接口电路将FPIPIC总线110连接到IIC运行总线170,从而使在FPIP IC和IIC运行总线之间具有互用性。具体地说,总线170、微控制器150、调谐器106、视频开关108和芯片IC 120是5V的器件。即,它们都使用5V表示逻辑高状态。相对地,FPIP IC 110是3,3V的器件。因而,需要一个接口电路把5.5V的逻辑变为3.3V的逻辑。虽然图4只示出了和IIC运行总线170相连的元件150、106、108、120和160,但是应当理解,还有其它的IC和IIC运行总线170相连。
接口电路160包括开关Q3、电容器C2和电阻R3-7。C2和R3-7的优选值是100pf,100欧姆,6.8千欧,180欧姆,1千欧,以及4.7千欧姆。选择接口电路160的元件值,使得确保在运行电源故障的情况下在IIC运行总线170上所需的加载。
如同注意到的那样,在上述结构中产生的问题和在引起运行电源丢失的故障状态下微控制器150和在IIC运行总线170上的各个IC的进行通信的能力有关。如果发生故障状态,例如“看门狗”事件,则运行电源被切断,因而,芯片IC 120的运行部分断电。不过,因为芯片IC 120的总线部分通过备用调节器162供电,芯片IC 120则继续操作,好象处于接通状态。当运行电源通过微控制器150恢复时,因为IC 120不知道先前的故障状态,所以芯片IC 120立即恢复对偏转电路中的回扫的驱动。结果,在主开关方式电源上的初始加载大于期望的值,因而引起开关方式变压器SMT的输出的急剧降低,从而引起电视装置100内的故障状态。变压器SMT的输出的急剧降低可以在启动回扫时利用增强电路来阻止。不过,因为芯片IC 120不知道曾经发生过故障状态,因而芯片IC立即返回先前的操作状态,不会采取措施来补偿这个状态。
更具体地说,调节器162、164、166和168的电源从主开关方式变压器160的输出得到。16V的备用电源通过接通作为140V的“调节的B+”的同一个变压器被间接地调节。只要140V的电源具有负载,所述调节便能正常进行。当电视装置100被关断时,140V的负载被除去,并且调节器的电源下降到大约12V。根据允差,这个值能够或者不能够使微控制器150开始进入正确的功率降低操作。增强电路163可以加入工作,以便解决这个问题。增强电路163改变从140V电源到比较器157的用于驱动控制SMT 160初级的光隔离器158的电阻分压器。当23V的运行电源断开而回扫工作时,增强电路163是无效的,并且140V电源被调节为140V。当电视装置100被关断时,23V的运行电源被关断,增强电路163把140V电源增强到大约160V。在正常接通期间,增强电路163保持有效,直到140V电源的负载存在并稳定。不过,如果来自芯片IC 120的HDRIV信号由于“看门狗复位”的显象管电弧或ESD条件而未被切断,则增强电路163保持禁止。当微控制器150完成复位,并且增强电路163被禁止时,来自SMT 160的16V的电源将下降到大约12V。这就阻止了微控制器正确地接通电视装置100。
为了阻止这种不希望的状态,和IIC运行总线170相连的所有IC在运行电源重新启动之前必须被切断。因此,当故障状态发生时,微控制器150必须能够通过IIC运行总线170切断芯片IC 120。不过,由于这样的事实,即,由运行调节器168提供接口电路160和161的电源,则会发生问题。当运行电源被除去时,运行调节器168和开关Q3,Q4的集电极的连接趋于分别下拉总线200和202上的电压。借以阻止通过运行总线170进行通信。
本发明通过提供一种装置和方法来克服上述问题,所述装置和方法用于确保即使在运行电源被除去时也能使微控制器150能够通过IIC运行总线170以及接口电路160和161继续和芯片IC 120进行通信。具体地说,示例的接口电路在IIC运行总线170上建立和维持一个电压,所述电压足以使得在运行电源被除去时微控制器150也能和芯片IC 120通信。示例的接口电路包括用于当运行电源丢失时把由接口电路和FPIP IC 110引起的在IIC运行总线170上的加载控制到一个预定的电平,所述预定的电平足以保证微控制器150可以和芯片IC 120通信。这样,微控制器150即使故障状态期间并在恢复运行电源之前也能够使芯片IC 120断电。
下面说明包括接口电路160和161的图4的电路操作。虽然所述电路参照接口电路160进行说明,但是应当理解,类似的说明也可应用于接口电路161的操作。
当发生故障状态时,运行电源164和168成为无效的。具体地说,接口电路160的12V的电源(“V2”)、芯片IC 120的运行电源(“V4”)以及FPIP IC 110的3.3V运行电源成为无效。微控制器150和芯片IC 120的总线部分分别通过备用调节器166和162继续接收功率。
关于IIC运行总线170,时钟线202的加载按照下述过程建立。如上所述,在总线202上的电压在总线170有效时大约是5V,并且系统使用5V代表逻辑高状态。因而,为了使总线202模拟电视装置处于接通的状态,在总线202上的电压必须表示逻辑高状态。在建立总线202上的电压时,从晶体管Q3的基极到集电极的本征二极管把基极上的电压箝位到0.7V(假定在100欧姆的电阻中的电流是小的)。和5V的备用调节器166相连的电阻R1对晶体管Q3的基极上拉。在总线202上的电压由上拉到5V的电阻R1的10千欧的电阻上的电压、6.8千欧的电阻R4两端的电压降、以及晶体管Q3的基极-集电极电压(大约为0.7V)确定。因此,当运行电源无效时,在时钟线202上的电压大约为2.5V。因为芯片IC120具有作为逻辑高状态的2.4V的阈值电压,2.5V的总线电压足以保证芯片IC 120可以检测到时钟线202上的逻辑高状态。虽然在示例的实施例中电阻R4的值是6.8千欧,电阻R4的值可以根据需要选择,使得保证在运行总线170上的加载维持在芯片IC 120能够识别逻辑高电平所需的门限以上。可以看出,电阻R4的值可以根据需要选择,使得在故障状态期间能够控制接口电路160和FPIPIC 110的加载。所需的加载可以由在所述总线上的IC能够检测到高状态所需的门限电压确定。
为了改进可靠性,可以使用芯片IC 120的“推挽”方式。在这个方式下,微控制器150的输出电压被限制在3.3V,但是现在的驱动阻抗大约为2千欧,而不是10千欧,相对R4+R3加上Q3的基极到集电极之间的0.7V的电压而工作。使用推挽方式能够提供附加的驱动能力。所述推挽方式在2000年9月11日申请的序列号为09/581,780的美国专利申请中详细说明了,该专利被转让给本发明的转让人,并被包括在此作为参考。一旦按照上述方式建立时钟线202以及数据线200上的电压,微控制器150便可以通过运行总线170命令芯片IC 120使其截止。通过在运行电源恢复接通之前使芯片IC 120截止,则可以避免故障状态。
图5表示在故障和重新启动期间电视装置100执行的操作的流程图,其中电视装置100的各个IC被置于切断状态,以便保证可以实现电视装置的正确的重新启动。在步骤200,检测到故障状态,并且作为响应,在步骤202运行电源被切断。当运行电源被切断时,在步骤204,接口电路在总线170上建立一个新的电压。如上所述,新的电压足以保证微控制器150在步206和芯片IC 120通信。一旦包括芯片IC 120的各个IC被截止,微控制器便在步骤208在启动处理期间恢复运行电源。
虽然本发明示例的实施例说明了在实施彩色电视功能时使用的芯片IC的使用,但本发明可应用于任何这样的电路装置,其中IC通过接口电路和总线相连,并且其中故障状态可以以这样的方式导致总线的加载,使得可以阻止通过总线进行通信。此外,虽然针对电视装置进行了说明,但本发明可应用于任何音频、视频或其它民用电子装置,例如视频盒式录像机(VCR),数字卫星接收机,数字视频盘(DVD)播放器,CD盘播放器,计算机或类似的系统,其中需要确保通过总线进行的通信,如上所述。此外,本发明可以应用于通过特定的总线构成网络的装置中。在这种网络环境中,一个装置失去电源可以引起失去通过总线进行通信的能力。和由本发明的接口电路提供的加载控制类似,装置的主接口电路可被设计用于把加载限制到一个能够使总线上的装置,或者使总线上的选择的装置,能够相互通信的预定值。
虽然说明了本发明的优选实施例,但是,在本发明的构思和范围内可以作出许多改变和改型。因此,本申请旨在覆盖使用本发明的基本原理作出的任何的改型、使用或修改。本发明的范围只由所附的权利要求限定。

Claims (15)

1.一种电路结构,包括:
和第一电源相连的总线(170);
和所述总线相连的第一集成电路(150),所述第一集成电路识别作为逻辑高电平的第一预定电压电平;
和所述总线相连的第二集成电路(120),所述第二集成电路识别作为逻辑高电平的第一预定电压电平;以及
和所述总线相连的第三集成电路(110),其特征在于,
所述第三集成电路识别作为逻辑高电平的和所述第一预定电压电平不同的第二预定电压,所述第三集成电路通过接口电路(160,161)和所述总线相连,所述接口电路进行双向电平移动,从而使得第三集成电路和第一以及第二集成电路能够协同工作,所述第三集成电路和所述接口电路的每一个分别和第一、第二运行电源(12V_RUN,3.3V_RUN)相连,并且其中当发生失去所述运行电源的故障状态时,由所述接口电路和所述第三集成电路加于所述总线上的加载被控制为能使得第一集成电路和第二集成电路能够通过所述总线继续进行相互之间通信的一个值。
2.如权利要求1所述的电路结构,其特征在于,其中所述第二集成电路和第二电源(7.5V_STBY)以及第三运行电源(7.5V_RUN)相连,并且其中在故障状态期间,所述第一、第二和第三运行电源被丢失。
3.如权利要求1所述的电路结构,其特征在于,其中所述接口电路包括双极晶体管(Q3,Q4),其基极通过第一电阻(R4,R104)和所述总线相连,集电极和所述第二运行电源相连,发射极和第三集成电路的输出相连,并且其中所述接口电路和所述第三集成电路在故障状态期间在所述总线上的加载响应所述第一电阻的值而被确定。
4.如权利要求4所述的电路结构,其特征在于,其中所述总线是IIC总线,所述第一集成电路是一种5V的器件,所述第三集成电路是一种3.3V的器件。
5.如权利要求4所述的电路结构,其特征在于,当在运行电源被失去时的故障状态期间,在所述总线上的加载被控制以将所述总线上的电压至少维持在2.5V。
6.一种电视装置,包括:
和第一电源相连的总线(170);
用于接收电视信号的输入端(106);
包括偏转电路(126)的显示器;
和所述总线相连的微控制器(150),所述微控制器识别作为逻辑高的第一预定电压电平;;
和所述总线、输入端以及显示器相连的第一处理电路(120),所述第一处理电路接收电视信号并产生用于驱动显示器的输出信号,所述第一处理电路用于识别作为逻辑高的第一预定电压电平;;
和所述总线相连的第二处理电路(110),其特征在于:
所述第二处理电路识别作为逻辑高电平的和所述第一预定电压电平不同的第二预定电压电平,所述第二处理电路通过接口电路(160,161)和所述总线相连,所述接口电路移动电压电平,从而使得第二处理电路和所述微控制器能够协同工作,并且所述第一处理电路、第二处理电路和所述接口电路的每一个分别和第一、第二运行电源相连,并且其中当失去所述运行电源时,由所述接口电路和所述第二处理电路加于所述总线上的加载以使得所述微控制器和第一处理电路能够通过所述总线继续进行相互之间的通信的方式被控制,借以使微控制器能够在重新启动运行电源之前切断所述第一处理电路。
7.如权利要求6所述的电视装置,其特征在于,其中所述接口电路包括双极晶体管(Q3,Q4),其基极通过第一电阻(R4,R104)和所述总线相连,集电极和所述第二运行电源相连,发射极和第二处理电路的输出相连,并且其中所述接口电路和所述第二处理电路在故障状态期间在所述总线上的加载响应所述第一电阻的值而被确定。
8.如权利要求7所述的电视装置,其特征在于,所述第一处理电路是芯片集成电路(120),其具有被包括在其中的多个彩色电视功能,包括偏转电路控制。
9.如权利要求8所述的电视装置,其特征在于,其中所述第一处理电路包括和第二电源相连的总线部分,以及用于控制和第三运行电源相连的偏转电路的控制部分。
10.如权利要求所述的电视装置,其特征在于,其中所述第一处理电路响应故障状态在开始启动处理之前通过所述总线被断开,借以使从所述第一处理电路到所述偏转电路的HDRIVE信号被除去。
11.如权利要求10所述的电视装置,其特征在于,其中所述总线是IIC总线,所述微控制器是一种5V的器件,所述第二处理电路是一种3.3V的器件。
12.如权利要求10所述的电视装置,其特征在于,其中所述微控制器和用于控制所述运行电源的接通/切断状态的电源控制电路相连。
13.如权利要求10所述的电视装置,其中在当所述运行电源被失去时的故障状态期间所述第一处理电路能够以推挽方式操作,从而增加所述总线上的电压。
14.如权利要求10所述的电视装置,其特征在于,还包括一个增强电路,其在操作上和用作第一和第二电源的一个电源相连,所述增强电路在没有所述HDRIVE信号时能够被启动。
15.一种网络,包括:
和第一电源相连的总线(170);
和所述总线相连的第一电子装置(150),所述第一电子装置识别作为逻辑高的第一预定电压电平;
和所述总线相连的第二电子装置(120),所述第二电子装置识别作为逻辑高的第一预定电压电平;
和所述总线相连的第三电子装置(110),其特征在于,
所述第三电子装置识别作为逻辑高电平的和所述第一预定电压电平不同的第二预定电压电平,所述第三电子装置通过接口电路(160,170)和所述总线相连,所述接口电路移动电压电平,从而使得第三电子装置和所述第一和第二电子装置之间能够协同工作,并且所述第三电子装置和所述接口电路的每一个和运行电源相连,并且由所述接口电路和所述第三电子装置加于所述总线上的加载以使得所述第一电子装置和所述第二电子装置能够在相互之间继续通信的方式被控制。
CNB018106145A 2000-06-02 2001-05-31 集成电路处于未通电状态时的总线操作 Expired - Fee Related CN100432973C (zh)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
US20908500P 2000-06-02 2000-06-02
US60/209,085 2000-06-02

Publications (2)

Publication Number Publication Date
CN1434945A CN1434945A (zh) 2003-08-06
CN100432973C true CN100432973C (zh) 2008-11-12

Family

ID=22777258

Family Applications (1)

Application Number Title Priority Date Filing Date
CNB018106145A Expired - Fee Related CN100432973C (zh) 2000-06-02 2001-05-31 集成电路处于未通电状态时的总线操作

Country Status (10)

Country Link
US (1) US7006161B2 (zh)
EP (1) EP1290567B1 (zh)
JP (1) JP4808904B2 (zh)
KR (1) KR100754240B1 (zh)
CN (1) CN100432973C (zh)
AU (1) AU2001275033A1 (zh)
DE (1) DE60102018T2 (zh)
MX (1) MXPA02011879A (zh)
MY (1) MY128132A (zh)
WO (1) WO2001095121A2 (zh)

Families Citing this family (11)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
MXPA03005445A (es) * 2000-12-20 2003-09-10 Thomson Licensing Sa Barra colectora 12c para aislar los circuitos integrados seleccionados para una comunicacion rapida de barra colectora 12c.
US6876400B2 (en) * 2001-12-19 2005-04-05 Thomson Licensing S.A. Apparatus and method for protecting a memory sharing signal control lines with other circuitry
BRPI0316830B1 (pt) * 2002-12-06 2018-02-06 Thomson Licensing S.A. "aparelho de processamento de sinais de televisão e método para controlar dissipação de potência em um aparelho de processamento de sinais"
KR100654796B1 (ko) * 2004-11-16 2006-12-08 삼성전자주식회사 데이터수신장치 및 그 제어방법
US7526674B2 (en) * 2005-12-22 2009-04-28 International Business Machines Corporation Methods and apparatuses for supplying power to processors in multiple processor systems
JP2008011085A (ja) * 2006-06-28 2008-01-17 Toshiba Corp デジタルtvキャプチャユニット、情報処理装置、および信号伝送方法
JP2009048405A (ja) 2007-08-20 2009-03-05 Funai Electric Co Ltd 通信装置
JP5029467B2 (ja) * 2008-03-31 2012-09-19 ソニー株式会社 電子機器、電子機器のic内部構成部のばらつき調整方法およびic
CN106933766B (zh) * 2015-12-31 2019-12-06 无锡华润矽科微电子有限公司 一种总线控制实现方法
US10241942B2 (en) * 2016-06-28 2019-03-26 Mediatek Inc. Method and apparatus for memory access
US11521738B2 (en) 2017-10-18 2022-12-06 Autonomix Medical, Inc. Medical devices with circuitry for capturing and processing physiological signals

Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5946495A (en) * 1997-04-08 1999-08-31 Compaq Computer Corp. Data communication circuit for controlling data communication between redundant power supplies and peripheral devices

Family Cites Families (20)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4641064A (en) * 1985-04-29 1987-02-03 Rca Corporation Television power supply shutdown circuit
US4656399A (en) * 1985-04-29 1987-04-07 Rca Corporation Television power supply turn-on protection circuit
US5036261A (en) * 1989-08-11 1991-07-30 Thomson Consumer Electronics, Inc. Standby/run power supply and control circuit
GB9109595D0 (en) * 1991-05-02 1991-06-26 Thomson Consumer Electronics Polling for detection of power supply or other failures of a digital circuit
US5546021A (en) * 1994-02-14 1996-08-13 Motorola, Inc. 3-state bicmos output buffer having power down capability
JPH0883243A (ja) * 1994-09-14 1996-03-26 Toshiba Corp データ転送方法及びiスクウエアcバスシステム
CN1087453C (zh) 1994-12-02 2002-07-10 皇家菲利浦电子有限公司 包括数据通信总线的电路
JPH08274796A (ja) * 1995-03-29 1996-10-18 Toshiba Corp バスインタフェース
US6018804A (en) * 1996-03-25 2000-01-25 Thomson Consumer Electronics, Inc. Data bus isolator
US5821796A (en) * 1996-09-23 1998-10-13 Texas Instruments Incorporated Circuitry for providing a high impedance state when powering down a single port node
US6092138A (en) 1997-01-30 2000-07-18 U.S. Philips Corporation Electronic apparatus having a high-speed communication bus system such as an I2 C bus system
US6000042A (en) 1997-08-25 1999-12-07 3Com Corporation Fault detection on a dual supply system for a universal serial bus system
US6693678B1 (en) * 1997-12-18 2004-02-17 Thomson Licensing S.A. Data bus driver having first and second operating modes for coupling data to the bus at first and second rates
US6678268B1 (en) * 1998-09-18 2004-01-13 The United States Of America As Represented By The Secretary Of The Navy Multi-interface point-to-point switching system (MIPPSS) with rapid fault recovery capability
JP2002527019A (ja) * 1998-09-25 2002-08-20 コーニンクレッカ フィリップス エレクトロニクス エヌ ヴィ 電力消費低減用手段を有している信号処理装置
US6145036A (en) 1998-09-30 2000-11-07 International Business Machines Corp. Polling of failed devices on an I2 C bus
US6363493B1 (en) * 1999-04-30 2002-03-26 Sun Microsystems, Inc. Method and apparatus for automatically reintegrating a module into a computer system
US6470289B1 (en) * 1999-08-05 2002-10-22 Compaq Information Technologies Group, L.P. Independently controlling passive and active cooling in a computer system
US6854070B2 (en) * 2000-01-25 2005-02-08 Hewlett-Packard Development Company, L.P. Hot-upgrade/hot-add memory
US6785835B2 (en) * 2000-01-25 2004-08-31 Hewlett-Packard Development Company, L.P. Raid memory

Patent Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5946495A (en) * 1997-04-08 1999-08-31 Compaq Computer Corp. Data communication circuit for controlling data communication between redundant power supplies and peripheral devices

Also Published As

Publication number Publication date
JP2003536301A (ja) 2003-12-02
US7006161B2 (en) 2006-02-28
EP1290567A2 (en) 2003-03-12
KR100754240B1 (ko) 2007-09-03
MXPA02011879A (es) 2003-04-10
EP1290567B1 (en) 2004-02-11
JP4808904B2 (ja) 2011-11-02
CN1434945A (zh) 2003-08-06
DE60102018T2 (de) 2005-01-27
MY128132A (en) 2007-01-31
DE60102018D1 (de) 2004-03-18
WO2001095121A2 (en) 2001-12-13
WO2001095121A3 (en) 2002-04-11
KR20030047894A (ko) 2003-06-18
AU2001275033A1 (en) 2001-12-17
US20030227573A1 (en) 2003-12-11

Similar Documents

Publication Publication Date Title
EP0746820B1 (en) Circuit for Coupling Data Communication Busses
CN100432973C (zh) 集成电路处于未通电状态时的总线操作
US20040036808A1 (en) I2c bus control for isolating selected ic's for fast I2c bus communication
US20090096799A1 (en) Display apparatus
EP2733620B1 (en) Peripheral device detection on an unpowered bus
US6920569B1 (en) Device configured as stand-alone or slave based on detection of power supply in a powered data bus system
EP1457044B1 (en) Apparatus and method for protecting a memory
JP4260632B2 (ja) 信号制御ラインを共有する装置および方法
CN216527159U (zh) 一种通讯隔离电路及装置
CN114168514A (zh) 一种通讯隔离电路及装置
DE69715711T2 (de) Datenbusisolator
US20070127943A1 (en) Image forming system
TWI812970B (zh) 電源供應電路以及電源供應方法
CN216901640U (zh) 一种高效且掉电下可读取edid的系统
KR101083397B1 (ko) 신호 처리 시스템
CN115866172A (zh) 高清多媒体连接器、界面电路控制方法及其设备
WO2012080030A1 (en) System for connecting audio and video equipment in a daisychain

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
C14 Grant of patent or utility model
GR01 Patent grant
CP02 Change in the address of a patent holder
CP02 Change in the address of a patent holder

Address after: I Si Eli Murli Nor, France

Patentee after: THOMSON LICENSING

Address before: French Boulogne

Patentee before: THOMSON LICENSING

TR01 Transfer of patent right
TR01 Transfer of patent right

Effective date of registration: 20190201

Address after: Paris France

Patentee after: International Digital Madison Patent Holding Co.

Address before: I Si Eli Murli Nor, France

Patentee before: THOMSON LICENSING

Effective date of registration: 20190201

Address after: I Si Eli Murli Nor, France

Patentee after: THOMSON LICENSING

Address before: I Si Eli Murli Nor, France

Patentee before: THOMSON LICENSING

CF01 Termination of patent right due to non-payment of annual fee
CF01 Termination of patent right due to non-payment of annual fee

Granted publication date: 20081112

Termination date: 20190531