KR970072711A - 잡음성분을 줄인 1비트 a/d 변환장치 - Google Patents

잡음성분을 줄인 1비트 a/d 변환장치 Download PDF

Info

Publication number
KR970072711A
KR970072711A KR1019970014253A KR19970014253A KR970072711A KR 970072711 A KR970072711 A KR 970072711A KR 1019970014253 A KR1019970014253 A KR 1019970014253A KR 19970014253 A KR19970014253 A KR 19970014253A KR 970072711 A KR970072711 A KR 970072711A
Authority
KR
South Korea
Prior art keywords
bit
delta
digital
signal
sigma
Prior art date
Application number
KR1019970014253A
Other languages
English (en)
Other versions
KR100472612B1 (ko
Inventor
아야따까 니시오
Original Assignee
이데이 노브유끼
소니 가부시끼가이샤
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 이데이 노브유끼, 소니 가부시끼가이샤 filed Critical 이데이 노브유끼
Publication of KR970072711A publication Critical patent/KR970072711A/ko
Application granted granted Critical
Publication of KR100472612B1 publication Critical patent/KR100472612B1/ko

Links

Classifications

    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03MCODING; DECODING; CODE CONVERSION IN GENERAL
    • H03M1/00Analogue/digital conversion; Digital/analogue conversion
    • H03M1/06Continuously compensating for, or preventing, undesired influence of physical parameters
    • H03M1/08Continuously compensating for, or preventing, undesired influence of physical parameters of noise
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03MCODING; DECODING; CODE CONVERSION IN GENERAL
    • H03M3/00Conversion of analogue values to or from differential modulation
    • H03M3/30Delta-sigma modulation
    • H03M3/322Continuously compensating for, or preventing, undesired influence of physical parameters
    • H03M3/324Continuously compensating for, or preventing, undesired influence of physical parameters characterised by means or methods for compensating or preventing more than one type of error at a time, e.g. by synchronisation or using a ratiometric arrangement
    • H03M3/35Continuously compensating for, or preventing, undesired influence of physical parameters characterised by means or methods for compensating or preventing more than one type of error at a time, e.g. by synchronisation or using a ratiometric arrangement using redundancy
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03MCODING; DECODING; CODE CONVERSION IN GENERAL
    • H03M3/00Conversion of analogue values to or from differential modulation
    • H03M3/30Delta-sigma modulation
    • H03M3/39Structural details of delta-sigma modulators, e.g. incremental delta-sigma modulators
    • H03M3/412Structural details of delta-sigma modulators, e.g. incremental delta-sigma modulators characterised by the number of quantisers and their type and resolution

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Compression, Expansion, Code Conversion, And Decoders (AREA)
  • Analogue/Digital Conversion (AREA)

Abstract

본 발명에 근거해서 아날로그 입력신호를 1비트 디지털 신호로 변화하기 위한 1비트 A/D변환회로에는, 복수개의 1비트 Σ△변조기들이 병렬로 연결되어서, 1비트 Σ△변조기들의 출력들이 가산되고, 다중비트 신호로 변환되어서, 다음에 또 다른 1비트 Σ△변조를 통해 통과된다. 따라서, 잡음성분이 줄어든다.

Description

잡음성분을 줄인 1비트 A/D 변환장치
본 내용은 요부공개 건이므로 전문내용을 수록하지 않았음
제2도는 본 발명의 제1실시예에 근거해서 병렬로 연결된 m개의 1비트 Σ△변조기를 갖는 1비트 Σ△변조 A/D변환기를 나타내는 블록도이다.

Claims (4)

  1. 아날로그-디지털 변환기에 있어서, 아날로그 입력신호를 n비트 디지털 신호로 변환하기 위한 병렬로 연결된 m개의 n비트 시그마-델타 변조기들을 갖는 데이터변환수단, 여기서 n은 1보다 크거나 같은 정수이고 m은 1보다 크거나 같은 정수이다; 데이터 변환수단을 구성하는 m개의 n비트 시그마-델타 변환기들의 m개의 n비트 디지털 신호들을 가산하기 위한 가산수단; 그리고 가산수단으로부터의 가산출력을 1비트 디지털 신호로 재 변환하기 위한 1비트 시그마-델타 변조기로 구성되는 것을 특징으로하는 아날로그-디지털 변환기.
  2. 제1항에 있어서, 가산수단과 1비트 시그마-델타 변조기 사이에 삽입된 디지털 저역통과 필터를 더 포함하여 구성되는 것을 특징으로 하는 아날로그-디지털 변환기
  3. 아날로그-디지털 변환기에 있어서, 아날로그 입력신호를 다중비트 신호로 변환하기 위한 다중비트 시그마-델타 변조수단; 그리고 다중비트 시그마-델타 변조수단으로부터의 다중비트 신호를 1비트 디지털 신호로 변환하기 위한 1비트 시그마-델타 변조수단으로 구성되는 것을 특징으로 하는 아날로그-디지털 변환기.
  4. 제3항에 있어서, 다중비트 시그마-델타 변조수단과 1비트 시그마-델타 변조수단 사이에 오버샘플링 디지털필터를 더 포함하여 구성되는 것을 특징으로 하는 아날로그-디지털 변환기.
    ※ 참고사항 : 최초출원 내용에 의하여 공개하는 것임.
KR1019970014253A 1996-04-23 1997-04-17 잡음성분을줄인1비트a/d변환장치 KR100472612B1 (ko)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
JP10145196A JP3371681B2 (ja) 1996-04-23 1996-04-23 信号処理装置
JP96-101451 1996-04-23

Publications (2)

Publication Number Publication Date
KR970072711A true KR970072711A (ko) 1997-11-07
KR100472612B1 KR100472612B1 (ko) 2005-07-12

Family

ID=14301068

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019970014253A KR100472612B1 (ko) 1996-04-23 1997-04-17 잡음성분을줄인1비트a/d변환장치

Country Status (3)

Country Link
US (1) US5835044A (ko)
JP (1) JP3371681B2 (ko)
KR (1) KR100472612B1 (ko)

Families Citing this family (16)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
AUPO316196A0 (en) * 1996-10-23 1996-11-14 Lake Dsp Pty Limited Method and apparatus for processing sigma-delta modulated signals
GB2330749B (en) * 1997-10-24 2002-08-21 Sony Uk Ltd Audio signal processor
US6154161A (en) * 1998-10-07 2000-11-28 Atmel Corporation Integrated audio mixer
EP1059832A1 (en) * 1999-06-09 2000-12-13 Sony International (Europe) GmbH Pressure transducing assembly
US6614373B1 (en) * 2000-11-29 2003-09-02 Raytheon Company Method and system for sampling a signal using analog-to-digital converters
US6441767B1 (en) 2000-11-29 2002-08-27 Raytheon Company Method and system for adjusting a threshold control in an analog-to-digital converter
US6456215B1 (en) 2000-11-29 2002-09-24 Raytheon Company Method and system for quantizing an input signal
US6429797B1 (en) 2001-07-05 2002-08-06 International Business Machines Corporation Decimation filter for a bandpass delta-sigma ADC
US6683550B2 (en) * 2001-12-14 2004-01-27 Teradyne, Inc. High precision, high-speed signal capture
ATE343252T1 (de) * 2002-05-22 2006-11-15 Freescale Semiconductor Inc Analog-digital-wandler anordnung und methode
FR2889898B1 (fr) * 2005-08-18 2008-02-22 Dolphin Integration Sa Melangeur de signaux analogique et numerique
JP2007243394A (ja) * 2006-03-07 2007-09-20 Sharp Corp 信号処理装置
US7289054B1 (en) 2006-06-13 2007-10-30 Toyota Jidosha Kabushiki Kaisha Parallel oversampling algorithmic A/D converter and method of using the same
US7295141B1 (en) * 2006-07-17 2007-11-13 Fortemedia, Inc. Method for mixing signals with an analog-to-digital converter
US7545301B2 (en) 2006-12-05 2009-06-09 Electronics And Telecommunications Research Institute Multi-bit delta-sigma modulator
US7916054B2 (en) * 2008-11-07 2011-03-29 Baker R Jacob K-delta-1-sigma modulator

Family Cites Families (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5150120A (en) * 1991-01-03 1992-09-22 Harris Corp. Multiplexed sigma-delta A/D converter
JPH06209266A (ja) * 1992-02-10 1994-07-26 Harris Corp 多重送信シグマ・デルタa−d変換器
JP3104108B2 (ja) * 1992-09-07 2000-10-30 ソニー株式会社 アナログ/デジタルコンバータ
JPH07249988A (ja) * 1994-03-11 1995-09-26 Sony Corp アナログ/デジタルコンバータ

Also Published As

Publication number Publication date
JPH09289451A (ja) 1997-11-04
KR100472612B1 (ko) 2005-07-12
US5835044A (en) 1998-11-10
JP3371681B2 (ja) 2003-01-27

Similar Documents

Publication Publication Date Title
KR970072711A (ko) 잡음성분을 줄인 1비트 a/d 변환장치
KR890017891A (ko) 델타-시그마 변조형 아날로그-디지탈 변환 회로
US6201835B1 (en) Frequency-shaped pseudo-random chopper stabilization circuit and method for delta-sigma modulator
KR950013051A (ko) 대역시그마-델타 a/d 변환기 및 a/d 변환 방법 및, 이를 이용한 수신기
KR950022176A (ko) N 비트 디지탈 신호의 양자화 잡음을 디지탈적으로 세이핑하는 장치 및 방법
ES2125961T3 (es) Convertidor de analogico a digital con una señal de activacion modulada.
CN102165697A (zh) 用于多位σ-δ模/数转换器中的抖动的方法及设备
TW200638688A (en) Multibit △ Σ modulation type DA converter
EP1248374A2 (en) Method and apparatus for providing signal dependent dither generator for Sigma-Delta modulator
KR940008272A (ko) 아날로그/디지탈 컨버터
US5225835A (en) Sigma delta type digital/analog converter system
KR900702663A (ko) 디지탈 대 진폭변조 아날로그 변환기
US10790790B2 (en) Amplifiers with delta-sigma modulators using pulse-density modulations and related processes
JP2753126B2 (ja) ディジタル・シグマデルタ変調器
US20030112163A1 (en) SD-ADC with digital dither signal processing
KR970068186A (ko) 다중-비트 신호에 더해진 부데이터를 갖는 다중-비트 신호를 1비트 신호로 변환하기 위한 신호처리장치
KR100766073B1 (ko) 단일 dac 캐패시터를 이용한 멀티 비트 시그마 델타변조기 및 디지털 아날로그 변환기
KR100419984B1 (ko) 디지털신호뮤트방법과디지털신호뮤트방법을이용하는디지털신호처리장치와디지털신호기록장치
JPH09186600A (ja) D/a変換装置
US7369071B2 (en) Analog and digital signal mixer
JPH0613906A (ja) Σ−δ変調器
JP3438018B2 (ja) A/d変換装置及びd/a変換装置
JP3232865B2 (ja) デジタル/アナログ信号変換装置
JPH1075177A (ja) ディジタルフィルタ装置及び信号処理方法
JPH08172360A (ja) A/d変換器

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20120130

Year of fee payment: 8

LAPS Lapse due to unpaid annual fee