KR970055398A - 래치와 플립-플롭 겸용 회로 - Google Patents
래치와 플립-플롭 겸용 회로 Download PDFInfo
- Publication number
- KR970055398A KR970055398A KR1019950065857A KR19950065857A KR970055398A KR 970055398 A KR970055398 A KR 970055398A KR 1019950065857 A KR1019950065857 A KR 1019950065857A KR 19950065857 A KR19950065857 A KR 19950065857A KR 970055398 A KR970055398 A KR 970055398A
- Authority
- KR
- South Korea
- Prior art keywords
- latch
- flip
- data
- synchronization
- clock pulse
- Prior art date
Links
Landscapes
- Manipulation Of Pulses (AREA)
Abstract
본 발명은 디지탈 회로에 관한 것으로, 특히, 독립적으로 사용되던 래치와 플립-플롭을 2단의 래치를 이용하여 선택적으로 플립-플롭으로도 사용할 수 있는 래치와 플립-플롭 겸용 회로에 관한 것이다.
본 발명은 클럭 펄스의 반전 신호에 동기되어 플립-플롭 데이타를 입출력하는 제1래치; 선택 신호에 응답하여 상기 제1래치의 출력 데이터 또는 입력 래치 데이터가 인에이블되어 출력되는 선택 수단; 및 상기 클럭펄스에 동기되어 상기 선택 수단의 출력 데이터를 입출력하는 제2래치를 구비한 것을 특징으로 한다.
Description
본 내용은 요부공개 건이므로 전문내용을 수록하지 않았음
제2도는 (가), (나)는 본 발명에 따른 래치와 플립-플롭 겸용 회로도 및 동작 설명을 위한 파형도.
Claims (1)
- 클럭 펄스의 반전 신호에 동기 되어 플립-플롭 데이터를 입출력하는 제1래치; 선택 신호에 따라 상기 제1래치와 출력 데이타 또는 입력 래치 데이터가 인에이블되어 출력되는 선택 수단; 및 상기 클럭 펄스의 레벨에 동기되어 상기 선택 수단의 출력 데이터를 입출력하는 제2래치를 구비한 것을 특징으로 하는 래치와 플립-플롭 겸용 회로.※ 참고사항 : 최초출원 내용에 의하여 공개하는 것임.
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1019950065857A KR970055398A (ko) | 1995-12-29 | 1995-12-29 | 래치와 플립-플롭 겸용 회로 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1019950065857A KR970055398A (ko) | 1995-12-29 | 1995-12-29 | 래치와 플립-플롭 겸용 회로 |
Publications (1)
Publication Number | Publication Date |
---|---|
KR970055398A true KR970055398A (ko) | 1997-07-31 |
Family
ID=66624122
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
KR1019950065857A KR970055398A (ko) | 1995-12-29 | 1995-12-29 | 래치와 플립-플롭 겸용 회로 |
Country Status (1)
Country | Link |
---|---|
KR (1) | KR970055398A (ko) |
-
1995
- 1995-12-29 KR KR1019950065857A patent/KR970055398A/ko not_active Application Discontinuation
Similar Documents
Publication | Publication Date | Title |
---|---|---|
KR920001518A (ko) | 반도체 집적회로 | |
KR910007262A (ko) | 플립플롭회로 | |
KR870004384A (ko) | 신호 처리 회로 | |
KR890009117A (ko) | 한정된 준안정성 타임 동기화기 | |
KR880008536A (ko) | 반도체 논리회로 | |
KR910002119A (ko) | 신호발생기 | |
KR900005694A (ko) | 트리거 신호에 따른 소정 펄스폭의 펄스 발생회로 | |
KR960042088A (ko) | 스캔 테스트 회로 및 이를 구비한 반도체 집적 회로 장치 | |
KR880008563A (ko) | 동기회로 | |
KR920018640A (ko) | Lcd 구동회로 | |
KR960025082A (ko) | 데이타 전송장치 | |
KR910006986A (ko) | 기능선택회로 | |
KR970055398A (ko) | 래치와 플립-플롭 겸용 회로 | |
KR880005603A (ko) | 디지탈 뮤팅 회로 | |
KR920005531A (ko) | 고속도신호 다중화장치 | |
KR910013751A (ko) | Nrz/cmi(ii) 부호 변환장치 | |
KR920015712A (ko) | 선택적 펄스 발생회로 장치 | |
KR960006272A (ko) | 주/종속 플립-플롭 | |
KR940003188A (ko) | 동기식 카운터회로 | |
KR870005392A (ko) | 주종(主從) 래치회로 | |
KR900019388A (ko) | 스캔데이터 변환회로 | |
KR970013700A (ko) | 플립플롭과 멀티플렉서로 구현한 래치 | |
KR900015474A (ko) | 디지탈 데이타 팽창 방법 및 데이타 팽창 회로 | |
ATE111609T1 (de) | Anordnung zum test digitaler schaltungen mit konfigurierbaren, in den test einbezogenen takterzeugungsschaltungen. | |
KR890012450A (ko) | 논리회로 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
WITN | Withdrawal due to no request for examination |